一種三相電表的制作方法
【技術(shù)領(lǐng)域】
[0001 ]本發(fā)明涉及一種三相電表,具體涉及一種具有EURIDIS通訊模塊的三相電表。本發(fā)明屬于電表設(shè)計(jì)制造領(lǐng)域。
【背景技術(shù)】
[0002]現(xiàn)在常規(guī)的具體集成系統(tǒng)的三相智能表,其通訊方式是基于PLC(PowerLineCarrier)通訊,即電力線載波通訊方式。PLC是電力系統(tǒng)特有的通信方式,指利用現(xiàn)有電力線,通過載波方式將模擬或數(shù)字信號進(jìn)行高速傳輸?shù)募夹g(shù),其最大特點(diǎn)是不需要重新架設(shè)網(wǎng)絡(luò),只要有電線,就能進(jìn)行數(shù)據(jù)傳遞。
[0003]但是現(xiàn)有技術(shù)存在如下缺點(diǎn):1、設(shè)備投入成本高;2、集抄系統(tǒng)整合成本高;3、不方便學(xué)習(xí)和掌握;4、制造開發(fā)成本高;5、對計(jì)量儀表和應(yīng)用系統(tǒng)本身所需資源要求高。
【發(fā)明內(nèi)容】
[0004]為解決現(xiàn)有技術(shù)的不足,本發(fā)明的目的在于提供一種三相電表,以解決現(xiàn)有技術(shù)成本高、不方便學(xué)習(xí)和掌握、對計(jì)量儀表和應(yīng)用系統(tǒng)本身所需資源要求高的技術(shù)問題。
[0005]為了實(shí)現(xiàn)上述目標(biāo),本發(fā)明采用如下的技術(shù)方案:
一種三相電表,其特征在于,包括:A路計(jì)量模塊、B路計(jì)量模塊、C路計(jì)量模塊、CPU模塊、EURIDIS調(diào)制解調(diào)器,所述CPU模塊分別連接A路計(jì)量模塊、B路計(jì)量模塊、C路計(jì)量模塊。
[0006]前述的一種三相電表,其特征在于,A路計(jì)量模塊與A相連接,獲取A相的電壓和電流;B路計(jì)量模塊與B相連接,獲取B相的電壓和電流;C路計(jì)量模塊與C相連接,獲取C相的電壓和電流。
[0007]前述的一種三相電表,其特征在于,還包括電源模塊,所述電源模塊分別連接A路計(jì)量模塊、B路計(jì)量模塊、C路計(jì)量模塊、CPU模塊。
[0008]前述的一種三相電表,其特征在于,還包括LED顯示模塊、掉電檢測電路模塊、存儲(chǔ)模塊,所述CR]模塊分別連接LED顯示模塊、掉電檢測電路模塊、存儲(chǔ)模塊。
[0009]前述的一種三相電表,其特征在于,所述存儲(chǔ)模塊為鐵電芯片和EEPR0M。
[0010]前述的一種三相電表,其特征在于,EURIDIS調(diào)制解調(diào)器包括:與非門U1C、與非門U1B、電阻R20、二極管D20、三極管Q20、第一放大電路、耦合電路,與非門UlC輸入端輸入載波信號和(PU模塊的TXDO信號,與非門UlC輸出端和與非門UlB的一個(gè)輸入端連接,與非門UlB的另一個(gè)輸入端輸入CHJ模塊的R/T控制信號,與非門UlB的輸出端分別連接電阻R20的一端和保護(hù)二極管D20的負(fù)極,電阻R20的另一端和保護(hù)二極管D20的正極連接到第一放大電路的輸入端,第一放大電路的輸出端連接到親合電路的輸入端,親合電路的輸出端親合至lJEURIDIS 總線。
[0011]前述的一種三相電表,其特征在于,所述第一放大電路包括NPN型三極管Q20、NPN型三極管Q21、PNP型三極管Q22;所述耦合電路包括耦合變壓器Tl;所述電阻R20的另一端和保護(hù)二極管D20的正極連接到三極管Q20的基極;三極管Q20的集電極連接電阻R21的一端;三極管Q20的發(fā)射極分別連接三極管Q21的基極和電阻R22的一端;三極管Q22的發(fā)射極連接電阻R21的另一端和供電源;三極管Q22的集電極連接到耦合變壓器Tl輸入側(cè)的第一端;三極管Q21的發(fā)射極連接電阻R55的一端;電阻R55的另一端和電阻R22的另一端接地;三極管Q21的集電極連接到耦合變壓器Tl輸入側(cè)的第二端;;耦合變壓器Tl輸入側(cè)的第一端連接穩(wěn)壓二極管D22的負(fù)極;穩(wěn)壓二極管D22的正極連接穩(wěn)壓二極管Z21的正極;穩(wěn)壓二極管Z21的負(fù)極連接耦合變壓器TI輸入側(cè)的第二端;耦合變壓器TI輸出側(cè)的第二側(cè)連接電容C310的一端;電容C310的另一端和耦合變壓器Tl輸出側(cè)的第一側(cè)耦合到EURIDIS總線上。
[0012]前述的一種三相電表,其特征在于,所述三極管Q21的集電極連接電容C21的一端;電容C21的另一端連接電阻R23的一端;電阻R23的另一端連接第一比較器的輸入端;第一比較器的輸出端連接二極管DI的正極;二極管DI的負(fù)極連接第二比較器的輸入端;第二比較器的輸出端連接(PU模塊。
[0013]前述的一種三相電表,其特征在于,所述第一比較器包括運(yùn)放0P1A、電容Cll、電容(:10、電阻1?12、電阻1?14、電阻1?15、電阻1?13,電阻1?23的另一端連接電容(:11一端、電容(:10—端、電阻Rl2的一端;運(yùn)放OPlA的負(fù)輸入端分別連接電容Cl I另一端、電阻Rl3的一端;運(yùn)放OPlA的正輸入端分別連接電阻R14的一端和電阻R15的一端;運(yùn)放OPlA的輸出端連接電阻Rl 3的另一端、電容Cl O的另一端和二極管DI的正極;電阻Rl 4的另一端連接電源;電阻Rl 5的另一端連接電阻R12的另一端;電阻R15另一端接地。
[0014]前述的一種三相電表,其特征在于,所述第二比較器包括運(yùn)放0P1B、電容C12、電阻R16、電阻R17、電阻R18、電阻R19、電阻RlA;運(yùn)放OPlB的負(fù)輸入端連接二極管Dl的負(fù)極;運(yùn)放OPlB的正輸入端連接電阻R17的一端、電阻R18的一端、電阻R19的一端;電阻R17的另一端連接電源;運(yùn)放OPlB的輸出端連接電阻19的另一端、電阻RlA的一端、CPU模塊;電阻RlA的另一端連接電容Cl3的一端;電容Cl3的另一端連接電源;電阻Rl8的另一端、電阻RlA的另一端分別接地。
[0015]本發(fā)明的有益之處在于:本發(fā)明的一種三相電表對計(jì)量儀表和應(yīng)用系統(tǒng)本身所需資源要求不高,制造開發(fā)成本低;應(yīng)用系統(tǒng)初期開發(fā)簡單且成本低;易于學(xué)習(xí)和掌握;并實(shí)現(xiàn)即插即用。
【附圖說明】
[0016]圖1是本發(fā)明一種三相電表的結(jié)構(gòu)不意圖;
圖2是本發(fā)明一種三相電表中EURIDIS調(diào)制解調(diào)器的原理圖。
【具體實(shí)施方式】
[0017]以下結(jié)合附圖和具體實(shí)施例對本發(fā)明作具體的介紹。
[00? 8]參照圖1所示,本發(fā)明一種三相電表,其特征在于,包括:A路計(jì)量模塊、B路計(jì)量模塊、C路計(jì)量模塊、CPU模塊、EURIDIS調(diào)制解調(diào)器,CPU模塊分別連接A路計(jì)量模塊、B路計(jì)量模塊、C路計(jì)量模塊。A路計(jì)量模塊與A相連接,獲取A相的電壓和電流;B路計(jì)量模塊與B相連接,獲取B相的電壓和電流;C路計(jì)量模塊與C相連接,獲取C相的電壓和電流。
[0019]本發(fā)明包括電源模塊,電源模塊分別連接A路計(jì)量模塊、B路計(jì)量模塊、C路計(jì)量模塊、CPU模塊。還包括LED顯示模塊、掉電檢測電路模塊、存儲(chǔ)模塊,CPU模塊分別連接LED顯示模塊、掉電檢測電路模塊、存儲(chǔ)模塊。優(yōu)選存儲(chǔ)模塊為鐵電芯片和EEPROM。
[0020]具體來說,本發(fā)明一種三相電表由10個(gè)主要的模塊的構(gòu)成。
[0021]下面說明各模塊的功用:三路計(jì)量模塊,通過SPI總線通訊的方式同CPU通訊,把計(jì)量的數(shù)據(jù)傳給CPU。電源模塊提供不同電平的電源給不同的模塊使用。脈沖輸出管理模塊,對需要輸出的有功和無功脈沖進(jìn)行輸出的管理。LCD顯示模塊,顯示客戶需要的不同信息。掉電檢測模塊對電表的掉電進(jìn)行檢測和事件的管理。鐵電芯片和EEPROM是存儲(chǔ)模塊,對電量,事件等數(shù)據(jù)進(jìn)行管理。最重要的模塊是EURIDIS調(diào)制解調(diào)器模塊,它做為集成抄表系統(tǒng)最重要的模塊,實(shí)現(xiàn)同總線上的設(shè)備進(jìn)行通信及交互功能的要求。這里的EURIDIS調(diào)制解調(diào)器是一個(gè)表端的嵌入式從端模塊。
[0022]如圖2所示,為三相電表中EURIDIS調(diào)制解調(diào)器的原理圖。EURIDIS調(diào)制解調(diào)器包括:與非門U1C、與非門U1B、電阻R20、二極管D20、三極管Q20、第一放大電路、耦合電路,與非門UlC輸入端輸入載波信號和CPU模塊的TXDO信號,與非門UlC輸出端和與非門UlB的一個(gè)輸入端連接,與非門UlB的另一個(gè)輸入端輸入CPU模塊的R/T控制信號,與非門UlB的輸出端分別連接電阻R20的一端和保護(hù)二極管D20的負(fù)極,電阻R20的另一端和保護(hù)二極管D20的正極連接到第一放大電路的輸入端,第一放大電路的輸出端連接到耦合電路的輸入端,耦合電路的輸出端耦合到EURIDIS總線。
[0023]第一放大電路包括NPN型三極管Q20、NPN型三極管Q21、PNP型三極管Q22;耦合電路包括耦合變壓器Tl;電阻R20的另一端和保護(hù)二極管D20的正極連接到三極管Q20的基極;三極管Q20的集電極連接電阻R21的一端;三極管Q20的發(fā)射極分別連接三極管Q21的基極和電阻R22的一端;三極管Q22的發(fā)射極連接電阻R21的另一端和供電源;三極管Q22的集電極連接到耦合變壓器TI輸入側(cè)的第一端;三極管Q21的發(fā)射極連接電阻R55的一端;電阻R55的另一端和電阻R22的另一端接地;三極管Q21的集電極連接到耦合變壓器Tl輸入側(cè)的第二端;;耦合變壓器Tl輸入側(cè)的第一端連接穩(wěn)壓二極管D22的