本發(fā)明是有關(guān)于一種音訊插頭偵測(cè)結(jié)構(gòu)及其方法,特別是一種使用時(shí)變訊號(hào)作為偵測(cè)訊號(hào)的音訊插頭偵測(cè)結(jié)構(gòu)及其方法。
背景技術(shù):
在音訊插頭,例如標(biāo)準(zhǔn)的三極或四極音訊插頭,插入相對(duì)應(yīng)的插座時(shí),插座需要有偵測(cè)音訊插頭已插入的能力,以調(diào)整音源訊號(hào)輸出于適當(dāng)?shù)哪J?。換句話說(shuō),音源插座在音訊插頭未插入時(shí),可使音源訊號(hào)的輸出維持在低輸出狀態(tài),而在偵測(cè)到音訊插頭插入時(shí),才切換至標(biāo)準(zhǔn)的輸出狀態(tài),以降低耗電并節(jié)省成本。
為了達(dá)到偵測(cè)音訊插頭插入插座的狀態(tài),插座內(nèi)側(cè)可包含一個(gè)彈性導(dǎo)電接點(diǎn),其連接一電源輸入。在音訊插頭未插入時(shí),彈性導(dǎo)電接點(diǎn)與接地端為開(kāi)路。在音訊插頭插入時(shí),音訊插頭壓迫彈性導(dǎo)電接點(diǎn)使其接地而有電流流過(guò)。藉此電流的有無(wú)或相對(duì)應(yīng)電壓的改變便能偵測(cè)音訊插頭是否插入。然而,此種方式并無(wú)法分辨插入的是否確實(shí)是音訊插頭,舉例來(lái)說(shuō),當(dāng)手機(jī)吊飾或保護(hù)用的塑膠插頭插入時(shí),同樣會(huì)壓迫彈性導(dǎo)電接點(diǎn)而造成誤判。
因此,目前典型的作法是在偵測(cè)音訊插頭的接點(diǎn)上設(shè)置偵測(cè)用的電路。請(qǐng)參閱圖1,其是為現(xiàn)行典型的音源插座結(jié)構(gòu)圖。圖中,音訊插頭20包含四個(gè)極點(diǎn),分別為第一極點(diǎn)21、第二極點(diǎn)22、第三極點(diǎn)23及第四極點(diǎn)24,在插入插座10后,分別透過(guò)插座10上的第一接點(diǎn)11、第二接點(diǎn)12、第三接點(diǎn)13及第四接點(diǎn)14與音訊晶片30的左聲道輸出端HP_L、右聲道輸出端HP_R、接地端及麥克風(fēng)輸入端MIC_IN連接。在插座10內(nèi)側(cè)相對(duì)于第一接點(diǎn)11的位置設(shè)置有偵測(cè)接點(diǎn)15,其連接至前述偵測(cè)音訊插頭20的音訊晶片30的偵測(cè)端JD,其中包含有直流電壓源VDD以及音訊插頭偵測(cè)端JD。具體來(lái)說(shuō),在音訊插頭20未插入插座10前,偵測(cè)接點(diǎn)15與第一接點(diǎn)11間為開(kāi)路,此時(shí)音訊插 頭偵測(cè)端輸入為相當(dāng)于直流電壓源VDD的高電壓。在音訊插頭20插入插座10后,偵測(cè)接點(diǎn)15與第一接點(diǎn)11透過(guò)極點(diǎn)21的金屬材質(zhì)形成短路,于是輸入偵測(cè)端JD的電壓便會(huì)跟著下降,藉此便可判定音訊插頭20已插入插座10。
然而,在前述的兩種偵測(cè)音訊插頭的結(jié)構(gòu)與方法中,插座內(nèi)皆須設(shè)置有專(zhuān)門(mén)用來(lái)偵測(cè)音訊插頭是否插入的接點(diǎn),此會(huì)使整體電路占據(jù)較多空間,而使得整體電路或裝置結(jié)構(gòu)設(shè)計(jì)的彈性降低。此外,前述的結(jié)構(gòu)或方法皆需要固定的直流電壓源連接至偵測(cè)接點(diǎn),因此會(huì)使得整體電路的耗電上升而增加成本。
發(fā)明內(nèi)容
有鑒于上述習(xí)知技藝的問(wèn)題,本發(fā)明的目的就是在提供一種音訊插頭偵測(cè)結(jié)構(gòu)及其方法,使插座不需額外的接點(diǎn)就能偵測(cè)音訊插頭是否插入。
根據(jù)本發(fā)明的一目的,提出一種音訊插頭偵測(cè)結(jié)構(gòu),適用于對(duì)應(yīng)于音訊插頭的插座。音訊插頭偵測(cè)結(jié)構(gòu)包含復(fù)數(shù)個(gè)接點(diǎn)、時(shí)變訊號(hào)產(chǎn)生電路及比較電路。復(fù)數(shù)個(gè)接點(diǎn)設(shè)置于插座的插座內(nèi)側(cè),于音訊插頭插入插座時(shí)與音訊插頭的復(fù)數(shù)個(gè)極點(diǎn)一對(duì)一或多對(duì)一連接,各復(fù)數(shù)個(gè)接點(diǎn)分別連接于對(duì)應(yīng)于音訊插頭的復(fù)數(shù)個(gè)極點(diǎn)的功能電路或晶片接腳或者是接地端,復(fù)數(shù)個(gè)接點(diǎn)包含第一接點(diǎn)與第二接點(diǎn),于音訊插頭插入插座時(shí),第一接點(diǎn)與復(fù)數(shù)個(gè)極點(diǎn)的第一極點(diǎn)連接,第二接點(diǎn)與復(fù)數(shù)個(gè)極點(diǎn)中相異于第一極點(diǎn)的第二極點(diǎn)連接。時(shí)變訊號(hào)產(chǎn)生電路連接于第一接點(diǎn),并輸出時(shí)變訊號(hào)。比較電路連接于第一接點(diǎn)而接收時(shí)變訊號(hào),并將時(shí)變訊號(hào)與參考訊號(hào)做比較。當(dāng)音訊插頭插入插座時(shí),時(shí)變訊號(hào)產(chǎn)生電路、第一接點(diǎn)、音訊插頭的內(nèi)部阻抗電路以及第二接點(diǎn)形成回路,比較電路則透過(guò)偵測(cè)時(shí)變訊號(hào)相對(duì)于參考訊號(hào)的改變,而輸出判斷音訊插頭插入的判斷訊號(hào)。
較佳地,時(shí)變訊號(hào)可為方波訊號(hào),方波訊號(hào)的工作周期為可調(diào)變的。
較佳地,音訊插頭偵測(cè)結(jié)構(gòu)可進(jìn)一步包含時(shí)控電路。時(shí)控電路連接于比較電路的輸出端與時(shí)變訊號(hào)產(chǎn)生電路,其中時(shí)控電路控制工作周期,由時(shí)變訊號(hào)產(chǎn)生電路接收的回饋訊號(hào)而產(chǎn)生鎖存訊號(hào),并根據(jù)鎖存訊號(hào)于時(shí)變訊號(hào)為高輸出時(shí)擷取比較電路輸出的判斷訊號(hào)。
較佳地,音訊插頭偵測(cè)結(jié)構(gòu)可進(jìn)一步包含第一開(kāi)關(guān)與第二開(kāi)關(guān)。第一開(kāi)關(guān)包含第一端、第二端與第一控制端,第一端與第二端分別連接于第一 接點(diǎn)與時(shí)變訊號(hào)產(chǎn)生電路及比較電路之間,第一控制端連接于比較電路。第二開(kāi)關(guān)包含一第三端、一第四端與一第二控制端,第三端與第四端分別連接于對(duì)應(yīng)第一極點(diǎn)的功能電路、晶片接腳或接地端與第一接點(diǎn)之間,第二控制端連接于比較電路。當(dāng)判斷訊號(hào)輸出經(jīng)過(guò)預(yù)定時(shí)間后,比較電路輸出切換訊號(hào),第一開(kāi)關(guān)根據(jù)切換訊號(hào)在第一端與第二端之間開(kāi)路,第二開(kāi)關(guān)根據(jù)切換訊號(hào)在第三端與第四端之間閉合。
較佳地,第一接點(diǎn)相對(duì)于其他該復(fù)數(shù)個(gè)接點(diǎn),可設(shè)置于插座內(nèi)側(cè)的最內(nèi)側(cè)。
較佳地,第二接點(diǎn)可連接于接地端。
根據(jù)本發(fā)明的另一目的,提出一種音訊插頭偵測(cè)方法,適用于對(duì)應(yīng)于音訊插頭的插座。音訊插頭偵測(cè)方法包含:提供復(fù)數(shù)個(gè)接點(diǎn)于插座的插座內(nèi)側(cè),復(fù)數(shù)個(gè)接點(diǎn)于音訊插頭插入插座時(shí)與音訊插頭的復(fù)數(shù)個(gè)極點(diǎn)一對(duì)一或多對(duì)一連接,各復(fù)數(shù)個(gè)接點(diǎn)分別連接于對(duì)應(yīng)于音訊插頭的復(fù)數(shù)個(gè)極點(diǎn)的功能電路或晶片接腳或者是接地端,復(fù)數(shù)個(gè)接點(diǎn)包含第一接點(diǎn)與第二接點(diǎn),于音訊插頭插入插座時(shí),第一接點(diǎn)與復(fù)數(shù)個(gè)極點(diǎn)的第一極點(diǎn)連接,第二接點(diǎn)與復(fù)數(shù)個(gè)極點(diǎn)中相異于第一極點(diǎn)的第二極點(diǎn)連接;連接輸出時(shí)變訊號(hào)的時(shí)變訊號(hào)產(chǎn)生電路于第一接點(diǎn);連接比較電路于第一接點(diǎn)與時(shí)變訊號(hào)產(chǎn)生電路而接收該時(shí)變訊號(hào);藉由比較電路比較時(shí)變訊號(hào)與參考訊號(hào);以及當(dāng)音訊插頭插入插座時(shí),于時(shí)變訊號(hào)產(chǎn)生電路、第一接點(diǎn)、音訊插頭的內(nèi)部阻抗電路以及第二接點(diǎn)形成回路,并藉由比較電路比較時(shí)變訊號(hào)相對(duì)于參考訊號(hào)的改變,輸出判斷音訊插頭插入的判斷訊號(hào)。
較佳地,時(shí)變訊號(hào)可為方波訊號(hào),方波訊號(hào)的工作周期為可調(diào)變的。
較佳地,音訊插頭偵測(cè)方法可進(jìn)一步包含:連接時(shí)控電路于比較電路的輸出端與時(shí)變訊號(hào)產(chǎn)生電路,其中時(shí)控電路控制工作周期,由時(shí)變訊號(hào)產(chǎn)生電路接收的回饋訊號(hào)而產(chǎn)生鎖存訊號(hào),并根據(jù)鎖存訊號(hào)于時(shí)變訊號(hào)為高輸出時(shí)擷取比較電路輸出的判斷訊號(hào)。
較佳地,音訊插頭偵測(cè)方法可進(jìn)一步包含:分別連接第一開(kāi)關(guān)的第一端與第二端于第一接點(diǎn)與時(shí)變訊號(hào)產(chǎn)生電路及比較電路之間;連接第一開(kāi)關(guān)的第一控制端于比較電路;分別連接第二開(kāi)關(guān)的第三端與第四端于對(duì)應(yīng) 第一極點(diǎn)的功能電路、晶片接腳或接地端與第一接點(diǎn)之間;連接第二開(kāi)關(guān)的一第二控制端于該比較電路;以及當(dāng)判斷訊號(hào)輸出經(jīng)過(guò)預(yù)定時(shí)間后,藉由比較電路輸出切換訊號(hào),第一開(kāi)關(guān)根據(jù)切換訊號(hào)在第一端與第二端之間開(kāi)路,第二開(kāi)關(guān)根據(jù)切換訊號(hào)在第三端與第四端之間閉合。
較佳地,第一接點(diǎn)相對(duì)于其他復(fù)數(shù)個(gè)接點(diǎn)可設(shè)置于插座內(nèi)側(cè)的最內(nèi)側(cè)。
較佳地,第二接點(diǎn)可連接于接地端。
承上所述,依本發(fā)明的音訊插頭偵測(cè)結(jié)構(gòu),其可具有一或多個(gè)下述優(yōu)點(diǎn):
(1)此音訊插頭偵測(cè)結(jié)構(gòu)可藉由利用時(shí)變訊號(hào)當(dāng)作偵測(cè)音訊插頭是否插入的訊號(hào),藉此可使用音訊插頭內(nèi)部阻抗電路形成回路而不需額外專(zhuān)門(mén)用于偵測(cè)音訊插頭的接點(diǎn)。
(2)此音訊插頭偵測(cè)結(jié)構(gòu)可藉由使用可調(diào)變工作周期的方波訊號(hào)當(dāng)作偵測(cè)音訊插頭是否插入的訊號(hào),藉此可最佳化偵測(cè)訊號(hào)的準(zhǔn)確度并降低電路的耗能。
(3)此音訊插頭偵測(cè)結(jié)構(gòu)可藉由被比較電路輸出的切換訊號(hào)控制的開(kāi)關(guān)分隔用于偵測(cè)音訊插頭的電路及對(duì)應(yīng)于音訊插頭的功能電路(如左聲道輸出端、右聲道輸出端或麥克風(fēng)端等),藉此可避免兩種電路的訊號(hào)互相干擾。
附圖說(shuō)明
圖1是為習(xí)知典型的音源插座結(jié)構(gòu)圖;
圖2是為本發(fā)明的第一實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)示意圖;
圖3是為音訊插頭內(nèi)部阻抗電路的等效電路示意圖;
圖4是為本發(fā)明的第一比較實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)示意圖;
圖5是為本發(fā)明的第二實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)示意圖;
圖6是為本發(fā)明的第二實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)各點(diǎn)訊號(hào)波形圖;
圖7是為本發(fā)明的第三實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)示意圖;
圖8是為本發(fā)明的第四實(shí)施例的音訊插頭偵測(cè)方法的流程圖。
符號(hào)說(shuō)明:
10:插座
11:第一接點(diǎn)
12:第二接點(diǎn)
13:第三接點(diǎn)
14:第四接點(diǎn)
15:偵測(cè)接點(diǎn)
20:音訊插頭
21:第一極點(diǎn)
22:第二極點(diǎn)
23:第三極點(diǎn)
24:第四極點(diǎn)
30:音訊晶片
40:比較電路
50:時(shí)變訊號(hào)產(chǎn)生電路
50’:訊號(hào)產(chǎn)生電路
60:時(shí)控電路
70:第一開(kāi)關(guān)
71:第一端
72:第二端
73:第一控制端
80:第二開(kāi)關(guān)
81:第三端
82:第四端
83:第二控制端
C1、C2:電容
DL:鎖存訊號(hào)
HP_L:左聲道輸出端
HP_R:右聲道輸出端
JD:偵測(cè)端
MIC_IN:麥克風(fēng)輸入端
S11、S12、S13、S14:步驟
VDD:直流訊號(hào)
VDD_JD:時(shí)變訊號(hào)
Vin:輸入訊號(hào)
Viu、Vou、Vii、Voi:訊號(hào)
Vt:參考訊號(hào)
Vo:判斷訊號(hào)
具體實(shí)施方式
為利貴審查員了解本發(fā)明的技術(shù)特徵、內(nèi)容與優(yōu)點(diǎn)及其所能達(dá)成的功效,茲將本發(fā)明配合附圖,并以實(shí)施例的表達(dá)形式詳細(xì)說(shuō)明如下,而其中所使用的圖式,其主旨僅為示意及輔助說(shuō)明書(shū)之用,未必為本發(fā)明實(shí)施后的真實(shí)比例與精準(zhǔn)配置,故不應(yīng)就所附的圖式的比例與配置關(guān)系局限本發(fā)明于實(shí)際實(shí)施上的專(zhuān)利范圍,合先敘明。
需注意的是,雖然「第一」、「第二」、「第三」等用語(yǔ)在文中用來(lái)描述各種元件,但這些被描述的元件不應(yīng)被此類(lèi)用語(yǔ)所限制。此類(lèi)用語(yǔ)僅用于從一個(gè)元件區(qū)分另一個(gè)元件。因此,以下所討論的「第一」元件皆能被寫(xiě)作「第二」元件,而不偏離本發(fā)明之教示。
請(qǐng)參閱圖2,其是為本發(fā)明的第一實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)示意圖。圖中,本發(fā)明的音訊插頭偵測(cè)結(jié)構(gòu)適用于對(duì)應(yīng)于音訊插頭20的插座10。本發(fā)明的音訊插頭偵測(cè)結(jié)構(gòu)包含復(fù)數(shù)個(gè)接點(diǎn),分別為第一接點(diǎn)11、第二接點(diǎn)12、第三接點(diǎn)13及第四接點(diǎn)14、時(shí)變訊號(hào)產(chǎn)生電路50及比較電路40。復(fù)數(shù)個(gè)接點(diǎn)的第一接點(diǎn)11、第二接點(diǎn)12、第三接點(diǎn)13及第四接點(diǎn)14設(shè)置于插座10的插座內(nèi)側(cè),于音訊插頭20插入插座10時(shí)與音訊插頭20的復(fù)數(shù)個(gè)極點(diǎn)的第一極點(diǎn)21、第二極點(diǎn)22、第三極點(diǎn)23及第四極點(diǎn)24一對(duì)一或多對(duì)一連接,第一接點(diǎn)11、第二接點(diǎn)12、第三接點(diǎn)13及第四接點(diǎn)14分別連接于對(duì)應(yīng)于音訊插頭20的第一極點(diǎn)21、第二極點(diǎn)22、第三極點(diǎn)23及第四極點(diǎn)24的功能電路或晶片接腳或者是接地端,于音訊插頭20插入插座10時(shí),第一接點(diǎn)11與第一 極點(diǎn)21連接,第三接點(diǎn)13與相異于第一極點(diǎn)21的第三極點(diǎn)23連接(此處第三接點(diǎn)13乃是對(duì)應(yīng)
技術(shù)實(shí)現(xiàn)要素:
部分中所描述的第二接點(diǎn),第三極點(diǎn)23乃是對(duì)應(yīng)【發(fā)明內(nèi)容】部分中所描述的第二極點(diǎn),合先敘明)。時(shí)變訊號(hào)產(chǎn)生電路50連接于第一接點(diǎn)11,并輸出時(shí)變訊號(hào)VDD_JD。比較電路40連接于第一接點(diǎn)11而接收時(shí)變訊號(hào)VDD_JD,并將時(shí)變訊號(hào)VDD_JD與參考訊號(hào)Vt做比較。當(dāng)音訊插頭20插入插座10時(shí),時(shí)變訊號(hào)產(chǎn)生電路50、第一接點(diǎn)11、音訊插頭20的內(nèi)部阻抗電路以及第三接點(diǎn)13形成回路,比較電路40則透過(guò)偵測(cè)時(shí)變訊號(hào)VDD_JD相對(duì)于參考訊號(hào)Vt的改變,而輸出判斷音訊插頭20插入的判斷訊號(hào)Vo。
具體來(lái)說(shuō),本發(fā)明是將偵測(cè)音訊插頭20的接點(diǎn)(如圖1的偵測(cè)接點(diǎn)15)的功能合并至其他接點(diǎn)上,以簡(jiǎn)化整體電路結(jié)構(gòu)。音訊插頭可為三極音訊插頭或四極音訊插頭,在圖2的實(shí)施例中的音訊插頭20為四極音訊插頭。若所插入的音訊插頭為三極音訊插頭,則插座10的接點(diǎn)13及14可能會(huì)對(duì)應(yīng)至音訊插頭的同一極點(diǎn),此即為上述的插座接點(diǎn)與音訊插頭極點(diǎn)多對(duì)一連接。在圖2的實(shí)施例中,音訊插頭20的第一極點(diǎn)21、第二極點(diǎn)22、第三極點(diǎn)23及第四極點(diǎn)24在音訊插頭20正常插入時(shí)與插座10的第一接點(diǎn)11、第二接點(diǎn)12、第三接點(diǎn)13及第四接點(diǎn)14一對(duì)一連接。插座的第一接點(diǎn)11、第二接點(diǎn)12、第三接點(diǎn)13及第四接點(diǎn)14分別連接于對(duì)應(yīng)于音訊插頭20的第一極點(diǎn)21、第二極點(diǎn)22、第三極點(diǎn)23及第四極點(diǎn)24的功能電路或晶片接腳或者是接地端,舉例來(lái)說(shuō),音訊插頭20的第一極點(diǎn)21對(duì)應(yīng)于左聲道訊號(hào),故插座10的第一接點(diǎn)11會(huì)與音訊晶片30的左聲道輸出端HP_L或與類(lèi)似功能的電路連接。音訊插頭20的第二極點(diǎn)22對(duì)應(yīng)于右聲道訊號(hào),故插座10的第二接點(diǎn)12會(huì)與音訊晶片30的右聲道輸出端HP_R或與類(lèi)似功能的電路連接。同理,音訊插頭20的第三極點(diǎn)23及第四極點(diǎn)24可分別對(duì)應(yīng)于接地端及麥克風(fēng)訊號(hào),故插座10的第三接點(diǎn)13及第四接點(diǎn)14會(huì)與相對(duì)應(yīng)的功能電路、晶片接腳或者是接地端連接。在此實(shí)施例中,插座10的第三接點(diǎn)13及第四接點(diǎn)14與電路其他部份的連接方式可與圖1的結(jié)構(gòu)類(lèi)似,為使本發(fā)明之技術(shù)特征更加明顯,故未繪示于圖2中。
相較于圖1所揭露的結(jié)構(gòu),此實(shí)施例將圖1結(jié)構(gòu)中偵測(cè)接點(diǎn)15的功能合 并于第一接點(diǎn)11,因此,第一接點(diǎn)11除了原本連接的左聲道輸出端HP_L外,還連接了由時(shí)變訊號(hào)產(chǎn)生電路50與比較電路40組成的偵測(cè)電路。在此實(shí)施例中,當(dāng)音訊插頭20插入插座10時(shí),偵測(cè)音訊插頭20是否插入的偵測(cè)訊號(hào)不再由音訊插頭20的同一第一極點(diǎn)21流過(guò),而是會(huì)從第一極點(diǎn)21流入,通過(guò)第三極點(diǎn)23形成回路。換句話說(shuō),時(shí)變訊號(hào)產(chǎn)生電路50、第一接點(diǎn)11與第三接點(diǎn)13會(huì)通過(guò)音訊插頭20內(nèi)部的阻抗電路形成回路。請(qǐng)參閱圖3,其是為音訊插頭20內(nèi)部阻抗電路的等效電路示意圖。在此實(shí)施例中,偵測(cè)訊號(hào)會(huì)由音訊插頭20的第一極點(diǎn)21流至第三極點(diǎn)23。然而,由圖3中可知,第一極點(diǎn)21至第三極點(diǎn)23的內(nèi)部阻抗電路包含有電容成分(圖中以電容C2表示)。因此,若偵測(cè)訊號(hào)為直流訊號(hào),因電容對(duì)于直流訊號(hào)的阻抗為無(wú)限大,故音訊插頭20的內(nèi)部阻抗電路對(duì)偵測(cè)訊號(hào)來(lái)說(shuō)是開(kāi)路。因此,本發(fā)明的音訊插頭偵測(cè)結(jié)構(gòu)所使用的偵測(cè)訊號(hào)為時(shí)變訊號(hào)產(chǎn)生電路50所產(chǎn)生的時(shí)變訊號(hào)VDD_JD。對(duì)時(shí)變訊號(hào)VDD_JD來(lái)說(shuō),電容為有限阻抗,因此音訊插頭20插入及未插入時(shí)所見(jiàn)的等效阻抗即有明顯變化。時(shí)變訊號(hào)產(chǎn)生電路50同時(shí)連接于比較電路40,于是,當(dāng)音訊插頭20插入插座10時(shí),由比較電路40的輸入端輸入的輸入訊號(hào)Vin(即時(shí)變訊號(hào)VDD_JD在比較電路40的輸入端的偏壓)也會(huì)有明顯改變。比較電路40同時(shí)具有參考訊號(hào)Vt輸入,因此,比較電路40便能比較輸入訊號(hào)Vin對(duì)于參考訊號(hào)Vt的改變而輸出判定音訊插頭20插入的判斷訊號(hào)Vo。時(shí)變訊號(hào)產(chǎn)生電路50產(chǎn)生的時(shí)變訊號(hào)VDD_JD可為方波、三角波、弦波等,由于產(chǎn)生此類(lèi)時(shí)變訊號(hào)的電路為習(xí)知技術(shù),故不在此贅述。比較電路40可單純?yōu)橐粋€(gè)電壓比較器,或是具有類(lèi)似功能的電路或晶片。在此實(shí)施例中,雖然由時(shí)變訊號(hào)產(chǎn)生電路50及比較電路40組成的偵測(cè)電路是連接于第一接點(diǎn)11,但本發(fā)明并不限于此。舉例來(lái)說(shuō),偵測(cè)電路可連接于第二接點(diǎn)12,當(dāng)音訊插頭20插入插座10時(shí),時(shí)變訊號(hào)產(chǎn)生電路50、第二接點(diǎn)12、音訊插頭20的內(nèi)部阻抗電路及第三接點(diǎn)13形成回路而使時(shí)變訊號(hào)產(chǎn)生電路50輸出給比較電路40的時(shí)變訊號(hào)VDD_JD發(fā)生改變。同時(shí),連接于第一接點(diǎn)11與第二接點(diǎn)12的電阻器或其他電路結(jié)構(gòu)的阻抗值可由所要偵測(cè)的音訊插頭20的內(nèi)部阻抗電路對(duì)于時(shí)變訊號(hào)VDD_JD的阻抗值決定。
請(qǐng)參閱圖4,其是為本發(fā)明的第一比較實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)示意 圖。圖中的結(jié)構(gòu)類(lèi)似于本發(fā)明的音訊插頭偵測(cè)結(jié)構(gòu),但訊號(hào)產(chǎn)生電路50’所輸出的偵測(cè)訊號(hào)為直流訊號(hào)VDD。在音訊插頭20插入插座10前,比較電路40的輸入端(輸入訊號(hào)Vin輸入點(diǎn))與接地端為開(kāi)路。在音訊插頭20插入插座10后,雖然音訊插頭20的內(nèi)部阻抗電路連接了比較電路40的輸入端與接地端,但由于音訊插頭20的內(nèi)部阻抗電路包含了電容成分(圖中以電容C2表示),所以對(duì)直流訊號(hào)VDD來(lái)說(shuō),比較電路40的輸入端與接地端仍為開(kāi)路。也就是說(shuō),比較電路40的輸入端所收到的輸入訊號(hào)Vin在音訊插頭20插入前后幾乎沒(méi)有差異,因而此第一比較實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)不具偵測(cè)音訊插頭20是否插入插座10的功效。
請(qǐng)參閱圖5,其是為本發(fā)明的第二實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)示意圖。圖中,音訊插頭偵測(cè)結(jié)構(gòu)所使用的偵測(cè)訊號(hào)為時(shí)變訊號(hào)VDD_JD。更精確地說(shuō),時(shí)變訊號(hào)可為方波訊號(hào),方波訊號(hào)的工作周期為可調(diào)變的。
具體來(lái)說(shuō),本發(fā)明的音訊插頭偵測(cè)結(jié)構(gòu)較佳地可使用方波作為偵測(cè)音訊插頭20是否插入插座10的時(shí)變訊號(hào)VDD_JD。方波的工作周期是可調(diào)變的,為了達(dá)到此目的,本發(fā)明的音訊插頭偵測(cè)結(jié)構(gòu)的時(shí)變訊號(hào)產(chǎn)生電路50可由外部接收調(diào)變訊號(hào)來(lái)改變時(shí)變訊號(hào)產(chǎn)生電路50輸出的時(shí)變訊號(hào)VDD_JD的工作周期。如此一來(lái),由于整體偵測(cè)電路僅會(huì)在時(shí)變訊號(hào)VDD_JD輸出為高時(shí)耗能,因此時(shí)控電路60可透過(guò)調(diào)變訊號(hào)來(lái)盡量縮短時(shí)變訊號(hào)VDD_JD的工作周期,但又使時(shí)變訊號(hào)VDD_JD的工作周期足夠長(zhǎng)以準(zhǔn)確偵測(cè)音訊插頭20插入插座10的動(dòng)作,從而達(dá)到整體電路耗能配置的最佳化。在一實(shí)施例中,時(shí)變訊號(hào)產(chǎn)生電路50與調(diào)變訊號(hào)的輸入端可整合于同一電路或是晶片中。
請(qǐng)?jiān)賲㈤唸D5。圖中,音訊插頭偵測(cè)結(jié)構(gòu)可進(jìn)一步包含時(shí)控電路60。時(shí)控電路60連接于比較電路40的輸出端與時(shí)變訊號(hào)產(chǎn)生電路50,其中時(shí)控電路60控制工作周期,由時(shí)變訊號(hào)產(chǎn)生電路50接收的回饋訊號(hào)而產(chǎn)生鎖存訊號(hào)DL,并根據(jù)鎖存訊號(hào)DL于時(shí)變訊號(hào)VDD_JD為高輸出時(shí)擷取比較電路40輸出的判斷訊號(hào)。
為了進(jìn)一步提供判斷的精準(zhǔn)度,時(shí)控電路60可連接于時(shí)變訊號(hào)產(chǎn)生電路50,其中時(shí)控電路60控制輸出為方波的時(shí)變訊號(hào)VDD_JD之工作周期,而由時(shí)變訊號(hào)產(chǎn)生電路50接收與時(shí)變訊號(hào)VDD_JD輸出相關(guān)的回饋訊號(hào),并根據(jù) 回饋訊號(hào)產(chǎn)生鎖存訊號(hào)DL。之后,根據(jù)所產(chǎn)生的鎖存訊號(hào)DL,時(shí)控電路60可在相對(duì)應(yīng)于時(shí)變訊號(hào)VDD_JD輸出為高時(shí)才由比較電路40的輸出端接取判斷訊號(hào)。具體來(lái)說(shuō),請(qǐng)參閱圖6,其是為本發(fā)明的第二實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)各點(diǎn)訊號(hào)波形圖。圖中,時(shí)控訊號(hào)產(chǎn)生電路50可包含具有預(yù)定工作周期的時(shí)變訊號(hào)VDD_JD輸出。時(shí)控電路60可藉由來(lái)自時(shí)控訊號(hào)產(chǎn)生電路50的回饋來(lái)產(chǎn)生鎖存訊號(hào)DL,鎖存訊號(hào)DL可為工作周期較時(shí)變訊號(hào)VDD_JD短的方波。時(shí)控電路60進(jìn)行擷取的時(shí)間點(diǎn)可設(shè)為鎖存訊號(hào)DL由低轉(zhuǎn)高的時(shí)間點(diǎn),也就是鎖存訊號(hào)DL的方波訊號(hào)的前緣,鎖存訊號(hào)DL的方波的前緣能對(duì)應(yīng)于時(shí)變訊號(hào)VDD_JD高輸出的時(shí)間。圖中,訊號(hào)Viu為音訊插頭20未插入插座10時(shí),由比較電路40的輸入端輸入的訊號(hào),訊號(hào)Vou為對(duì)應(yīng)于訊號(hào)Viu的時(shí)控電路60擷取比較電路40輸出的判斷訊號(hào)后再輸出的訊號(hào)。在時(shí)控電路60每一個(gè)擷取的時(shí)間點(diǎn)(由圖6縱向虛線表示),訊號(hào)Viu的電壓值皆高于參考訊號(hào)Vt,于是訊號(hào)Vou在第一次擷取的時(shí)間點(diǎn)后皆保持高輸出,由此可知音訊插頭20未插入插座10。相對(duì)地,訊號(hào)Vii為音訊插頭20插入插座10時(shí),由比較電路40的輸入端輸入的訊號(hào),訊號(hào)Voi為對(duì)應(yīng)于訊號(hào)Vii的時(shí)控電路60擷取比較電路40輸出的判斷訊號(hào)后再輸出的訊號(hào)。在時(shí)控電路60每一個(gè)擷取的時(shí)間點(diǎn)(由圖6縱向虛線表示),訊號(hào)Vii的電壓值皆低于參考訊號(hào)Vt,于是訊號(hào)Voi在第一次擷取的時(shí)間點(diǎn)后皆保持低輸出,由此可知音訊插頭20已插入插座10。在一實(shí)施例中,時(shí)控電路60的輸出端可連接于音訊晶片30的偵測(cè)端JD(請(qǐng)參閱圖1),在時(shí)控電路60的輸出由高電位轉(zhuǎn)為低電位時(shí),即判定音訊插頭20已插入插座10。
請(qǐng)參閱圖7,其是為本發(fā)明的第三實(shí)施例的音訊插頭偵測(cè)結(jié)構(gòu)示意圖。圖中,音訊插頭偵測(cè)結(jié)構(gòu)可進(jìn)一步包含第一開(kāi)關(guān)70與第二開(kāi)關(guān)80。第一開(kāi)關(guān)70包含第一端71、第二端72與第一控制端73,第一端71與第二端72分別連接于第一接點(diǎn)11與時(shí)變訊號(hào)產(chǎn)生電路50及比較電路40之間,第一控制端73連接于比較電路40。第二開(kāi)關(guān)80包含第三端81、第四端82與第二控制端83,第三端81與第四端82分別連接于對(duì)應(yīng)第一極點(diǎn)21的功能電路、晶片接腳或接地端與第一接點(diǎn)11之間,第二控制端83連接于比較電路40。當(dāng)判斷訊號(hào)Vo輸出經(jīng)過(guò)預(yù)定時(shí)間后,比較電路40輸出切換訊號(hào),第一開(kāi)關(guān)70根據(jù)切換 訊號(hào)在第一端71與第二端72之間開(kāi)路,第二開(kāi)關(guān)80根據(jù)切換訊號(hào)在第三端81與第四端82之間閉合。
具體來(lái)說(shuō),在音訊插頭20插入插座10前,第一開(kāi)關(guān)70的第一端71與第二端72可保持閉合(短路),第二開(kāi)關(guān)80的第三端81與第四端82可保持開(kāi)路。如此一來(lái),對(duì)應(yīng)于第一極點(diǎn)21的功能電路,在此實(shí)施例中為左聲道輸出端HP_L,不致于與時(shí)變訊號(hào)產(chǎn)生電路50及比較電路40形成回路,而造成左聲道輸出端HP_L輸出的左聲道訊號(hào)干擾比較電路40的輸入而造成誤判。而在音訊插頭20插入插座10后,可由比較電路40輸出切換訊號(hào),而使得第一開(kāi)關(guān)70根據(jù)切換訊號(hào)在第一端71與第二端72之間開(kāi)路,第二開(kāi)關(guān)80根據(jù)切換訊號(hào)在第三端81與第四端82之間閉合,讓音訊插頭20的聲音播放功能正常的運(yùn)作,而不會(huì)誤認(rèn)時(shí)變訊號(hào)產(chǎn)生電路50所產(chǎn)生的時(shí)變訊號(hào)VDD_JD為左聲道訊號(hào)。需注意的是,在此實(shí)施例中雖描述由比較電路40輸出切換訊號(hào),然而本發(fā)明的產(chǎn)生切換訊號(hào)的電路并不限于此。舉例來(lái)說(shuō),比較電路40的輸出端可連接于晶片的輸入端,該晶片可根據(jù)比較電路40的輸出變化來(lái)產(chǎn)生切換訊號(hào)控制第一開(kāi)關(guān)70與第二開(kāi)關(guān)80的連接狀態(tài)。此外,在一實(shí)施例中,接點(diǎn)14及所連接的電路可具有偵測(cè)音訊插頭20離開(kāi)插座10的動(dòng)作,而輸出重置訊號(hào)給第一開(kāi)關(guān)70及第二開(kāi)關(guān)80。第一開(kāi)關(guān)70及第二開(kāi)關(guān)80則可根據(jù)重置訊號(hào)將連接狀態(tài)重置為音訊插頭20未插入插座10時(shí)的狀態(tài)。
較佳地,第三接點(diǎn)13可連接于接地端,因此可減少用于偵測(cè)訊號(hào)的回路與其他功能性電路間的連接,而使彼此造成干擾的機(jī)會(huì)進(jìn)一步降低。
請(qǐng)?jiān)賲㈤唸D2或圖7。圖中,第一接點(diǎn)11相對(duì)于第二接點(diǎn)12、第三接點(diǎn)13及第四接點(diǎn)14,可設(shè)置于插座內(nèi)側(cè)的最內(nèi)側(cè)。
音訊插頭20的標(biāo)準(zhǔn)工作模式的位置即為音訊插頭20的第一極點(diǎn)21連接第一接點(diǎn)11的位置。因此,為了確保音訊插頭偵測(cè)結(jié)構(gòu)偵測(cè)到音訊插頭20插入插座10時(shí),音訊插頭20即處于標(biāo)準(zhǔn)工作模式的位置,連接偵測(cè)電路的第一接點(diǎn)11可設(shè)置于插座內(nèi)側(cè)的最內(nèi)側(cè)。如此一來(lái),可避免音訊插頭20在未完全插入插座10時(shí),各功能電路便輸出聲音訊號(hào)給音訊插頭20,從而降低整體結(jié)構(gòu)無(wú)謂的電能浪費(fèi)。
請(qǐng)參閱圖8,其是為本發(fā)明的第四實(shí)施例的音訊插頭偵測(cè)方法的流程圖。 圖中,步驟S11為設(shè)置音訊插頭偵測(cè)結(jié)構(gòu)的步驟,其可包含設(shè)置如圖2、圖5、圖7或由本發(fā)明的發(fā)明申請(qǐng)專(zhuān)利范圍所定義的音訊插頭偵測(cè)結(jié)構(gòu)的步驟,其中各元件的實(shí)施例與連接關(guān)系已在上文描述,故不贅述。步驟S12中,藉由比較電路比較時(shí)變訊號(hào)與參考訊號(hào)。此處用來(lái)比較的時(shí)變訊號(hào)是輸入于比較電路的輸入端的訊號(hào),而參考訊號(hào)可如圖6中所示,為直流電壓準(zhǔn)位。在步驟S13中,當(dāng)音訊插頭插入該插座時(shí),藉由比較電路比較時(shí)變訊號(hào)相對(duì)于參考訊號(hào)的改變,輸出判斷音訊插頭插入的判斷訊號(hào)。在音訊插頭插入插座后,因?qū)τ跁r(shí)變訊號(hào)輸出電路的輸出阻抗發(fā)生改變,故由比較電路輸入端所輸入的時(shí)變訊號(hào)也會(huì)改變。大體而言,此處所謂改變可為比較電路輸入訊號(hào)電壓值由比參考訊號(hào)高變?yōu)楸葏⒖加嵦?hào)低,但并不限于此。若步驟S11所設(shè)置的音訊插頭偵測(cè)結(jié)構(gòu)為如圖7或類(lèi)似具有開(kāi)關(guān)的結(jié)構(gòu),則音訊插頭偵測(cè)方法可進(jìn)一步包含步驟S14。在步驟S14中,當(dāng)該判斷訊號(hào)輸出經(jīng)過(guò)預(yù)定時(shí)間后,根據(jù)比較電路輸出的切換訊號(hào),使偵測(cè)電路與接點(diǎn)開(kāi)路,并使功能電路與接點(diǎn)短路。此處的預(yù)定時(shí)間是為了確保音訊插頭偵測(cè)結(jié)構(gòu)不會(huì)因音訊插頭在短時(shí)間快速拔插而造成損壞,而提高整體結(jié)構(gòu)的可靠度。
以上所述僅為舉例性,而非為限制性者。任何未脫離本發(fā)明的精神與范疇,而對(duì)其進(jìn)行的等效修改或變更,均應(yīng)包含于后附的申請(qǐng)專(zhuān)利范圍中。