基于arm 的大容量存儲流量計的制作方法
【專利摘要】基于ARM的大容量存儲流量計,包括流量傳感器,其特征在于,還包括與流量傳感器連接的嵌入式微處理器和與嵌入式微處理器連接的微電子存儲器,所述嵌入式微處理器和微電子存儲器的數(shù)據(jù)總線和地址總線分別對應連接。本發(fā)明所述基于ARM的大容量存儲流量計,使用了先進的嵌入式系統(tǒng)硬件設計,簡化了系統(tǒng)結構,解決了大容量的數(shù)據(jù)結構化存儲問題,執(zhí)行效率高。并且由于ARM嵌入式系統(tǒng)性能優(yōu)異,可進行網口及多串口傳輸,為儀表充分利用網絡和USB資源進行數(shù)據(jù)鏈接提供了基礎。
【專利說明】基于ARM的大容量存儲流量計
【技術領域】
[0001]本發(fā)明屬于電子領域,涉及一種基于ARM的大容量存儲流量計。
【背景技術】
[0002]嵌入式系統(tǒng)最初的應用是基于單片機的。隨著嵌入式技術的不斷發(fā)展,具有更高性能、功能強大和意義更廣泛的嵌入式產品開始出現(xiàn)。這些真正意義上的嵌入式系統(tǒng)具有速度高、容量大、擴充性能良好、實時性強、并可執(zhí)行多任務操作系統(tǒng)的特點。嵌入式系統(tǒng)可以完成如網絡通信、USB接口、大容量存儲等多種功能,因而在儀表行業(yè)開始受到重視。隨著集成電路的發(fā)展,32位處理器的價格不斷下降,人們開始用嵌入式系統(tǒng)取代傳統(tǒng)的單片機以提高產品性能。為此,設計了基于ARM嵌入式系統(tǒng)的流量計,可以實現(xiàn)大容量的結構化數(shù)據(jù)存儲,并具有良好的數(shù)據(jù)接口。
[0003]嵌入式系統(tǒng)的核心是嵌入式微處理器。在嵌入式系統(tǒng)領域,目前ARM處理器占據(jù)高性能、低功耗、低成本的嵌入式應用領域的領先地位。ARM ( advancedRISC machine)公司于1990年11月成立于英國,1991年推出首個嵌入式RISC核心-ARM6TM系列處理器,其主要優(yōu)勢在于簡單的設計和高效的指令集。此后,ARM的知識產權產品和授權用戶都急劇擴大,目前被公認為是業(yè)界領先的32位嵌入式RISC微處理器結構,在汽車、消費、網絡、存儲和工業(yè)控制等領域得到廣泛應用。
[0004]在流量測量系統(tǒng)中,除了要求具有瞬時流量指示和積算功能外,還要求知道流量隨時間變化的關系,這就需要記錄大量的實時數(shù)據(jù)以往的數(shù)據(jù)流量計存儲空間小,不能滿足需求。
【發(fā)明內容】
[0005]為克服傳統(tǒng)流量計存儲功能不足的技術缺陷,本發(fā)明提供一種基于ARM的大容量存儲流量計。
[0006]本發(fā)明所述基于ARM的大容量存儲流量計,包括流量傳感器,其特征在于,還包括與流量傳感器連接的嵌入式微處理器和與嵌入式微處理器連接的微電子存儲器,所述嵌入式微處理器和微電子存儲器的數(shù)據(jù)總線和地址總線分別對應連接。
[0007]優(yōu)選的,所述嵌入式微處理器為S3C44B0X。
優(yōu)選的,所述微電子存儲器為Am29LV160DB。
[0008]優(yōu)選的,所述S3C44B0X的WP接口作為擴展接口。
[0009]優(yōu)選的,所述嵌入式微處理器和微電子存儲器的電源端之間連接有降壓器件。
[0010]進一步的,降壓器件為采用二極管連接方式的三極管。
[0011]采用本發(fā)明所述基于ARM的大容量存儲流量計,使用了先進的嵌入式系統(tǒng)硬件設計,簡化了系統(tǒng)結構,解決了大容量的數(shù)據(jù)結構化存儲問題,執(zhí)行效率高。并且由于ARM嵌入式系統(tǒng)性能優(yōu)異,可進行網口及多串口傳輸,為儀表充分利用網絡和USB資源進行數(shù)據(jù)鏈接提供了基礎。
【專利附圖】
【附圖說明】
[0012]圖1示出本發(fā)明一種【具體實施方式】的示意圖。
【具體實施方式】
[0013]下面結合附圖,對本發(fā)明的【具體實施方式】作進一步的詳細說明。
[0014]本發(fā)明所述ARM的大容量存儲流量計,包括流量傳感器,其特征在于,還包括與流量傳感器連接的嵌入式微處理器和與嵌入式微處理器連接的微電子存儲器,所述嵌入式微處理器和微電子存儲器的數(shù)據(jù)總線和地址總線分別對應連接。
[0015]如圖一所示本發(fā)明一個具體實施例,Am29LV160DB Flash與S3C44B0X CPU的連接如圖1所示,兩者的數(shù)據(jù)總線和地址總線分別對應。Am29LV160DB的BYTE#腳用于選擇字(16位)或字節(jié)(8位)操作方式,圖中接高電平選擇字操作。WP選擇作為擴展口使用,使系統(tǒng)可以和其它芯片兼容。在Flash的實際應用當中,系統(tǒng)地址的映射問題需要特別當心。因為CPU存儲控制器的差異,許多CPU要求外部地址線的連接隨數(shù)據(jù)總線的寬度而變化。以S3C44B0X為例,是以固定的字節(jié)(8- bit)方式編排地址總線的,即地址線的最低位AO始終尋址以字節(jié)為單位的存儲單元。當與16- bit數(shù)據(jù)寬度的Flash相時,CPU的AO空接而從Al開始與Flash的地址總線連接。
[0016]另外兩者的供電電壓也有所區(qū)別,Am29LV160DB為3.3V,而S3C44B0X為2.5V。設計中S3C44B0X處理器的供電電壓VDD- CPU由Am29LV160DB的輸入電源VDD通過降壓器件得到。
[0017]采用本發(fā)明所述串行模數(shù)轉換器,對輸入的模擬信號進行分時平均化處理,屏蔽了小信號和雜波干擾,輸出信號數(shù)據(jù)量小,處理速度和精度都得到了一定程度的提高,結合各種傳感器,可以廣泛運用于溫度、環(huán)境噪聲、氣流、氣壓等方面的參數(shù)檢測。
[0018]以上所述的僅為本發(fā)明的優(yōu)選實施例,所述實施例并非用以限制本發(fā)明的專利保護范圍,因此凡是運用本發(fā)明的說明書及附圖內容所作的等同結構變化,同理均應包含在本發(fā)明的保護范圍內。
【權利要求】
1.基于仙1的大容量存儲流量計,包括流量傳感器,其特征在于,還包括與流量傳感器連接的嵌入式微處理器和與嵌入式微處理器連接的微電子存儲器,所述嵌入式微處理器和微電子存儲器的數(shù)據(jù)總線和地址總線分別對應連接。
2.一種如權利要求1所述基于4應的大容量存儲流量計,其特征在于,所述嵌入式微處理器為33?:4480父。
3.—種如權利要求1所述基于八應的大容量存儲流量計,其特征在于,所述微電子存儲器為八111291^16008。
4.一種如權利要求2所述基于仙1的大容量存儲流量計,其特征在于,所述33(:448(^的胃?接口作為擴展接口。
5.一種如權利要求1所述基于4應的大容量存儲流量計,其特征在于,所述嵌入式微處理器和微電子存儲器的電源端之間連接有降壓器件。
6.一種如權利要求5所述基于仙1的大容量存儲流量計,其特征在于,降壓器件為采用二極管連接方式的三極管。
【文檔編號】G01F15/06GK104457882SQ201310424523
【公開日】2015年3月25日 申請日期:2013年9月18日 優(yōu)先權日:2013年9月18日
【發(fā)明者】梁懿 申請人:梁懿