專利名稱:一種零點(diǎn)檢測(cè)電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電路領(lǐng)域,具體涉及了一種零點(diǎn)檢測(cè)電路。
背景技術(shù):
零點(diǎn)檢測(cè)電路多用于電機(jī)調(diào)速,燈光亮暗調(diào)整。交流期間的電路可能發(fā)生二次擊穿,用過零檢測(cè)電路保護(hù)。一般使單片檢測(cè)電路未知的高低電平,用零點(diǎn)檢測(cè)電路制造一個(gè)低電平。零點(diǎn)檢測(cè)電路給控制芯片提供一個(gè)標(biāo)注,這個(gè)標(biāo)注就零點(diǎn)電壓。但現(xiàn)有技術(shù)中零點(diǎn)檢測(cè)電路,往往結(jié)構(gòu)復(fù)雜,功能模塊較多,價(jià)格昂貴,但性能卻不盡完善,如何設(shè)計(jì)一種結(jié)構(gòu)簡(jiǎn)單,性能優(yōu)異的零點(diǎn)檢測(cè)電路,是本領(lǐng)域技術(shù)人員一直研究的方向。
發(fā)明內(nèi)容
為了克服現(xiàn)有技術(shù)存在的不足,本發(fā)明提供一種結(jié)構(gòu)簡(jiǎn)單,性能穩(wěn)定可靠的零點(diǎn)檢測(cè)電路。為達(dá)到上述發(fā)明目的,本發(fā)明所采用的技術(shù)方案是
一種零點(diǎn)檢測(cè)電路,由兩個(gè)輸入輸出端、兩個(gè)三極管、一個(gè)電容和五個(gè)電阻組成, 第一輸入輸出端接在第一三極管的集電極,集電極上還連接一上拉的第一電阻; 第一三極管基極和第二三極管的集電極之間串接第二電阻,第二三極管的集電極還連接一上拉的第三電阻;
第一三極管的電阻,第四電阻兩端并聯(lián)有電容,第二三極管的基極串聯(lián)第五電阻后接在第二輸入輸出端上。優(yōu)選的,所述上拉的第一電阻和第三電阻所接的供電電壓皆為5V。優(yōu)選的,所述第一電阻、第三電阻和第四電阻的阻值均為10ΚΩ,第二電阻和第五電阻的阻值為47ΚΩ,電容C的電容值為104pF。本發(fā)明相對(duì)與現(xiàn)有技術(shù)的優(yōu)勢(shì)是
本發(fā)明的零點(diǎn)檢測(cè)電路中,使用的電路元器件少,結(jié)構(gòu)簡(jiǎn)單,且性能穩(wěn)定可靠,具有推廣使用的價(jià)值。上述說明僅是本發(fā)明技術(shù)方案的概述,為了能夠更清楚了解本發(fā)明的技術(shù)手段, 并可依照說明書的內(nèi)容予以實(shí)施,以下以本發(fā)明的較佳實(shí)施例并配合附圖詳細(xì)說明如后。 本發(fā)明的具體實(shí)施方式
由以下實(shí)施例及其附圖詳細(xì)給出。
此處所說明的附圖用來提供對(duì)本發(fā)明的進(jìn)一步理解,構(gòu)成本申請(qǐng)的一部分,本發(fā)明的示意性實(shí)施例及其說明用于解釋本發(fā)明,并不構(gòu)成對(duì)本發(fā)明的不當(dāng)限定。在附圖中 圖1是本發(fā)明的一種零點(diǎn)檢測(cè)電路的電路原理圖。
具體實(shí)施例方式結(jié)合圖1所示,一種零點(diǎn)檢測(cè)電路,由兩個(gè)輸入輸出端、兩個(gè)三極管、一個(gè)電容和五個(gè)電阻組成,
輸入輸出端I/O接在第一三極管Ql的集電極,集電極上還連接一上拉的第一電阻Rl ; 第一三極管Ql基極和第二三極管Q2的集電極之間串接第二電阻R2,第二三極管Q2的集電極還連接一上拉的第三電阻R3 ;
第一三極管Ql的電阻R4,第四電阻R4兩端并聯(lián)有電容C,第二三極管Q2的基極串聯(lián)第五電阻R5后接在第二輸入輸出端GLJC上。優(yōu)選的,所述上拉的第一電阻Rl和第三電阻R3所接的供電電壓皆為5V。優(yōu)選的,所述第一電阻R1、第三電阻R3和第四電阻R4的阻值均為10ΚΩ,第二電阻R2和第五電阻R5的阻值為47ΚΩ,電容C的電容值為104pF。本實(shí)施例的工作原理如下
當(dāng)單片檢測(cè)時(shí)候不知為高低電平,用零點(diǎn)檢測(cè)電路制造一個(gè)低電平。此電路是有三極管、電阻、瓷片電容組成的過零檢測(cè)電路。此電路是給控制芯片提供一個(gè)標(biāo)注,這個(gè)標(biāo)注就零點(diǎn)電壓。此電路多用于電機(jī)調(diào)速,燈光亮暗調(diào)整。交流期間的電路可能發(fā)生二次擊穿,用過零檢測(cè)電路可以保護(hù)。第二輸入輸出端GLJC接在電源整流輸出以后,當(dāng)GLJC端有電壓輸入時(shí),再經(jīng)過 4. 7ΚΩ的第五電阻R5和IOK Ω的第四電阻R4分壓以后再有瓷片電容C濾波以后給三極管 Q的基極,是5V電源經(jīng)過過流IOKΩ的電阻R3從三極管Q集電極流向發(fā)射極的地。5V電源不能經(jīng)過電阻R2流向三極管Q的基極,那么三極管Q基極就為低電平,三極管Q不能導(dǎo)通,5V電源經(jīng)過限流電阻R就不能從三極管Q的集電極流向發(fā)射極,那么第一輸入輸出端 I/O檢測(cè)的電壓就為高電平。當(dāng)?shù)诙斎胼敵龆薌LJC沒有電壓輸出時(shí),5V電源經(jīng)過10ΚΩ的電阻R3的和 4. 7ΚΩ的電阻R2分壓以后給三極管Q的基極。使三極管Q導(dǎo)通,三極管Q導(dǎo)通以后5V電源經(jīng)過IOK Ω的限流電阻Rl從三極管Q的集電極流向發(fā)射極,這時(shí)第一輸入輸出端I/O端口檢測(cè)為低電平。第一輸入輸出端I/O端口判斷高低電平來判斷是否過零。以上所述僅為本發(fā)明的優(yōu)選實(shí)施例而已,并不用于限制本發(fā)明,對(duì)于本領(lǐng)域的技術(shù)人員來說,本發(fā)明可以有各種更改和變化。凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
權(quán)利要求
1.一種零點(diǎn)檢測(cè)電路,其特征在于,由兩個(gè)輸入輸出端、兩個(gè)三極管、一個(gè)電容和五個(gè)電阻組成,第一輸入輸出端(I/O)接在第一三極管(Ql)的集電極,集電極上還連接一上拉的第一電阻(Rl);第一三極管(Ql)基極和第二三極管(Q2)的集電極之間串接第二電阻(R2),第二三極管(Q2)的集電極還連接一上拉的第三電阻(R3);第一三極管(Ql)的電阻(R4),第四電阻的(R4)兩端并聯(lián)有電容(C),第二三極管(Q2) 的基極串聯(lián)第五電阻(R5)后接在第二輸入輸出端(GLJC)上。
2.根據(jù)權(quán)利要求1所述的零點(diǎn)檢測(cè)電路,其特征在于,所述上拉的第一電阻(Rl)和第三電阻(R3)所接的供電電壓皆為5V。
3.根據(jù)權(quán)利要求1所述的零點(diǎn)檢測(cè)電路,其特征在于,所述第一電阻(R1)、第三電阻 (R3)和第四電阻(R4)的阻值均為IOK Ω,第二電阻(R2)和第五電阻(R5)的阻值為47Κ Ω, 電容(C)的電容值為104pF。
全文摘要
本發(fā)明公開了一種零點(diǎn)檢測(cè)電路,由兩個(gè)輸入輸出端、兩個(gè)三極管、一個(gè)電容和五個(gè)電阻組成第一輸入輸出端接在第一三極管的集電極,集電極上還連接一上拉的第一電阻;第一三極管基極和第二三極管的集電極之間串接第二電阻,第二三極管的集電極還連接一上拉的第三電阻;第一三極管的電阻,第四電阻的兩端并聯(lián)有電容,第二三極管的基極串聯(lián)第五電阻后接在第二輸入輸出端上。本發(fā)明的零點(diǎn)檢測(cè)電路,結(jié)構(gòu)簡(jiǎn)單、性能實(shí)用且穩(wěn)定可靠,具有推廣使用的價(jià)值。
文檔編號(hào)G01R19/175GK102520235SQ20111041983
公開日2012年6月27日 申請(qǐng)日期2011年12月15日 優(yōu)先權(quán)日2011年12月15日
發(fā)明者胡國(guó)良, 魏王江 申請(qǐng)人:蘇州合欣美電子科技有限公司