專利名稱:二進(jìn)制表盤碼譯碼電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種電子技術(shù),尤其是一種二進(jìn)制表盤碼譯碼電路。
指針指數(shù)在二個(gè)方面被廣泛采用首先,在各類機(jī)械結(jié)構(gòu)儀表中,作為該類儀表的讀數(shù)系統(tǒng)。雖然,由于A/D器件的快速發(fā)展,促使各類數(shù)顯儀表大量出現(xiàn),但由于指針指數(shù)儀表讀數(shù)敏捷、直觀、習(xí)慣、穩(wěn)定等優(yōu)點(diǎn),在大部分只需定性測試的監(jiān)控現(xiàn)場,還是將它作為首選儀表,大量采用,使其在儀表中具有不可動(dòng)搖的主導(dǎo)地位。其次,指針指數(shù)也廣泛采用在調(diào)控類機(jī)構(gòu)中,如轉(zhuǎn)動(dòng)式手柄、手輪、螺旋測微、精密調(diào)距、各種移動(dòng)式平衡杠桿、滑尺、標(biāo)尺等指示調(diào)控位置的機(jī)構(gòu),在多種生產(chǎn)設(shè)備中起著重要的作用。
由于指針指數(shù)在讀數(shù)與記錄、指數(shù)與調(diào)控、數(shù)據(jù)與聯(lián)網(wǎng)方面脫節(jié),又給自動(dòng)化測控帶來諸多不便。
本發(fā)明的目的在于提供一種可準(zhǔn)確地將指針指數(shù)轉(zhuǎn)變成十進(jìn)制數(shù)字電信號(hào)輸出,并將譯碼電路規(guī)范為標(biāo)準(zhǔn)單元,可制成標(biāo)準(zhǔn)模塊,便于拼接、簡化的二進(jìn)制表盤碼譯碼電路。
本發(fā)明的目的可通過如下措施來實(shí)現(xiàn)一種二進(jìn)制表盤碼譯碼電路是將指針指數(shù)經(jīng)信號(hào)產(chǎn)生和接收轉(zhuǎn)換電路轉(zhuǎn)換成只含一位高電平和多位低電平的二進(jìn)制表盤碼,以具有兩位有效數(shù)字輸出信號(hào)的譯碼作為標(biāo)準(zhǔn)單元譯碼電路,并在單元譯碼電路的基礎(chǔ)上進(jìn)行拼接或簡化;所述的單元譯碼電路是將表盤碼按無進(jìn)位同時(shí)輸出,按位譯碼;等效信號(hào)防干擾線或;前位信號(hào)延續(xù)由后位提供,并依兩位有效數(shù)字中具有相同的第一位有效數(shù)字的電信號(hào)經(jīng)線或?qū)?yīng)接至其有效數(shù)字的主通道上輸出并被保持,將具有相同第二位有效數(shù)字的電信號(hào)分成兩路經(jīng)線或接至其對應(yīng)端輸出;然后所有有效數(shù)字信號(hào)通過線或接到同一輸出端,作為標(biāo)志輸出端。
本發(fā)明相比現(xiàn)有技術(shù)具有如下優(yōu)點(diǎn)本發(fā)明將譯碼電路規(guī)范并單元化,可制成標(biāo)準(zhǔn)模塊,便于拼接、簡化;本發(fā)明將二進(jìn)制表盤碼譯成按位按序排列的十進(jìn)制信號(hào),經(jīng)常規(guī)的譯碼電路產(chǎn)生BCD碼輸出并顯示,便于表盤指針指數(shù)自動(dòng)化記錄、調(diào)控,解決了指針指數(shù)數(shù)字化中譯碼問題。本發(fā)明以單元譯碼電路為基礎(chǔ),可拼接或簡化成各種表盤譯碼電路,因而本發(fā)明可制成標(biāo)準(zhǔn)模塊,便于規(guī)范應(yīng)用。
本發(fā)明的具體結(jié)構(gòu)由以下附圖給出
圖1是本發(fā)明單元譯碼實(shí)施例電路原理2是本發(fā)明三位有效數(shù)字譯碼電路原理3是本發(fā)明四位有效數(shù)字譯碼電路原理4是本發(fā)明單元譯碼電路簡化接法電路原理圖本發(fā)明還將結(jié)合附圖實(shí)施例作進(jìn)一步詳述參照圖1,一種二進(jìn)制表盤碼譯碼電路是將指針指數(shù)經(jīng)信號(hào)產(chǎn)生和接收轉(zhuǎn)換電路轉(zhuǎn)換成的二進(jìn)制表盤碼,以具有兩位有效數(shù)字輸出信號(hào)的譯碼作為標(biāo)準(zhǔn)單元譯碼電路,在單元譯碼電路的基礎(chǔ)上進(jìn)行拼接或簡化;所述的單元譯碼電路是將兩位有效數(shù)字中具有相同的第一位有效數(shù)字的電信號(hào)經(jīng)二極管對應(yīng)接至其有效數(shù)字的主通道上輸出并被保持,將具有相同第二位有效數(shù)字的信號(hào)經(jīng)二極管分別對應(yīng)接成兩路輸出;然后所有有效數(shù)字電信號(hào)均通過二極管接到同一輸出端,作為標(biāo)志輸出端。具體接法如下,即將表盤輸出端頭為00、10、20、……90通過二極管D01、D11、D21……D01分別接到S0、S1、S2……S9上。構(gòu)成單元譯碼電路第一位完全有效數(shù)字0、1、2……9的主通道。再將具有相同第一位(十位)編號(hào)數(shù)的引線端通過二極管接到上述具同號(hào)的輸出端頭上,即05、15、25、……95通過二極管D06、D16、D26、……D96分別接到S0、S1、S2、……S9、上,構(gòu)成S0、S1、S2……S9的信號(hào)保持通道。
將所有端頭編號(hào)為00、10、20、……90和05、15、25、……95通過二極管D00、D10、D20……D90和D05、D15、D25……D95接到一起,構(gòu)成輸出端頭F0,為單元譯碼電路的標(biāo)志輸出端,即前一位有效數(shù)字輸出端。F0有二個(gè)輸出頭一個(gè)為F0,另一個(gè)為F0′,F0直接輸入顯示電路,而F0′通過二極管與其他單元譯碼電路拼接成小型、中型、大型譯碼電路用。
將表盤輸出端頭中具有相同第二個(gè)編號(hào)(個(gè)位)的端頭通過二極管接到一起,構(gòu)成T0、T5輸出頭。即00通過二極管D02;10通過二極管D12;20通過二極管D22;……90通過二極管D92;接到一起,形成T0的輸出頭。而05通過二極管DOT;15通過二極管D17;25通過二極管D27;……95通過二極管D97接到一起,形成T5的輸出頭。T0、T5構(gòu)成第二位有效數(shù)字“0”“5”。
參照圖2,一個(gè)復(fù)雜的表盤可由單元表盤重復(fù)后拼接而成,相對應(yīng)的譯碼電路也可由單元譯碼電路重復(fù)后拼接組成。由十個(gè)單元表盤一個(gè)個(gè)連接組合起來,構(gòu)成一個(gè)小型表盤,表盤標(biāo)度從單元表盤的00到95擴(kuò)到000到995,構(gòu)成了三位有效數(shù)字讀數(shù)表盤。對應(yīng)的小型譯碼電路也一樣,由十個(gè)單元譯碼電路U1接續(xù)構(gòu)成,輸入端頭從20位擴(kuò)到200位,對應(yīng)200位以內(nèi)表盤碼,輸出端頭構(gòu)成三位有效數(shù)字,三位有效數(shù)字中的第一位由F0、F1、F2、……F9構(gòu)成。第二位由S0、S1、S2、……S9構(gòu)成,第三位由T0、T5構(gòu)成。M0為整個(gè)小型譯碼電路的識(shí)別輸出頭,即前一位有效數(shù)字輸出端頭。也有M0和M0′二個(gè)端頭,M0直接輸入顯示電路,而M0′通過二極管與其他小型譯碼電路拼接成中型譯碼電路。
參照圖3,一個(gè)中型表盤可由十個(gè)小型表盤接續(xù)構(gòu)成,表盤標(biāo)度數(shù)從小型表盤的000到995擴(kuò)到0000到9995,構(gòu)成四位有效數(shù)字的中型讀數(shù)表盤。相對應(yīng)的中型譯碼電路GY,也是由十個(gè)小型譯碼電路EY一個(gè)跟一個(gè)接續(xù)構(gòu)成,輸入端頭從200位擴(kuò)到2000位以內(nèi)的表盤碼,輸出端頭構(gòu)成四位有效數(shù)字,四位有效數(shù)字中的第一位由M0、M1、M2、……M9構(gòu)成,第二位由F0、F1、F2、……F9構(gòu)成,第三位由S0、S1、S2、……S9構(gòu)成,第四位由T0、T5構(gòu)成。而L0為整個(gè)中型譯碼電路的識(shí)別輸出即前一位有效數(shù)字輸出端頭,也分L0和L0′二個(gè)端頭,L0直接輸入顯示電路,而L0′通過二極管與其他中型譯碼電路拼接成大型譯碼電路。
參照圖4為將兩位有效數(shù)字的單元表盤簡化接法,如將單元表盤分成十等分后,不能再分。每等分為相鄰十位標(biāo)度線間的十分之一,以00、10、20、……90表示輸出端頭,其對應(yīng)的單元譯碼電路只需將U1的05、15、25、……95端頭接地,即簡化為適應(yīng)這種表盤的單元譯碼電路。同理可以得到五等分、四等分簡化接法原理圖。也可獲得單元譯碼電路部分使用簡化圖。
權(quán)利要求
1.一種二進(jìn)制表盤碼譯碼電路,其特征在于將指針指數(shù)經(jīng)信號(hào)產(chǎn)生和接收轉(zhuǎn)換電路轉(zhuǎn)換成的二進(jìn)制表盤碼以具有兩位有效數(shù)字輸出信號(hào)的譯碼作為標(biāo)準(zhǔn)單元譯碼電路,并在單元譯碼電路的基礎(chǔ)上進(jìn)行拼接或簡化;所述的單元譯碼電路是將兩位有效數(shù)字中具有相同的第一位有效數(shù)字的電信號(hào)經(jīng)線或?qū)?yīng)接至其有效數(shù)字的主通道上輸出并被保持,將具有相同第二位有效數(shù)字的信號(hào)分成兩路經(jīng)線或接至其對應(yīng)端輸出;然后所有有效數(shù)字均通過線或接到同一輸出端,作為標(biāo)志輸出端。
2.如權(quán)利要求1所述的二進(jìn)制表盤碼譯碼電路,其特征在于所述的單元譯碼電路的拼接是將單元譯碼電路按其需輸出的有效數(shù)字的標(biāo)志輸出端一一對應(yīng)逐級(jí)相連,即可完成由小型拼接到中型到大型譯碼電路。
3.如權(quán)利要求1所述的二進(jìn)制表盤碼譯碼電路,其特征是所述的單元譯碼電路的簡化是由表盤有效數(shù)字的標(biāo)度特征來決定,將無用的標(biāo)度在譯碼電路中的對應(yīng)輸入端頭接地即可簡化;所述的單元譯碼電路還可部分使用,構(gòu)成部分譯碼電路,適應(yīng)不完全標(biāo)度表盤。
全文摘要
本發(fā)明涉及一種二進(jìn)制表盤碼譯碼電路,該電路是將指針指數(shù)譯成十進(jìn)制的電信號(hào);該譯碼電路是以指針指數(shù)的兩位有效數(shù)字的譯碼電路作為標(biāo)準(zhǔn)單元譯碼電路,在單元譯碼電路的基礎(chǔ)上拼接或簡化;所述的單元譯碼電路是對兩位有效數(shù)字的電信號(hào)經(jīng)無進(jìn)位、按位譯碼、等效防干擾線或、主通道信號(hào)延續(xù)由保持通道提供等措施轉(zhuǎn)變成按位按序排列的十進(jìn)制電信號(hào);本發(fā)明以單元譯碼電路為基礎(chǔ)可靈活拼接簡化以適應(yīng)各種表盤的譯碼,本發(fā)明可制成標(biāo)準(zhǔn)模塊,以方便使用,本發(fā)明可用于自動(dòng)化處理。
文檔編號(hào)G01R1/00GK1317881SQ00113788
公開日2001年10月17日 申請日期2000年4月11日 優(yōu)先權(quán)日2000年4月11日
發(fā)明者盛伯弘 申請人:盛伯弘