顯示裝置制造方法
【專利摘要】一種顯示裝置,其中,驅(qū)動電路具有多級電路塊(243),多級電路塊的一部分被配置在矩形的顯示區(qū)域的一邊側(cè),其余的被配置在與一邊相對的另一邊側(cè),多級電路塊具有:第一晶體管(T5),通過從分布處于正向及反向的一級輸出的信號中的、至少任意一個信號成為有效電位,而使成為有效電位的第一節(jié)點(N1)與第一晶體管的柵極連接,該第一晶體管控制被施加第一時鐘信號的第一時鐘信號線和掃描信號線的導通;和第二晶體管(T14),其柵極與第一節(jié)點連接,并控制第一時鐘信號線和其他級的電路塊的輸入信號線的導通。
【專利說明】顯示裝置【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示裝置。
【背景技術(shù)】
[0002]作為信息通信終端和電視接收機所使用的薄型的顯示裝置廣泛采用了液晶顯示裝置。液晶顯示裝置是如下裝置:通過使電場變化來改變被封入在兩個基板之間的液晶組成物的取向,控制通過兩個基板和液晶組成物的光的透射程度,由此顯示圖像。另外,作為薄型的顯示裝置,還公知有機EL顯示裝置(0LED)、場發(fā)射顯示裝置(FED)等。
[0003]在包括這樣的液晶顯示裝置在內(nèi)的、將與規(guī)定的灰度值對應的電壓施加到畫面的各像素的顯示裝置中,配置有用于向各像素施加電壓的像素晶體管。一般來說,畫面的一條線的像素晶體管的柵極被連接在一條信號線(以下稱為“掃描信號線”)上,該掃描信號線被驅(qū)動電路控制成,對每條線輸出按順序使該像素晶體管導通的有效電壓(activevoltage)。另外,還存在如下顯示裝置:為了在畫面的上下顛倒的情況下也能夠進行顯示,具有輸出有效電壓的順序能夠通過正向和反向雙方進行的雙向掃描功能。日本特開2010-073301號公報公開了用于實現(xiàn)雙向掃描的電路。
[0004]近年來,謀求顯示區(qū)域的周邊區(qū)域即邊框區(qū)域的縮小化。但是,電路規(guī)模的擴大成為妨礙邊框區(qū)域縮小化的因素。在現(xiàn)有技術(shù)的雙向掃描的電路中,電路被配置在顯示區(qū)域的一側(cè),另外,將在前級輸出到掃描信號線的信號直接輸入,作為用于輸出信號的觸發(fā)信號。在這樣的雙向掃描的電路中,邊框區(qū)域有變大的趨向。另外,掃描信號線中存在漏電流等異常的情況下,觸發(fā)信號不傳遞至下一 級,以后的畫面顯示不能正常地進行。
【發(fā)明內(nèi)容】
[0005]本發(fā)明是鑒于上述情況而研發(fā)的,其目的是提供一種顯示裝置,進行雙向掃描的同時,抑制電路規(guī)模,并且即使掃描信號線存在異常的情況下,也能夠進行其他區(qū)域的顯
/Jn ο
[0006]本發(fā)明的顯示裝置,其特征在于,具有:多條掃描信號線,其并列設(shè)置在矩形的顯示區(qū)域內(nèi)并與所述矩形的一條邊平行,被施加使晶體管導通的電位即有效電位;和驅(qū)動電路,其以從所述并列設(shè)置的所述多條掃描信號線的一端開始的正向和從另一端開始的反向中選擇的一個方向依次施加所述有效電位,所述驅(qū)動電路具有對所述多條掃描信號線分別施加有效電位的電路即多級電路塊,所述多級電路塊的一部分配置在所述矩形的顯示區(qū)域的一邊側(cè),其余的配置在與所述一邊相對的另一邊側(cè),所述多級電路塊中的至少一級電路塊具有:第一晶體管,通過從處于所述正向及所述反向的個一個級輸出的信號中的、至少任意一個信號成為有效電位,而使成為有效電位的第一節(jié)點與所述第一晶體管的柵極連接,該第一晶體管控制被施加第一時鐘信號的第一時鐘信號線和所述掃描信號線的導通;和第二晶體管,其柵極與所述第一節(jié)點連接,并控制所述第一時鐘信號線和其他級的電路塊的輸入信號線的導通。[0007]另外,在本發(fā)明的顯示裝置中,也可以是,所述至少一級電路塊具有:第三晶體管,通過有效電位與所述第一時鐘信號在時間上不重迭的第二時鐘信號成為有效電位,而使成為有效電位的第二節(jié)點與第三晶體管的柵極連接,該第三晶體管控制被施加有無效電位的信號線和所述掃描信號線的導通,其中,所述無效電位是使晶體管成為非導通的電位;和第四晶體管,其柵極與所述第二節(jié)點連接,并控制被施加有所述無效電位的信號線和其他級的電路塊的輸入信號線的導通。
[0008]另外,在本發(fā)明的顯示裝置中,也可以是,所述其他級的電路塊是沿所述正向及所述反向向兩條之前的掃描信號線輸出的級的電路塊。
[0009]另外,在本發(fā)明的顯示裝置中,也可以是,所述多級電路塊中的至少一級電路塊還具有檢查端子用晶體管,所述第一節(jié)點與所述檢查端子用晶體管的柵極連接,該檢查端子用晶體管控制所述第一時鐘信號線和所述其他級的輸入信號線的導通。
[0010]另外,在本發(fā)明的顯示裝置中,也可以是,所述第一時鐘信號是多層時鐘信號中的一個時鐘信號,至少一級電路塊具有啟動信號晶體管,所述啟動信號晶體管在所述第一時鐘信號即將成為所述有效電位之前,控制成為所述有效電位的所述多層時鐘信號中的一個時鐘信號即啟動時鐘信號和所述第一節(jié)點的導通,所述啟動信號晶體管的柵極被輸入啟動信號,該啟動信號在所述啟動時鐘信號為無效電位時,成為有效電位,接著,在所述啟動時鐘信號為有效電位時,成為無效電位。
【專利附圖】
【附圖說明】
[0011]圖1是概要地表示作為本發(fā)明的一實施方式的顯示裝置的液晶顯示裝置的圖。
[0012]圖2示出圖1的液晶面板的結(jié)構(gòu)。
[0013]圖3是用于說明圖2的右側(cè)驅(qū)動電路及左側(cè)驅(qū)動電路的電路塊的圖。
[0014]圖4是具體表示圖3的左側(cè)驅(qū)動電路的電路塊的電路結(jié)構(gòu)的圖。
[0015]圖5是表示在正掃描時分別被輸入到右側(cè)驅(qū)動電路及左側(cè)驅(qū)動電路的時鐘信號的時序圖。
[0016]圖6是表不正掃描中的時鐘信號和直接輸出該時鐘信號的柵極信號線的時序圖。
[0017]圖7是表示反掃描中的時鐘信號和直接輸出該時鐘信號的柵極信號線的時序圖。
[0018]圖8是成為左側(cè)驅(qū)動電路的初級的端部級電路塊的電路圖。
[0019]圖9是表示不使用端部級電路塊地開始輸出的輸入電路的圖。
[0020]圖10是表示不使用端部級電路塊地開始輸出的輸入電路的圖。
[0021]圖11是表示向圖9的輸入電路的輸入信號的時序圖。
[0022]圖12是表示向圖10的輸入電路的輸入信號的時序圖。
[0023]附圖標記的說明
[0024]100液晶顯示裝置,110上框,120下框,200液晶面板,202像素區(qū)域,210驅(qū)動電路,220TFT基板,230彩色濾光片基板,240右側(cè)驅(qū)動電路,243重復級電路塊,245端部級電路塊,250左側(cè)驅(qū)動電路。
【具體實施方式】
[0025]以下,關(guān)于本發(fā)明的實施方式,參照附圖進行說明。此外,在附圖中,對相同或等同的要素標注相同的附圖標記,并省略重復的說明。
[0026]圖1概要地示出了本發(fā)明的一實施方式的顯示裝置即液晶顯示裝置100。如該圖所示,液晶顯示裝置100由以被上框110及下框120夾持的方式固定的液晶面板200及未圖示的背光源裝置等構(gòu)成。
[0027]圖2示出了圖1的液晶面板200的結(jié)構(gòu)。液晶面板200具有TFT (Thin FilmTransistor:薄膜晶體管)基板220和彩色濾光片基板230這兩張基板,在這些基板之間封固有液晶組成物。TFT基板220具有:驅(qū)動電路210,沿正向及反向中選擇的一個方向按順序?qū)呙栊盘柧€Gl?Gn施加使TFT的源極-漏極間導通的高電位(有效電位);和驅(qū)動IC(Integrated Circuit:集成電路)260,對在像素區(qū)域202中以與掃描信號線Gl?Gn垂直地交叉的方式延伸的未圖示的多條數(shù)據(jù)信號線施加與像素的灰度值對應的電壓,并且控制驅(qū)動電路210。此外,驅(qū)動電路210具有:面向圖面時位于像素區(qū)域202的右側(cè)的右側(cè)驅(qū)動電路240 ;和位于像素區(qū)域的左側(cè)的左側(cè)驅(qū)動電路250。
[0028]圖3是用于說明右側(cè)驅(qū)動電路240及左側(cè)驅(qū)動電路250的電路塊的圖。如該圖所示,右側(cè)驅(qū)動電路240由以下部分構(gòu)成:兩個端部級電路塊245,向成為掃描開始及掃描結(jié)束的電路塊兩端的信號線施加高電位;和重復級電路塊243,對其間的奇數(shù)的掃描信號線GU G3...Gn-1按順序施加用于使TFT的源極-漏極間導通的高電位。另外,在左側(cè)驅(qū)動電路250中,也同樣地由以下部分構(gòu)成:兩個端部級電路塊245 ;和重復級電路塊243,對其間的偶數(shù)的掃描信號線G2、G4...Gn按順序施加用于使TFT的源極-漏極間導通的高電位。
[0029]這些各級在右側(cè)驅(qū)動電路240及左側(cè)驅(qū)動電路250中交替地工作,由此,向掃描信號線G1、G2...Gn按順序施加規(guī)定的電壓。這里,正掃描的情況下,圖3中的右上的端部級電路塊245及左上的端部級電路塊245開始按順序啟動,由此,向掃描信號線G1、G2...Gn按順序施加規(guī)定的電壓。另外,反掃描的情況下,圖3中的左下的端部級電路塊245及右下的端部級電路塊245開始按順序啟動,由此,向掃描信號線GruGn-1...Gl按順序施加規(guī)定的電壓。
[0030]右側(cè)驅(qū)動電路240及左側(cè)驅(qū)動電路250的各重復級電路塊243分別將來自相鄰的重復級電路塊243的輸出作為觸發(fā)而工作、也就是將向以兩條相鄰的掃描信號線輸出的重復級電路塊243的輸出作為觸發(fā)而工作。
[0031 ] 圖4具體示出了左側(cè)驅(qū)動電路250的重復級電路塊243的電路結(jié)構(gòu)。如圖4所示,重復級電路塊243是通過兩個時鐘信號CK1_L及CK3_L而工作的電路,是向掃描信號線G2i輸出的電路。此外,附圖標記T表示晶體管,附圖標記N表示節(jié)點。此外,各晶體管由LTPS(Low Temperature Poly Silicon:低溫多晶娃)形成。
[0032]如該圖所示,用于向掃描信號線G2i輸出的電路由以下部分構(gòu)成:在正掃描時成為電路輸入的二極管晶體管Tl ;將后述的晶體管T5的柵極電極固定為電壓VGL的晶體管T2 ;對保持節(jié)點N2進行充電的晶體管T3 ;保持節(jié)點重置用晶體管T4 ;向柵極線輸出高電位的晶體管T5 ;通過保持節(jié)點N2將柵極線固定在VGL的晶體管T6 ;在正掃描時通過輸入信號使保持節(jié)點N2重置的晶體管T7 ;初始重置用晶體管T8 ;晶體管T5的柵極電極重置用晶體管T9 ;利用中間電壓(VDH)限制晶體管T5實施的升壓的電壓緩和用晶體管TlO ;利用中間電位VDH使被晶體管T3充電的電壓降壓的晶體管Tll ;在反掃描時成為電路輸入的二極管晶體管T12 ;在反掃描時通過輸入信號使保持節(jié)點N2重置的晶體管T13 ;與向柵極線的輸出同時地向下一級輸入信號I2i輸出的晶體管T14 ;和通過保持節(jié)點N2將柵極線固定在VGL的晶體管T15。這里,各晶體管為了能夠承受因時鐘信號成為高電位而升壓了的電壓,采用重疊地配置兩個晶體管的雙柵極結(jié)構(gòu)而實現(xiàn)高耐壓化。此外,中間電位VDH是使晶體管導通、但比柵極線高電位VGH低的電壓。
[0033]圖5是表示在正掃描時分別被輸入到右側(cè)驅(qū)動電路240及左側(cè)驅(qū)動電路250的時鐘信號等的時序圖。右側(cè)驅(qū)動電路240被輸入4相時鐘信號CK1_R、CK2_R、CK3_R及CK4_R,左側(cè)驅(qū)動電路250被輸入相位與右側(cè)驅(qū)動電路不同的4相時鐘信號CK1_L、CK2_L、CK3_L及CK4_L。另外,啟動信號VST_R&VST_L也分別以不同的定時輸入。圖5示出了正掃描時的信號,但在反掃描時,與圖5所示的順序相反地,成為從CK4_R及CK4_L按順序上升的信號。
[0034]以下,返回圖4,關(guān)于向重復級電路塊243的掃描信號線G2i輸出的工作進行說明。重復級電路塊243首先作為重置工作而輸入左側(cè)驅(qū)動電路250的啟動信號VST_L的信號的高電位,并將保持節(jié)點N2的電位設(shè)定成高電位。然后,輸入下一級輸入信號I21-2的高電位,由此,首先晶體管T7導通,節(jié)點N2與低電位(VGL)連接而成為低電位,并且晶體管Tl導通,節(jié)點NI成為高電位并被維持,從而經(jīng)由柵極被施加中間電位VDH的晶體管TlO使節(jié)點N2成為高電位,晶體管T5導通。
[0035]接著,當時鐘信號CK1_L成為高電位時,高信號被輸出到掃描信號線G2i之后,追隨時鐘信號CK1_L的工作,低信號被輸出。然后,CK3_L成為高電位,由此,T3導通,使節(jié)點N2上升成高電位,并且由于晶體管T9導通,所以節(jié)點NI降低到低電位。通過N2的高電位,晶體管T6導通,由此,掃描信號線G2i與低電位(VGL)連接,并被固定在低電位。這里,以左側(cè)驅(qū)動電路250的重復級電路塊243的工作為例進行了說明,但右側(cè)驅(qū)動電路240的重復級電路塊243的工作也 是同樣的。
[0036]圖6是表不正掃描中的時鐘信號和以該時鐘信號的高電位的定時輸出高電位的柵極信號線的時序圖。如該圖所示,從右側(cè)驅(qū)動電路240對奇數(shù)的掃描信號線G1、G3..^Gn-1按順序輸出高電位。而且,以這些高電位的輸出之間的定時從左側(cè)驅(qū)動電路250對偶數(shù)的掃描信號線G2、G4...Gn按順序輸出高電位。數(shù)據(jù)信號與這些高電位的輸出相應地被輸出到數(shù)據(jù)信號線。
[0037]圖7是表示反掃描中的時鐘信號和直接輸出該時鐘信號的柵極信號線的時序圖。如該圖所示,與圖6相反地,從左側(cè)驅(qū)動電路250對偶數(shù)的掃描信號線Gn、Gn-2...G2按順序輸出高電位。而且,以這些高電位的輸出之間的定時從右側(cè)驅(qū)動電路240對奇數(shù)的掃描信號線Gn-l、Gn-3...Gl按順序輸出高電位。
[0038]圖8示出了成為左側(cè)驅(qū)動電路250的初級的端部級電路塊245的電路。與重復級電路塊243相比的不同點在于,在端部級電路塊245中,配置有與向柵極線的輸出同時地向檢查端子進行輸出的晶體管T16、和通過保持節(jié)點N2將檢查端子固定在VGL的晶體管T17,沒有配置初始重置用晶體管T8。端部級電路塊245的工作除了電路工作開始的觸發(fā)不是向兩條之前的掃描信號線輸入的電路塊的下一級輸入信號而是啟動信號VST這點以外,與重復級電路塊243大致相同,因此省略說明。
[0039]此外,圖8示出了成為左側(cè)驅(qū)動電路250的初級的端部級電路塊245,但左側(cè)驅(qū)動電路250的末級、以及右側(cè)驅(qū)動電路240的初級和末級的電路結(jié)構(gòu)都與端部級電路塊245相同地構(gòu)成。在本實施方式中,不輸入右側(cè)驅(qū)動電路240及左側(cè)驅(qū)動電路250的彼此的輸出,在右側(cè)驅(qū)動電路240及左側(cè)驅(qū)動電路250中,輸入相位不同的同一周期的時鐘,由此相
互獨立地工作。
[0040]由此,進行雙向掃描的同時,能夠使電路分散到顯示區(qū)域的兩側(cè),從而能夠使形成在顯示區(qū)域周圍的邊框區(qū)域進一步減小。另外,由于右側(cè)驅(qū)動電路240及左側(cè)驅(qū)動電路250獨立地工作,所以即使一方發(fā)生不良,也能夠?qū)Ρ舜说尿?qū)動沒有影響地進行驅(qū)動。而且,右側(cè)驅(qū)動電路240及左側(cè)驅(qū)動電路250分別使用于向掃描信號線輸出高信號的晶體管和用于輸入到下一級的信號輸出的晶體管不同,從而即使掃描信號線存在泄漏等而發(fā)生電位下降,也不對下一級以后的圖像輸出帶來影響,因此能夠?qū)@示不良抑制到最小限度。
[0041]以下,參照圖9?12說明上述實施方式的變形例。在上述實施方式中,在兩端的掃描信號線上設(shè)置了端部級電路塊245,并被輸入相同的啟動信號VST,但該情況下,除了從初級依次向掃描信號線輸出高電位以外,還在末級的端部級電路塊245中向掃描信號線輸出高電位。
[0042]圖9及圖10示出了端部級電路塊245的輸入電路。圖9示出了將時鐘信號CKl用于第一條或最后一條掃描信號線的輸出的向重復級電路塊243的輸入電路,圖10示出了將時鐘信號CK4用于最后一條或第一條掃描信號線的輸出的向重復級電路塊243的輸入電路。
[0043]圖11是表示向圖9的電路的輸入信號的時序圖。如該圖所示,在時鐘信號CK4為無效電位即低電位時,使啟動信號VST上升,接著,在時鐘信號CK4的高電位時,使啟動信號VST下降,以此方式輸入信號。由此,在輸入啟動信號VST的末級電路中,不會發(fā)生電路工作而向掃描信號線輸出高電位的情況。另外,還能夠不使用端部級電路塊245而僅使用圖9的電路向重復級電路塊243輸出,作為整體能夠削減進行虛設(shè)的掃描信號輸出的電路,從而能夠抑制電路規(guī)模,減小邊框區(qū)域。
[0044]圖12是表示向圖10的電路的輸入信號的時序圖。該情況下,也與圖11同樣地,在時鐘信號CKl為低電位時,使啟動信號VST上升,接著,在時鐘信號CK4的高電位時,使啟動信號VST下降,以此方式輸入信號。由此,在輸入啟動信號VST的末級電路中,不會發(fā)生電路工作而向掃描信號線輸出高電位的情況。另外,還能夠不使用端部級電路塊245而僅使用圖9的電路向重復級電路塊243輸出,作為整體能夠削減進行虛設(shè)的掃描信號輸出的電路,從而能夠抑制電路規(guī)模,減小邊框區(qū)域。
[0045]如上所述,在本發(fā)明的實施方式中,以隔著像素區(qū)域而夾持的方式配置有向第奇數(shù)條掃描信號線施加的驅(qū)動電路和向第偶數(shù)條掃描信號線施加的驅(qū)動電路,從而能夠成為配置在像素區(qū)域一側(cè)的情況下的一半規(guī)模,能夠減小顯示裝置的邊框區(qū)域。
[0046]另外,由于沿正向掃描的電路和沿反向掃描的電路采用相同的電路,所以不需要配置用于反向掃描的電路,能夠縮小電路規(guī)模,并能夠減小顯示裝置的邊框區(qū)域。
[0047]另外,由于采用重疊地配置晶體管的雙柵極結(jié)構(gòu),所以即使是LTPS晶體管,也能夠制為聞耐壓的電路。
[0048]另外,由于右側(cè)驅(qū)動電路及左側(cè)驅(qū)動電路獨立地工作,所以即使一方發(fā)生不良,也能夠?qū)Ρ舜说尿?qū)動沒有影響地進行驅(qū)動。而且,由于右側(cè)驅(qū)動電路及左側(cè)驅(qū)動電路分別使用于向掃描信號線輸出高信號的晶體管和用于輸入到下一級的信號輸出的晶體管不同,從而即使因掃描信號線存在泄漏等而發(fā)生電位下降,也不會給下一級以后的圖像輸出帶來影響,因此能夠?qū)@示不良抑制到最小限度。
[0049]此外,在上述實施方式中,時鐘信號使用了 4種的4相時鐘,但也可以使用除此以外的2種以上的多層時鐘信號來實現(xiàn)。
[0050]另外,上述各實施方式的液晶顯示裝置也能夠適用于IPS (In-Plane Switching)方式、VA (Vertically Aligned)方式及TN (Twisted Nematic)方式中的任意方式的液晶顯示裝置。另外,不限于液晶顯示裝置,還能夠用于有機EL顯示裝置等顯示裝置、使用驅(qū)動電路的其他顯示裝置。
【權(quán)利要求】
1.一種顯示裝置,其特征在于,具有: 多條掃描信號線,其并列設(shè)置在矩形的顯示區(qū)域內(nèi)并與所述矩形的一條邊平行,被施加使晶體管導通的電位即有效電位;和 驅(qū)動電路,其以從所述并列設(shè)置的所述多條掃描信號線的一端開始的正向和從另一端開始的反向中選擇的一個方向依次施加所述有效電位, 所述驅(qū)動電路具有對所述多條掃描信號線分別施加有效電位的電路即多級電路塊,所述多級電路塊的一部分配置在所述矩形的顯示區(qū)域的一邊側(cè),其余的配置在與所述一邊相對的另一邊側(cè), 所述多級電路塊中的至少一級電路塊具有: 第一晶體管,通過從處于所述正向及所述反向的各一個級輸出的信號中的、至少任意一個信號成為有效電位,而使成為有效電位的第一節(jié)點與所述第一晶體管的柵極連接,該第一晶體管控制被施加第一時鐘信號的第一時鐘信號線和所述掃描信號線的導通;和第二晶體管,其柵極與所述第一節(jié)點連接,并控制所述第一時鐘信號線和其他級的電路塊的輸入信號線的導通。
2.如權(quán)利要求1所述的顯示裝置,其特征在于, 所述至少一級電路塊具有: 第三晶體管,通過有效電位與所述第一時鐘信號在時間上不重迭的第二時鐘信號成為有效電位,而使成為有效電位的第二節(jié)點與第三晶體管的柵極連接,該第三晶體管控制被施加有無效電位的信號線和所述掃描信號線的導通,其中,所述無效電位是使晶體管成為非導通的電位;和 第四晶體管,其柵極與所述第二節(jié)點連接,并控制被施加有所述無效電位的信號線和其他級的電路塊的輸入信號線的導通。
3.如權(quán)利要求1所述的顯示裝置,其特征在于,所述其他級的電路塊是沿所述正向及所述反向向兩條之前的掃描信號線輸出的級的電路塊。
4.如權(quán)利要求1所述的顯示裝置,其特征在于,所述多級電路塊中的至少一級電路塊還具有檢查端子用晶體管,所述第一節(jié)點與所述檢查端子用晶體管的柵極連接,該檢查端子用晶體管控制所述第一時鐘信號線和所述其他級的輸入信號線的導通。
5.如權(quán)利要求1所述的顯示裝置,其特征在于, 所述第一時鐘信號是多層時鐘信號中的一個時鐘信號, 至少一級電路塊具有啟動信號晶體管,所述啟動信號晶體管在所述第一時鐘信號即將成為所述有效電位之前,控制成為所述有效電位的所述多層時鐘信號中的一個時鐘信號即啟動時鐘信號和所述第一節(jié)點的導通, 所述啟動信號晶體管的柵極被輸入啟動信號,該啟動信號在所述啟動時鐘信號為無效電位時,成為有效電位,接著,在所述啟動時鐘信號為有效電位時,成為無效電位。
【文檔編號】G02F1/133GK103854621SQ201310647788
【公開日】2014年6月11日 申請日期:2013年12月4日 優(yōu)先權(quán)日:2012年12月5日
【發(fā)明者】阿部裕行, 鈴木喬之 申請人:株式會社日本顯示器