從低電平跳變至高電平的時間比所述第一控制信號產(chǎn)生模塊211輸出的XORl信號從低電平跳變至高電平的時間滯后所述第五滯后時間,并且所述第三控制信號產(chǎn)生模塊213輸出的X0R3信號從低電平跳變至高電平比所述第二控制信號產(chǎn)生模塊212輸出的X0R2信號從低電平跳變至高電平的時間滯后所述第六滯后時間。
[0101]最終,第二柵極驅(qū)動器222在其所有輸出端均輸出低電平的柵極驅(qū)動信號的時間比第一柵極驅(qū)動器221在其所有輸出端均輸出低電平的柵極驅(qū)動信號的時間滯后所述第五滯后時間,第三柵極驅(qū)動器223在其所有輸出端均輸出低電平的柵極驅(qū)動信號的時間比第二柵極驅(qū)動器222在其所有輸出端均輸出低電平的柵極驅(qū)動信號的時間滯后所述第六滯后時間。
[0102]由此,在液晶顯示器的開機(jī)過程中,錯開了不同的柵極驅(qū)動器的開啟時間,即錯開了不同的柵極驅(qū)動器在其所有輸出端均輸出低電平的柵極驅(qū)動信號的時間,從而使得錯開了不同的柵極驅(qū)動器產(chǎn)生電流沖擊的時間,避免了不同的柵極驅(qū)動器在同一時間產(chǎn)生電流沖擊并且各柵極驅(qū)動器在同一時間產(chǎn)生的電流沖擊疊加產(chǎn)生大電流沖擊造成電源芯片損壞、電源引線燒毀、熔絲燒毀的現(xiàn)象。
[0103]在液晶顯示器的關(guān)機(jī)過程中,VM、%2和V。3的下降速度相同,V。3最先從V DD下降到Vref3,接下來V132W V DD下降到Vref2,最后V。3從V DD下降到Vrefl。V。2從V DD下降到Vref2的時間比V03JA V DD下降到Vref3的時間滯后第七滯后時間,并且V ?^從V DD下降到Vrefl的時間比%2從V DD下降到Vref2的時間滯后第八滯后時間,所述第七滯后時間和第八滯后時間可以為幾微秒到幾毫秒。相應(yīng)地,所述第二控制信號產(chǎn)生模塊212輸出的X0R2信號從高電平跳變至低電平的時間比所述第三控制信號產(chǎn)生模塊213輸出的X0R3信號從高電平跳變至低電平的時間滯后所述第七滯后時間,并且所述第一控制信號產(chǎn)生模塊211輸出的XORl信號從高電平跳變至低電平比所述第二控制信號產(chǎn)生模塊212輸出的X0R2信號從高電平跳變至低電平的時間滯后所述第八滯后時間。
[0104]最終,第二柵極驅(qū)動器222在其所有輸出端均輸出高電平的柵極驅(qū)動信號的時間比第三柵極驅(qū)動器223在其所有輸出端均輸出高電平的柵極驅(qū)動信號的時間滯后所述第七滯后時間,第一柵極驅(qū)動器221在其所有輸出端均輸出高電平的柵極驅(qū)動信號的時間比第二柵極驅(qū)動器222在其所有輸出端均輸出高電平的柵極驅(qū)動信號的時間滯后所述第八滯后時間。
[0105]由此,在液晶顯示器的關(guān)機(jī)過程中,也錯開了不同的柵極驅(qū)動器的關(guān)閉時間,即錯開了不同的柵極驅(qū)動器在其所有輸出端均輸出高電平的柵極驅(qū)動信號的時間,從而使得錯開了不同的柵極驅(qū)動器在高電平輸出端產(chǎn)生電流沖擊的時間,避免了不同的柵極驅(qū)動器在同一時間產(chǎn)生電流沖擊并且各柵極驅(qū)動器在同一時間產(chǎn)生的電流沖擊疊加產(chǎn)生大電流沖擊造成電源芯片損壞、電源引線燒毀、熔絲燒毀的現(xiàn)象。
[0106]第二實(shí)施例
[0107]圖10示出了根據(jù)本發(fā)明第二實(shí)施例的驅(qū)動器控制模塊的示意性框圖。
[0108]所述驅(qū)動器控制模塊210包括首控制信號產(chǎn)生模塊2101、以及多個延遲單元2102、…、210 (n-1)、210n。所述首控制信號產(chǎn)生模塊2101與第一柵極驅(qū)動器221對應(yīng)并且為所述第一柵極驅(qū)動器221產(chǎn)生第一驅(qū)動器控制信號,所述多個延遲單元中的第一延遲單元2102與所述第二柵極驅(qū)動器222對應(yīng)并且為所述第二柵極驅(qū)動器222產(chǎn)生第二驅(qū)動器控制信號,第二延遲單元2103與第三柵極驅(qū)動器223對應(yīng)并且為所述第三柵極驅(qū)動器223產(chǎn)生第三驅(qū)動器控制信號,依此類推,第(n-2)延遲單元210(n-l)與第(n_l)柵極驅(qū)動器22 (η-1)對應(yīng)并且為第(η-1)柵極驅(qū)動器22(n_l)產(chǎn)生第(n_l)驅(qū)動器控制信號,第(n_l)延遲單元210η與第η柵極驅(qū)動器22η對應(yīng)并且為第η柵極驅(qū)動器22η產(chǎn)生第η驅(qū)動器控制信號。
[0109]所述首控制信號產(chǎn)生模塊2101用于產(chǎn)生第一驅(qū)動器控制信號,該第一驅(qū)動器控制信號用于控制所述第一柵極驅(qū)動器221。所述首控制信號產(chǎn)生模塊2101可以采用如圖5Α或圖5Β所示的電路結(jié)構(gòu),在此不再贅述。
[0110]所述多個延遲單元用于基于所述第一驅(qū)動器控制信號產(chǎn)生所述多個驅(qū)動器控制信號中除第一驅(qū)動器控制信號以外的其它驅(qū)動器控制信號。
[0111]在具體實(shí)現(xiàn)中,所述第一延遲單元可以接收所述首控制信號產(chǎn)生模塊2101輸出的第一驅(qū)動器控制信號Χ0Ν1,將所接收的第一驅(qū)動器控制信號XONl延遲預(yù)定時間得到第二驅(qū)動器控制信號Χ0Ν2,并輸出第二驅(qū)動器控制信號Χ0Ν2。依次類推,所述第(n-2)延遲單元可以接收第(n-3)延遲單元輸出的第(n-2)驅(qū)動器控制信號XON(n-2),將所接收的第(n-2)驅(qū)動器控制信號XON(n-2)延遲預(yù)定時間得到第(n_l)驅(qū)動器控制信號XON(n-l),并輸出第(η-1)驅(qū)動器控制信號XON(n-l);所述第(n_l)延遲單元可以接收第(n_2)延遲單元輸出的第(η-1)驅(qū)動器控制信號XON(n-1),將所接收的第(n_l)驅(qū)動器控制信號XON(η-1)延遲預(yù)定時間得到第η驅(qū)動器控制信號ΧΟΝη,并輸出第η驅(qū)動器控制信號ΧΟΝη。
[0112]在該具體實(shí)現(xiàn)中,每個延遲單元可以包括第四電阻和電容。更具體地,在第一延遲單元中,所述第四電阻的第一端與所述首控制信號產(chǎn)生模塊的輸出端連接,所述第四電阻的第二端與所述電容的第一端連接,所述電容的第二端與所述第四電源電壓端VSS連接,并且所述第四電阻的第二端和所述電容的第一端的連接點(diǎn)作為該延遲單元的輸出端輸出第二驅(qū)動器控制信號。在除第一延遲單元以外的其余每個延遲單元中,所述第四電阻的第一端與其前一延遲單元的輸出端連接,所述第四電阻的第二端與所述電容的第一端連接,所述電容的第二端與所述第四電源電壓端VSS連接,并且所述第四電阻的第二端和所述電容的第一端的連接點(diǎn)作為該延遲單元的輸出端輸出該相對于其前一延遲單元輸出的驅(qū)動控制信號延遲的驅(qū)動控制信號。
[0113]替代地,在另一具體實(shí)現(xiàn)中,所述第一延遲單元可以接收所述首控制信號產(chǎn)生模塊輸出的第一驅(qū)動器控制信號Χ0Ν1,將所接收的第一驅(qū)動器控制信號XONl延遲第一時間得到第二驅(qū)動器控制信號Χ0Ν2,并輸出第二驅(qū)動器控制信號Χ0Ν2。類似地,所述第(n-2)延遲單元可以接收所述首控制信號產(chǎn)生模塊輸出的第一驅(qū)動器控制信號X0N1,將所接收的第一驅(qū)動器控制信號XONl延遲第(n-2)時間得到第(η-1)驅(qū)動器控制信號XON(n_l),并輸出第(η-1)驅(qū)動器控制信號XON(n-1);所述第(n_l)延遲單元可以接收所述首控制信號產(chǎn)生模塊輸出的第一驅(qū)動器控制信號XONl,將所接收的第一驅(qū)動器控制信號XONl延遲第(n-1)時間得到第η驅(qū)動器控制信號ΧΟΝη,并輸出第η驅(qū)動器控制信號ΧΟΝη。所述第(η_1)時間可以為所述第一時間的(η-1)倍,所述第η時間可以為所述第一時間的η倍。
[0114]在圖11中,以圖5Α所示的控制電壓產(chǎn)生模塊為例并且以驅(qū)動器控制模塊210包括兩個延遲單元為例,示出了驅(qū)動器控制模塊210的示意性電路圖。
[0115]首控制信號產(chǎn)生模塊2101的控制電壓產(chǎn)生模塊包括第一電阻Rlll和第二電阻Rl 12,首控制信號產(chǎn)生模塊2101的輸出模塊包括比較器P、開關(guān)晶體管M和第三電阻Rl 13。
[0116]第一延遲單元包括電阻R114和電容Cl,電阻R114的第一端連接所述首控制信號產(chǎn)生模塊的輸出端以接收首控制信號產(chǎn)生模塊產(chǎn)生的第一驅(qū)動器控制信號X0N1,電阻R114的第二端連接電容Cl的第一端,電容Cl的第二端與所述第四電源電壓端VSS連接,電阻R114的第二端與電容Cl的第一端之間的連接點(diǎn)作為所述第一延遲單元的輸出端以輸出第二驅(qū)動器控制信號X0N2。
[0117]第二延遲單元包括電阻Rl 15和電容C2,電阻Rl 15的第一端連接所述第一延遲單元的輸出端以接收第二驅(qū)動器控制信號X0N2,電阻Rl 15的第二端連接電容C2的第一端,電容C2的第二端與所述第四電源電壓端VSS連接,電阻Rl 15的第二端與電容C2的第一端之間的連接點(diǎn)作為所述第二延遲單元的輸出端以輸出第三驅(qū)動器控制信號X0N3。
[0118]在液晶顯示器的開機(jī)過程中,第一電源電壓端VDD的第一電源電壓Vdd施加到所述首控制信號產(chǎn)生模塊的電阻Rlll和Rl 12上,在點(diǎn)O的電壓V。上升到大于參考電壓端REF的參考電壓Vref時,比較器P的輸出從高電平跳變到低電平,開關(guān)晶體管M從導(dǎo)通變?yōu)榻刂?,第一?qū)動器控制信號XONl從低電平變?yōu)楦唠娖剑辉趤V0.從低電平變?yōu)楦唠娖胶?,由電阻Rl 14和電容Cl組成的RC電路對電容Cl進(jìn)行充電,在第一延遲時間之后第二驅(qū)動器控制信號X0N2達(dá)到高電平;在X0N2達(dá)到高電平后,由電阻Rl 15和電容C2組成的RC電路對電容C2進(jìn)行充電,在第二延遲時間之后第二驅(qū)動器控制信號X0N3達(dá)到高電平。
[0119]所述第一延遲時間由電阻Rl 14的電阻值R114和電容Cl的電容值C i決定,所述第二延遲時間由電阻R115的電阻值R115和電容C2的電容值(:2決定。具體地,第一延遲時間?χθΝ2 — R ,弟一■延遲時間 ?χθΝ3 — Rll5*C2。
[0120]換句話說,第二柵極驅(qū)動器222的開啟時間比第一柵極驅(qū)動器221的開啟時間滯后第一延遲時間tX(]N2,第三柵極驅(qū)動器223的開啟時間比第二柵極驅(qū)動器222的開啟時間滯后第二延遲時間tx_。第一延遲時間tMN#P第二延遲時間t夂-大于每個柵極驅(qū)動器在其各輸出端同時輸出低電平的柵極驅(qū)動信號所產(chǎn)生的電流沖擊的持續(xù)時間,第一延遲時間&_和第二延遲時間t x_可以為幾微秒到幾毫秒??蛇x地,第一延遲時間t XQN2等于第二延遲時間t)!_。
[0121]在液晶顯示器的關(guān)機(jī)過程中,第一電源電壓端VDD的第一電源電壓Vdd不再施加到所述首控制信號產(chǎn)生模塊的電阻Rlll和Rl 12上,在點(diǎn)O的電壓V。從Vdd下降到低于參考電壓端REF的參考電壓Vref時,比較器P的輸出從低電平跳變到高電平,開關(guān)晶體管M從截止變?yōu)閷?dǎo)通,第一驅(qū)動器控制信號XONl從高電平變?yōu)榈碗娖剑辉趤V0.從高電平變?yōu)榈碗娖胶?,由電阻Rl 14和電容Cl組成的RC電路對電容Cl進(jìn)行放電,在第三延遲時間之后第二驅(qū)動器控制信號X0N2變?yōu)榈碗娖剑辉赬0N2變?yōu)榈碗娖胶?,由電阻R115和電容C2組成的RC電路對電容C2進(jìn)行放電,在第四延遲時間之后第二驅(qū)動器控制信號X0N3變?yōu)榈碗娖?。所述第三延遲時間由電阻R114的電阻值R114和電容Cl的電容值C:決定,所述第四延遲時間由電阻Rl 14的電阻值R114、電阻Rl 15的電阻值R115和電容C2的電容值C2決定。
[0122]因此,第二柵極驅(qū)動器222的關(guān)閉時間比第一柵極驅(qū)動器221的關(guān)閉時間滯后第三延遲時間,第三柵極驅(qū)動器223的關(guān)閉時間比第二柵極驅(qū)動器222的關(guān)閉時間滯后第四延遲時間。第三延遲時間和第四延遲時間大于每個柵極驅(qū)動器在其各輸出端同時輸出高電平的柵極驅(qū)動信號所產(chǎn)生的電流沖擊的持續(xù)時間,第三延遲時間和第四延遲時間可以為幾微秒到幾毫秒。
[0123]應(yīng)了解,在柵極驅(qū)動裝置包括M個柵極驅(qū)動器的情況下,可以包括M-1個延遲單元,第j個延遲單元將第j驅(qū)動器控制信號延遲以得到第j+Ι驅(qū)動器控制信號,第j個驅(qū)動器控制信號用于控制第j個柵極驅(qū)動器,其中,j = 1,-,M-1o
[0124]圖12示出了根據(jù)本發(fā)明實(shí)施例的顯示面板,其包括像素陣列、源極驅(qū)動裝置、以及根據(jù)本發(fā)明實(shí)施例的柵極驅(qū)動裝置。
[0125]根據(jù)本發(fā)明實(shí)施例,由于每個柵極驅(qū)動器在開啟(關(guān)閉)時產(chǎn)生的沖擊電流一般持續(xù)時間為幾微秒,通過將上述的第一到第八滯后時間控制為比沖擊電流持續(xù)時間長,將上述的