像素電路的制作方法
【專利說明】
【技術(shù)領(lǐng)域】
[0001]本發(fā)明是有關(guān)于一種像素電路,尤其是有關(guān)于一種應(yīng)用于液晶顯示裝置的像素電路。
【【背景技術(shù)】】
[0002]目前的顯示裝置為了有更佳的顯示效果,紛紛提高顯示裝置的解析度以及畫面更新率,然由為了具有較高的畫面更新率,顯示裝置中的像素單元開啟充電的時間縮短、充電頻率變高,而由于像素單元的液晶電容在充電時所感受到的電場頻率高過特定頻率時,液晶電容的電容值會因為介電系數(shù)變小而減少,當(dāng)液晶電容關(guān)閉回到穩(wěn)態(tài)時,液晶電容所感受到的電場頻率降低,因此液晶電容的電容值會增加,而此時液晶電容會因為電荷守恒定理而導(dǎo)致液晶電容的電壓下降,進(jìn)而造成顯示亮度損失。在已知的顯示裝置中常以儲存電容來補償液晶電容的亮度損失,然在操作頻率極高的藍(lán)相液晶(Blue Phase LC)顯示裝置、鐵電液晶(Ferroelectric LC)顯示裝置等顯示裝置中,為了有效補償液晶電容,其儲存電容需具有較大的儲存電荷量,進(jìn)而需要占據(jù)顯示裝置較大的硬件面積以及成本。
【
【發(fā)明內(nèi)容】
】
[0003]為了解決上述的缺憾,本發(fā)明提出一種像素電路實施例,其包括液晶電容、第一儲存電容、驅(qū)動單元、補償單元以及重置單元。液晶電容具有一第一端以及一第二端,液晶電容的第二端與一共模電壓電性親接;第一儲存電容具有一第一端以及一第二端,第一儲存電容的第二端與一第一低電壓電位電性耦接;驅(qū)動單元與液晶電容的第一端電性耦接,驅(qū)動單元是用以根據(jù)一驅(qū)動單元控制信號決定是否使液晶電容儲存一顯示電位;補償單元與驅(qū)動單元電性耦接,是用以根據(jù)一第一控制信號決定是否補償驅(qū)動單元控制信號;重置單元與驅(qū)動單元、補償單元以及第一儲存電容電性耦接,是用以根據(jù)一第二控制信號決定是否重置驅(qū)動單元控制信號以及液晶電容的第一端的電壓電位。
[0004]在本發(fā)明的其他實施例中,驅(qū)動單元更包括第一晶體管,第一晶體管具有一第一端、一第二端以及一控制端,第一晶體管的第一端是用以接收一電位信號,第一晶體管的控制端與第一儲存電容的第一端電性耦接,用以接收驅(qū)動單元控制信號,第一晶體管的第二端與液晶電容的第一端電性耦接。
[0005]在本發(fā)明的其他實施例中,該補償單元更包括第二晶體管以及第三晶體管。第二晶體管具有一第一端、一第二端以及一控制端,第二晶體管的第二端及控制端電性耦接第一儲存電容的第一端,第三晶體管具有一第一端、一第二端以及一控制端,第三晶體管的第一端接收一顯示數(shù)據(jù)信號,第三晶體管的控制端接收第一控制信號,第三晶體管的第二端與第二晶體管的第一端電性耦接,第一控制信號為一第η級柵極控制信號。
[0006]在本發(fā)明的其他實施例中,重置單元更包括第四晶體管,其具有一第一端、一第二端以及一控制端,第四晶體管的第一端是用以接收一第一高電壓電位,第四晶體管的控制端是用以接收第二控制信號,第四晶體管的第二端與第一儲存電容的第一端電性耦接,第二控制信號為一第n-1級柵極控制信號。
[0007]在本發(fā)明上述的實施例中,第三晶體管用以于一第一時段關(guān)閉,第四晶體管用以于第一時段開啟,以重置驅(qū)動單元控制信號為第一高電壓電位,第一晶體管用以于第一時段開啟,以透過一第二低電壓電位的電位信號,重置液晶電容的第一端為第二低電壓電位;第四晶體管用以于一第二時段關(guān)閉,第三晶體管及第二晶體管用以于一第二時段開啟,以使第一儲存電容的第一端的電壓由第一高電壓電位根據(jù)顯示顯示數(shù)據(jù)信號的電位充/放電;電位信號用以于一第三時段提供一第二高電壓電位,第一晶體管用以于第三時段根據(jù)第一儲存電容的電位控制液晶電容的第一端的電位。
[0008]在本發(fā)明的另一實施例中,像素電路更包括一顯示數(shù)據(jù)信號輸入單元,與重置單元電性耦接,是用以根據(jù)一第η級柵極控制信號決定是否輸出一顯示數(shù)據(jù)信號。
[0009]在本發(fā)明的另一實施例中,該驅(qū)動單元包括第一晶體管,其具有一第一端、一第二端以及一控制端,第一晶體管的第一端與重置單元以及補償單元電性耦接,第一晶體管的控制端是用以接收驅(qū)動單元控制信號并與補償單元電性耦接,第一晶體管的第二端與液晶電容的第一端電性耦接。
[0010]在本發(fā)明的另一實施例中,該重置單元更包括第二晶體管、第三晶體管以及第四晶體管,第二晶體管具有一第一端、一第二端以及一控制端,第二晶體管的第一端與一第一高電壓電位電性耦接,第二晶體管的控制端用以接收第二控制信號,第二晶體管的第二端與第一晶體管的第一端以及補償單元電性耦接,第三晶體管具有一第一端、一第二端以及一控制端,第三晶體管的第一端與顯示數(shù)據(jù)信號輸入單元以及第一儲存電容的第一端電性耦接,第三晶體管的控制端用以接收第一控制信號,第三晶體管的第二端與第一低電壓電位電性耦接,第四晶體管具有一第一端、一第二端以及一控制端,第四晶體管的第一端與液晶電容的第一端電性耦接,第四晶體管的控制端用以接收第一控制信號,第四晶體管的第二端與第一低電壓電位電性耦接。
[0011]在本發(fā)明的另一實施例中,補償單元更包括第五晶體管,其具有一第一端、一第二端以及一控制端,第五晶體管的第一端與第一晶體管的第一端以及第二晶體管的第二端電性耦接,第五晶體管的第二端與第一晶體管的控制端以及顯示數(shù)據(jù)信號輸入單元電性耦接,第五晶體管的控制端用以接收第一控制信號。
[0012]在本發(fā)明的另一實施例中,顯示數(shù)據(jù)信號輸入單元包括第六晶體管以及第二儲存電容,第六晶體管,其具有一第一端、一第二端以及一控制端,第六晶體管的第一端用以接收顯示數(shù)據(jù)信號,第六晶體管的第二端與第三晶體管的第一端以及第一儲存電容的第一端電性耦接,第六晶體管的控制端用以接收第η級柵極控制信號,第二儲存電容具有一第一端以及一第二端,第二儲存電容的第一端與第六晶體管的第二端電性耦接,第二儲存電容的第二端與第五晶體管的第二端電性耦接。
[0013]在本發(fā)明的上述的另一實施例中,第六晶體管用以于一第一時段關(guān)閉,第三晶體管以及第四晶體管用以于第一時段開啟,以重置液晶電容的第一端以及第一儲存電容的一儲存電位為第一低電壓電位,第二晶體管與第五晶體管于第一時段開啟,以重置驅(qū)動單元控制信號為一第二高電壓電位;第二晶體管以及第六晶體管用以于一第二時段關(guān)閉,第三晶體管、第四晶體管以及第五晶體管用以于一第二時段開啟,以使驅(qū)動單元控制信號由第二高電壓電位放電至一補償電壓電位;第六晶體管用以于一第三時段開啟,第二晶體管、第三晶體管、第四晶體管、以及第五晶體管用以于第三時段關(guān)閉,以使第二儲存電容的第一端的電壓由第一低電壓電位根據(jù)顯示數(shù)據(jù)信號的電位充/放電,驅(qū)動單元控制信號的電位由補償電壓電位根據(jù)顯示數(shù)據(jù)信號的電位充/放電;第三晶體管、第四晶體管、第五晶體管以及第六晶體管用以于一第四時段關(guān)閉,第二晶體管用以于第四時段開啟,以使第一晶體管用以于第四時段根據(jù)驅(qū)動單元控制信號的電位使液晶電容儲存顯示電壓電位。
[0014]綜以上所述,由于本發(fā)明的液晶電容并非直接根據(jù)當(dāng)級的柵極控制信號充電,因此不會因為高畫面更新率而導(dǎo)致液晶電容需操作于高頻率下,顯示裝置進(jìn)而不需高容量的儲存電容來輔助液晶電容維持穩(wěn)定的電壓值,有效減少硬件面積以及制造成本的消耗。
[0015]為讓本發(fā)明的上述和其他目的、特征和優(yōu)點能更明顯易懂,下文特舉較佳實施例并配合所附圖式做詳細(xì)說明如下。
【【附圖說明】】
[0016]圖1為顯示裝置的實施例示意圖。
圖2A為本發(fā)明的像素電路實施例一不意圖。
圖2B為本發(fā)明的像素電路實施例一時序不意圖。
圖3A為本發(fā)明的像素電路實施例二示意圖。
圖3B為本發(fā)明的像素電路實施例二時序示意圖。
圖4A為本發(fā)明的像素電路實施例三示意圖。
圖4B為本發(fā)明的像素電路實施例二時序不意圖。
圖5為本發(fā)明的像素電路操作方法步驟示意圖。
【符號說明】
[0017]10顯示裝置 11時序控制器 12數(shù)據(jù)驅(qū)動器 13柵極驅(qū)動器 14像素
121數(shù)據(jù)線 131柵極線 21 驅(qū)動單元
22顯示數(shù)據(jù)信號輸入單元
31 驅(qū)動單元
32重置單元
33補償單元
41驅(qū)動單元