本發(fā)明涉及顯示驅(qū)動技術(shù)領(lǐng)域,尤其涉及一種像素電路控制單元、驅(qū)動方法、像素電路和顯示裝置。
背景技術(shù):
AMOLED(Active-matrix organic light emitting diode,有源矩陣有機發(fā)光二極管)顯示產(chǎn)品由于其廣色域,低功耗等優(yōu)點在顯示市場大放異彩,AMOLED顯示產(chǎn)品由于像素電路中包含的TFT(Thin Film Transistor,薄膜晶體管)比較多,需要嚴(yán)格的上下電時序才能保證其正常的工作,否則產(chǎn)品在客戶端裝整機之后會出現(xiàn)不可控的開機閃屏、關(guān)機閃屏、睡眠喚醒閃屏等問題,嚴(yán)重影響客戶視覺效果。現(xiàn)有的類似防閃爍方案都需要外部顯示芯片的輸出端子輸出負(fù)電壓才能達(dá)到效果,但是外部驅(qū)動芯片的輸出端子輸出較低負(fù)壓實現(xiàn)方式不太容易完成,并且,外部驅(qū)動芯片通過其輸出端子輸出的負(fù)壓不穩(wěn)定。
技術(shù)實現(xiàn)要素:
本發(fā)明的主要目的在于提供一種像素電路控制單元、驅(qū)動方法、像素電路和顯示裝置,解決現(xiàn)有技術(shù)中不能通過外部驅(qū)動芯片的輸出端子即可以方便的控制低電平輸入線路的導(dǎo)通或關(guān)斷,確保低電平上電時序,有效解決閃屏情況發(fā)生的問題。
為了達(dá)到上述目的,本發(fā)明提供了一種像素電路控制單元,應(yīng)用于像素電路,所述像素電路包括像素補償單元、發(fā)光元件以及低電平輸入端,所述像素補償單元與所述發(fā)光元件的第一極連接,所述像素電路控制單元包括開關(guān)模塊和控制模塊;
所述開關(guān)模塊的第一端與所述發(fā)光元件的第二極連接,所述開關(guān)模塊的第二端與所述低電平輸入端連接;
所述控制模塊分別與所述開關(guān)模塊的控制端以及外部驅(qū)動芯片的輸出端子連接,用于在該輸出端子的控制下控制所述開關(guān)模塊,以控制所述發(fā)光元件的第二極是否與所述低電平輸入端連接。
實施時,所述輸出端子用于輸出正電壓信號或零電平。
實施時,所述開關(guān)模塊包括:開關(guān)晶體管,柵極與所述控制模塊連接,第一極與所述發(fā)光元件的第二極連接,第二極與所述低電平輸入端連接;
所述控制模塊包括:控制晶體管,柵極與第一電平輸入端連接,第一極與所述輸出端子連接,第二極與所述開關(guān)晶體管的柵極連接。
實施時,所述第一電平輸入端為地端或高電平輸入端;所述控制晶體管為p型晶體管,所述開關(guān)晶體管為n型晶體管。
實施時,所述控制模塊還包括:限流電阻,第一端與所述控制晶體管的第二極連接,第二端與所述低電平輸入端連接。
本發(fā)明還提供了一種像素電路控制單元的驅(qū)動方法,應(yīng)用于上述的像素電路控制單元,所述像素電路控制單元的驅(qū)動方法包括:在外部驅(qū)動芯片的輸出端子的控制下,控制模塊控制開關(guān)模塊,以控制發(fā)光元件的第二極是否與低電平輸入端連接。
實施時,所述驅(qū)動方法具體包括:當(dāng)顯示面板開機時或睡眠喚醒時,在外部驅(qū)動芯片接收到顯示指令預(yù)定時間后,在該外部驅(qū)動芯片的所述輸出端子的控制下,控制模塊控制開關(guān)模塊,以控制發(fā)光元件的第二極與低電平輸入端連接。
實施時,所述預(yù)定時間大于或等于一幀顯示時間。
本發(fā)明還提供了一種像素電路,包括像素補償單元、發(fā)光元件以及低電平輸入端,所述像素補償單元與所述發(fā)光元件的第一極連接,其特征在于,所述像素電路還包括上述的像素電路控制單元;
所述像素電路控制單元包括的開關(guān)模塊的第一端與所述發(fā)光元件的第二極連接;所述開關(guān)模塊的第二端與所述低電平輸入端連接。
本發(fā)明還提供了一種顯示裝置,包括上述的像素電路。
與現(xiàn)有技術(shù)相比,本發(fā)明所述的像素電路控制單元、驅(qū)動方法、像素電路和顯示裝置通過在發(fā)光元件的第二極與低電平輸入端之間設(shè)置開關(guān)模塊,然后通過控制模塊控制開關(guān)模塊的關(guān)斷,控制模塊與外部驅(qū)動芯片的輸出端子連接,由該輸出端子可以方便的控制低電平輸入線路的導(dǎo)通或關(guān)斷,可以確保低電平上電時序,有效解決閃屏情況發(fā)生。
附圖說明
圖1是本發(fā)明實施例所述的像素電路控制單元的結(jié)構(gòu)圖;
圖2是本發(fā)明所述的像素電路控制單元的一具體實施例的電路圖;
圖3是本發(fā)明如圖2所示的像素電路控制單元的具體實施例的工作時序圖。
具體實施方式
下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例。基于本發(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護的范圍。
本發(fā)明所有實施例中采用的晶體管均可以為薄膜晶體管或場效應(yīng)管或其他特性相同的器件。在本發(fā)明實施例中,為區(qū)分晶體管除柵極之外的兩極,將其中一極稱為第一極,另一極稱為第二極。在實際操作時,所述第一極可以為漏極,所述第二極可以為源極;或者,所述第一極可以為源極,所述第二極可以為漏極。
本發(fā)明實施例所述的像素電路控制單元,應(yīng)用于像素電路,如圖1所示,所述像素電路包括像素補償單元10、發(fā)光元件EL以及低電平輸入端ELVSS,所述像素補償單元10與所述發(fā)光元件EL的第一極連接;
所述像素電路控制單元包括開關(guān)模塊11和控制模塊12;
所述開關(guān)模塊11的第一端與所述發(fā)光元件EL的第二極連接,所述開關(guān)模塊11的第二端與所述低電平輸入端ELVSS連接;
所述控制模塊12分別與所述開關(guān)模塊11的控制端以及外部驅(qū)動芯片的輸出端子GPIO連接,用于在該輸出端子GPIO的控制下控制所述開關(guān)模塊11,以控制所述發(fā)光元件EL的第二極是否與所述低電平輸入端ELVSS連接。
本發(fā)明實施例所述的像素電路控制單元通過在發(fā)光元件EL的第二極與低電平輸入端ELVSS之間設(shè)置開關(guān)模塊11,然后通過控制模塊12控制開關(guān)模塊11的關(guān)斷,控制模塊12與外部驅(qū)動芯片的輸出端子GPIO連接,由該輸出端子GPIO可以方便的控制低電平輸入線路的導(dǎo)通或關(guān)斷,可以確保低電平上電時序,有效解決閃屏情況發(fā)生。
本發(fā)明實施例所述的像素電路控制單元能夠解決AMOLED Pixel電路中由于TFT較多對客戶端主板上電時序不完全滿足模組上電時序下產(chǎn)生的開機閃屏、睡眠喚醒閃屏等問題。
具體的,所述輸出端子可以用于輸出正電壓信號或零電平。
在實際操作時,外部驅(qū)動芯片的輸出端子輸出的是正電壓或零電壓?,F(xiàn)有的防止閃爍方案都需要該輸出端子輸出負(fù)電壓才能達(dá)到效果,本發(fā)明實施例僅通過該輸出端子輸出高低電平(例如,該輸出端子輸出的高低電平的電壓值都大于0,例如高電平的電壓值可以為1.8V乘以0.7以上,低電平的電壓值可以為0V至1.8V乘以0.3)即可以防閃爍。
由于外部驅(qū)動芯片的輸出端子GPIO輸出較低負(fù)壓實現(xiàn)方式不太容易完成,并且,外部驅(qū)動芯片通過其輸出端子GPIO輸出的負(fù)壓不穩(wěn)定,因此本發(fā)明實施例解決了現(xiàn)有技術(shù)中在實現(xiàn)防止閃屏方案時需要GPIO輸出較低負(fù)壓從而不易實現(xiàn)并負(fù)壓不穩(wěn)定的問題。
具體的,所述開關(guān)模塊可以包括:開關(guān)晶體管,柵極與所述控制模塊連接,第一極與所述發(fā)光元件的第二極連接,第二極與所述低電平輸入端連接;
所述控制模塊包括:控制晶體管,柵極與第一電平輸入端連接,第一極與所述輸出端子連接,第二極與所述開關(guān)晶體管的柵極連接。
具體的,所述第一電平輸入端可以為地端或高電平輸入端;所述控制晶體管可以為p型晶體管,所述開關(guān)晶體管可以為n型晶體管。
具體的,所述控制模塊還可以包括:限流電阻,第一端與所述控制晶體管的第二極連接,第二端與所述低電平輸入端連接。
下面通過一具體實施例來說明本發(fā)明所述的像素電路控制單元。
本發(fā)明實施例所述的像素電路控制單元的一具體實施例應(yīng)用于像素電路,如圖2所示,所述像素電路包括像素補償單元10、有機發(fā)光二極管OLED以及低電平輸入端ELVSS,所述像素補償單元10與有機發(fā)光二極管OLED的陽極連接;
所述像素電路控制單元包括開關(guān)模塊和控制模塊;所述控制模塊包括控制晶體管Q1和限流電阻RC;所述開關(guān)模塊包括開關(guān)晶體管Q2;
所述開關(guān)晶體管Q2的柵極與所述控制晶體管Q1的漏極連接,所述開關(guān)晶體管Q2的漏極與所述有機發(fā)光二極管OLED的陰極連接,所述開關(guān)晶體管Q2的源極與所述低電平輸入端ELVSS連接;
所述控制晶體管Q1的柵極與地端GND連接,所述控制晶體管Q1的源極與外部驅(qū)動芯片的輸出端子GPIO連接,所述控制晶體管Q1的漏極與所述開關(guān)晶體管Q2的柵極連接;
所述限流電阻RC的第一端與所述控制晶體管Q1的漏極連接,所述限流電阻RC的第二端與所述低電平輸入端ELVSS連接。
所述控制晶體管Q1為p型晶體管,所述開關(guān)晶體管Q2為n型晶體管。
本發(fā)明如圖2所示的像素電路控制單元的具體實施例在工作時,由于Q1為p型晶體管,Q2為n型晶體管;
則當(dāng)GPIO輸出低電平時,該低電平的電壓值為0至0.54V之間,則Q1的柵源電壓Vs大于Q1的閾值電壓,因此Q1關(guān)閉,Q2也關(guān)閉;
當(dāng)GPIO輸出高電平時,該高電平的電壓值大于1.26V,Q1的柵源電壓Vs小于Q1的閾值電壓,Q1打開,GPIO輸出的高電平寫入Q2的柵極,Q2也打開,導(dǎo)通低電平通路。
本發(fā)明如圖2所示的像素電路控制單元的具體實施例在增加兩個晶體管,Q1的柵極接地,Q1的源極與外部驅(qū)動芯片的輸出端子GPIO連接,GPIO通過輸出高低電平來控制Q1通斷,確保Q2導(dǎo)通與否,從而確保ELVSS上電時序,可以有效解決閃屏情況發(fā)生,并且不需要外部驅(qū)動芯片的輸出端子GPIO輸出較低的負(fù)壓。
本發(fā)明如圖2所示的像素電路控制單元的具體實施例在工作時,如圖3所示,在所述外部顯示驅(qū)動芯片通過其數(shù)字信號接口MIPI接收到顯示指令(該顯示指令也即圖3中的脈沖)預(yù)定時間t0后,GPIO輸出高電平VH(在此之前GPIO輸出低電平VL),以導(dǎo)通ELVSS與OLED的陰極之間的通路。
VH的電壓值和VL的電壓值都大于0,VL的電壓值小于VH的電壓值。
本發(fā)明實施例所述的像素電路控制單元的驅(qū)動方法,應(yīng)用于上述的像素電路控制單元,所述像素電路控制單元的驅(qū)動方法包括:在外部驅(qū)動芯片的輸出端子的控制下,控制模塊控制開關(guān)模塊,以控制發(fā)光元件的第二極是否與低電平輸入端連接。
在實際操作時,所述驅(qū)動方法可以具體包括:當(dāng)顯示面板開機時或睡眠喚醒時,在外部驅(qū)動芯片接收到顯示指令預(yù)定時間后,在該外部驅(qū)動芯片的所述輸出端子的控制下,控制模塊控制開關(guān)模塊,以控制發(fā)光元件的第二極與低電平輸入端連接。
在開機時或睡眠喚醒時,需要在接收到display on(顯示)指令預(yù)定時間后才導(dǎo)通發(fā)光元件與低電平輸入端之間的連接。
優(yōu)選的,所述預(yù)定時間大于或等于一幀顯示時間。
由于在開機或睡眠喚醒時,由于接收到顯示指令后第一幀畫面會存在閃爍,因此在本發(fā)明實施例所述的像素電路控制單元的驅(qū)動方法中,外部驅(qū)動芯片的輸出端子在該外部驅(qū)動芯片接收到顯示指令至少一幀顯示時間之后(此時控制電路穩(wěn)定)開啟,有效防止了前面初始化階段信號不穩(wěn)定所引起的閃屏、異常顯示等問題。
本發(fā)明實施例所述的像素電路,包括像素補償單元、發(fā)光元件以及低電平輸入端,所述像素補償單元與所述發(fā)光元件的第一極連接,所述像素電路還包括上述的像素電路控制單元;
所述像素電路控制單元包括的開關(guān)模塊的第一端與所述發(fā)光元件的第二極連接;所述開關(guān)模塊的第二端與所述低電平輸入端連接。
本發(fā)明實施例所述的顯示裝置包括上述的像素電路。
以上所述是本發(fā)明的優(yōu)選實施方式,應(yīng)當(dāng)指出,對于本技術(shù)領(lǐng)域的普通技術(shù)人員來說,在不脫離本發(fā)明所述原理的前提下,還可以作出若干改進和潤飾,這些改進和潤飾也應(yīng)視為本發(fā)明的保護范圍。