1.一種內(nèi)容顯示方法,其特征在于,所述方法包括:
檢測(cè)顯示屏中的顯示內(nèi)容是否發(fā)生變化;
若所述顯示內(nèi)容未發(fā)生變化,則控制所述顯示屏交替更新每行顯示單位中的第一部分顯示單位和第二部分顯示單位對(duì)應(yīng)的顯示數(shù)據(jù),所述顯示單位是按行劃分的n行像素組合,n為正整數(shù);
所述第一部分顯示單位包含i個(gè)第一單元,所述第二部分顯示單位包含j個(gè)第二單元,所述第一單元和所述第二單元相間,i和j為正整數(shù);
所述第一單元包含連續(xù)的p個(gè)像素,所述第二單元包含連續(xù)的q個(gè)像素,p和q均大于1。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,相鄰兩行顯示單位中,第一行顯示單位中的所有第一單元和第二行顯示單位中的所有第一單元在行方向上相互錯(cuò)開(kāi);且相鄰兩行顯示單位中,第一行顯示單位中的所有第二單元和第二行顯示單位中的所有第二單元在行方向上相互錯(cuò)開(kāi)。
3.根據(jù)權(quán)利要求1所述的方法,其特征在于,每個(gè)像素通過(guò)對(duì)應(yīng)的使能線電性連接至驅(qū)動(dòng)集成電路IC,且每個(gè)像素通過(guò)開(kāi)關(guān)與數(shù)據(jù)線電性相連,則所述控制所述顯示屏交替更新每行顯示單位中的第一部分顯示單位和第二部分顯示單位對(duì)應(yīng)的顯示數(shù)據(jù),包括:
在奇數(shù)次更新時(shí),通過(guò)所述驅(qū)動(dòng)IC控制各個(gè)第一單元中的所有像素的開(kāi)關(guān)處于第一狀態(tài),且控制各個(gè)第二單元中的所有像素的開(kāi)關(guān)處于第二狀態(tài);
在偶數(shù)次更新時(shí),通過(guò)所述驅(qū)動(dòng)IC控制各個(gè)第一單元中的所有像素的開(kāi)關(guān)處于第二狀態(tài),且控制各個(gè)第二單元中的所有像素的開(kāi)關(guān)處于第一狀態(tài)。
4.根據(jù)權(quán)利要求3所述的方法,其特征在于,所述控制所述顯示屏交替更新每行顯示單位中的第一部分顯示單位和第二部分顯示單位對(duì)應(yīng)的顯示數(shù)據(jù),還包括:
當(dāng)檢測(cè)到所述顯示內(nèi)容未發(fā)生變化時(shí),通過(guò)處理器生成所述顯示內(nèi)容中所 有顯示單位對(duì)應(yīng)的所述顯示數(shù)據(jù);
通過(guò)所述處理器控制傳輸總線,向所述顯示屏的驅(qū)動(dòng)IC交替?zhèn)鬏斔龅谝徊糠诛@示單位和所述第二部分顯示單位對(duì)應(yīng)的所述顯示數(shù)據(jù),所述驅(qū)動(dòng)IC用于根據(jù)接收到的所述顯示數(shù)據(jù)控制所述顯示屏進(jìn)行更新。
5.根據(jù)權(quán)利要3所述的方法,其特征在于,所述控制所述顯示屏交替更新每行顯示單位中的第一部分顯示單位和第二部分顯示單位對(duì)應(yīng)的顯示數(shù)據(jù),還包括:
當(dāng)檢測(cè)到所述顯示內(nèi)容未發(fā)生變化時(shí),通過(guò)處理器生成所述顯示內(nèi)容中所有顯示單位對(duì)應(yīng)的所述顯示數(shù)據(jù);
通過(guò)所述處理器向所述顯示屏的驅(qū)動(dòng)IC傳輸所述顯示數(shù)據(jù),所述顯示數(shù)據(jù)通過(guò)傳輸總線傳輸;
通過(guò)所述處理器向所述驅(qū)動(dòng)IC發(fā)送交替更新指令,所述驅(qū)動(dòng)IC用于根據(jù)所述交替更新指令控制所述顯示屏對(duì)所述顯示數(shù)據(jù)中所述第一部分顯示單位和所述第二部分顯示單位的顯示數(shù)據(jù)進(jìn)行交替更新。
6.根據(jù)權(quán)利要求3所述的方法,其特征在于,所述控制所述顯示屏交替更新每行顯示單位中的第一部分顯示單位和第二部分顯示單位對(duì)應(yīng)的顯示數(shù)據(jù),還包括:
當(dāng)檢測(cè)到所述顯示內(nèi)容未發(fā)生變化時(shí),通過(guò)處理器交替生成所述顯示內(nèi)容中所述第一部分顯示單位和所述第二部分顯示單位對(duì)應(yīng)的所述顯示數(shù)據(jù);
通過(guò)所述處理器向所述顯示屏的驅(qū)動(dòng)IC傳輸生成的所述顯示數(shù)據(jù),所述驅(qū)動(dòng)IC用于根據(jù)接收到的所述顯示數(shù)據(jù)控制所述顯示屏進(jìn)行更新,所述顯示數(shù)據(jù)通過(guò)傳輸總線傳輸。
7.一種內(nèi)容顯示裝置,其特征在于,所述裝置包括:
檢測(cè)模塊,被配置為檢測(cè)顯示屏中的顯示內(nèi)容是否發(fā)生變化;
控制模塊,被配置為在所述檢測(cè)模塊檢測(cè)到所述顯示內(nèi)容未發(fā)生變化時(shí),控制所述顯示屏交替更新每行顯示單位中的第一部分顯示單位和第二部分顯示單位對(duì)應(yīng)的顯示數(shù)據(jù),所述顯示單位是按行劃分的n行像素組合,n為正整數(shù);
所述第一部分顯示單位包含i個(gè)第一單元,所述第二部分顯示單位包含j個(gè)第二單元,所述第一單元和所述第二單元相間,i和j為正整數(shù);
所述第一單元包含連續(xù)的p個(gè)像素,所述第二單元包含連續(xù)的q個(gè)像素,p和q均大于1。
8.根據(jù)權(quán)利要求7所述的裝置,其特征在于,相鄰兩行顯示單位中,第一行顯示單位中的所有第一單元和第二行顯示單位中的所有第一單元在行方向上相互錯(cuò)開(kāi);且相鄰兩行顯示單位中,第一行顯示單位中的所有第二單元和第二行顯示單位中的所有第二單元在行方向上相互錯(cuò)開(kāi)。
9.根據(jù)權(quán)利要求7所述的裝置,其特征在于,每個(gè)像素通過(guò)對(duì)應(yīng)的使能線電性連接至驅(qū)動(dòng)集成電路IC,且每個(gè)像素通過(guò)開(kāi)關(guān)與數(shù)據(jù)線電性相連,則所述控制模塊,包括:
第一控制子模塊,被配置為在奇數(shù)次更新時(shí),通過(guò)所述驅(qū)動(dòng)IC控制各個(gè)第一單元中的所有像素的開(kāi)關(guān)處于第一狀態(tài),且控制各個(gè)第二單元中的所有像素的開(kāi)關(guān)處于第二狀態(tài);
第二控制子模塊,被配置為在偶數(shù)次更新時(shí),通過(guò)所述驅(qū)動(dòng)IC控制各個(gè)第一單元中的所有像素的開(kāi)關(guān)處于第二狀態(tài),且控制各個(gè)第二單元中的所有像素的開(kāi)關(guān)處于第一狀態(tài)。
10.根據(jù)權(quán)利要求9所述的裝置,其特征在于,所述控制模塊,還包括:
第一生成子模塊,被配置為當(dāng)所述檢測(cè)模塊檢測(cè)到所述顯示內(nèi)容未發(fā)生變化時(shí),通過(guò)處理器生成所述顯示內(nèi)容中所有顯示單位對(duì)應(yīng)的所述顯示數(shù)據(jù);
第一傳輸子模塊,被配置為通過(guò)所述處理器控制傳輸總線,向所述顯示屏的驅(qū)動(dòng)IC交替?zhèn)鬏斔龅谝簧勺幽K生成的所述第一部分顯示單位和所述第二部分顯示單位對(duì)應(yīng)的所述顯示數(shù)據(jù),所述驅(qū)動(dòng)IC用于根據(jù)接收到的所述顯示數(shù)據(jù)控制所述顯示屏進(jìn)行更新。
11.根據(jù)權(quán)利要9所述的裝置,其特征在于,所述控制模塊,還包括:
第二生成子模塊,被配置為當(dāng)所述檢測(cè)模塊檢測(cè)到所述顯示內(nèi)容未發(fā)生變 化時(shí),通過(guò)處理器生成所述顯示內(nèi)容中所有顯示單位對(duì)應(yīng)的所述顯示數(shù)據(jù);
第二傳輸子模塊,被配置為通過(guò)所述處理器向所述顯示屏的驅(qū)動(dòng)IC傳輸所述第二生成子模塊生成的所述顯示數(shù)據(jù),所述顯示數(shù)據(jù)通過(guò)傳輸總線傳輸;
指令發(fā)送子模塊,被配置為通過(guò)所述處理器向所述驅(qū)動(dòng)IC發(fā)送交替更新指令,所述驅(qū)動(dòng)IC用于根據(jù)所述交替更新指令控制所述顯示屏對(duì)所述第二傳輸子模塊傳輸?shù)乃鲲@示數(shù)據(jù)中所述第一部分顯示單位和所述第二部分顯示單位的顯示數(shù)據(jù)進(jìn)行交替更新。
12.根據(jù)權(quán)利要求9所述的裝置,其特征在于,所述控制模塊,還包括:
第三生成子模塊,被配置為當(dāng)所述檢測(cè)模塊檢測(cè)到所述顯示內(nèi)容未發(fā)生變化時(shí),通過(guò)處理器交替生成所述顯示內(nèi)容中所述第一部分顯示單位和所述第二部分顯示單位對(duì)應(yīng)的所述顯示數(shù)據(jù);
第三傳輸子模塊,被配置為通過(guò)所述處理器向所述顯示屏的驅(qū)動(dòng)IC傳輸所述第三生成子模塊生成的所述顯示數(shù)據(jù),所述驅(qū)動(dòng)IC用于根據(jù)接收到的所述顯示數(shù)據(jù)控制所述顯示屏進(jìn)行更新,所述顯示數(shù)據(jù)通過(guò)傳輸總線傳輸。
13.一種內(nèi)容顯示裝置,其特征在于,所述裝置包括:
處理器;
用于存儲(chǔ)處理器可執(zhí)行指令的存儲(chǔ)器;
其中,所述處理器被配置為:
檢測(cè)顯示屏中的顯示內(nèi)容是否發(fā)生變化;
若所述顯示內(nèi)容未發(fā)生變化,則控制所述顯示屏交替更新每行顯示單位中的第一部分顯示單位和第二部分顯示單位對(duì)應(yīng)的顯示數(shù)據(jù),所述顯示單位是按行劃分的n行像素組合,n為正整數(shù);
所述第一部分顯示單位包含i個(gè)第一單元,所述第二部分顯示單位包含j個(gè)第二單元,所述第一單元和所述第二單元相間,i和j為正整數(shù);
所述第一單元包含連續(xù)的p個(gè)像素,所述第二單元包含連續(xù)的q個(gè)像素,p和q均大于1。