像素電路及其控制方法與具有該電路的顯示設(shè)備的制作方法
【專利摘要】本發(fā)明公開了一種像素電路及其控制方法與具有該電路的顯示設(shè)備,其中像素電路主要包括主像素電路、次像素電路、電荷控制電路及信號控制開關(guān),主像素電路及次像素電路分別電性耦接第一柵極線與數(shù)據(jù)線,信號控制開關(guān)是依據(jù)第二柵極線傳輸?shù)臇艠O脈沖,控制次像素電路的電荷分享至電荷控制電路,而電荷控制電路則是接收具有不同控制模式的控制信號,并依據(jù)控制信號儲存次像素電路的電荷,或釋放已儲存的電荷。本發(fā)明的像素電路可供液晶面板進行多域切換且進行極性切換時,釋放暫存的分流電荷。
【專利說明】像素電路及其控制方法與具有該電路的顯示設(shè)備
【技術(shù)領(lǐng)域】
[0001]本發(fā)明是關(guān)于一種供多域切換時釋放暫存的分流電荷的像素電路及其控制方法與具有該電路的顯示設(shè)備。
【背景技術(shù)】
[0002]液晶顯示屏幕具有高畫質(zhì)、體積小、重量輕及應(yīng)用范圍廣等優(yōu)點,因此被廣泛應(yīng)用于智能型手機、筆記本電腦、桌上型顯示器以及電視等消費性電子產(chǎn)品,并已經(jīng)逐漸取代傳統(tǒng)的陰極射線管顯示屏幕并成主流。
[0003]當(dāng)用戶透過液晶顯示屏幕觀看所顯示的畫面時,若用戶超過液晶顯示屏幕的可視角度范圍時,會隨視角位置產(chǎn)生色偏(color washout),目前液晶顯示屏幕為了能改善色偏問題,都采用具多個域(domain)的液晶面板技術(shù),例如以柵極電荷分享(Gate chargesharing)機制,使原本僅有4域(4-domain)的液晶排列架構(gòu),能夠提升至8域(8-domain)的液晶排列架構(gòu),令液晶面板的可視角得到大幅提升。
[0004]其中液晶面板具有多個像素電路,而每一像素電路可分為三個區(qū)塊,分別是主像素(Main Pixel Circuit)、次像素(Sub Pixel Circuit)與門極電荷分享電路(Gatecharge sharing Circuit),并于不同巾貞(Frame)分別受所屬的柵極信號驅(qū)動,且柵極電荷分享電路更具有一個電荷暫存電容,是供暫存主像素及子像素分流的電荷,然而以往的4域及8域之間的切換時,若遇畫面進行極性反轉(zhuǎn),則會發(fā)生暫存電容內(nèi)電荷分享不均勻的問題,使畫面產(chǎn)生縱向干擾(crosstalk)。
[0005]如圖1所示,是像素電路在第N幀(Frame N)時,儲存于電荷暫存電容的電荷極性排列示意圖,其中每一行的電荷極性分別以正、負相鄰排列,在進行4域及8域的切換時,于第N+1幀(Frame N+1)的柵極電荷分享電路中的電荷極性排列則如圖2所示,由于受到第N幀所儲存的電荷影響,導(dǎo)致第N+1幀有部分相鄰排列的電荷極性,無法再以正、負相鄰排列,為能清楚說明,將上述第I幀電荷排列1、3及第N+1幀的電荷排列2、4分別標示出,以供比較其差異。
[0006]一并參考圖3及圖4所示,其中圖3所示的第N幀的電荷排列I與第N+1幀的電荷排列2所產(chǎn)生的波形相同,未發(fā)生極性反轉(zhuǎn),而圖4所示的第N幀的電荷排列3與第N+1幀的電荷排列4所產(chǎn)生的波形則不相同,表示發(fā)生極性反轉(zhuǎn),此時會發(fā)生縱線干擾,使畫面轉(zhuǎn)換產(chǎn)生垂直閃線。
[0007]其問題在于進行4域及8域的切換時,電荷暫存電容仍殘存有切換前的分流電荷,殘存電荷將會影響到產(chǎn)生的電位信號,如圖4所示,其電荷暫存電容所儲存的電荷之間的電位差41過大,便會造成畫面出現(xiàn)縱向干擾,導(dǎo)致畫面產(chǎn)生垂直閃線,例如當(dāng)驅(qū)動極性IV轉(zhuǎn)2V+1后,第N+1幀電荷暫存電容于圖3和圖4的電荷不同,導(dǎo)致相鄰兩縱線顯示有明暗差異。
[0008]因此,如何避免進行4域及8域的切換時,電荷暫存電容仍存有屬于切換前的分流電荷,導(dǎo)致當(dāng)極性切換后暫存電荷之間的電位差過大,造成畫面出現(xiàn)縱向干擾及閃爍的問題,這即是本申請所要重視的問題與重點。
【發(fā)明內(nèi)容】
[0009]本發(fā)明的一目的在提供一種供液晶面板進行多域切換且進行極性切換時,釋放暫存的分流電荷的像素電路。
[0010]本發(fā)明的一目的在提供一種避免液晶面板暫存的電荷之間電位差過大的像素電路。
[0011]本發(fā)明的另一目的在提供一種避免多域切換時,造成顯示畫面出現(xiàn)縱向干擾及閃爍的顯示設(shè)備。
[0012]本發(fā)明的又一目的在提供一種供液晶面板進行多域切換時,釋放暫存的分流電荷的像素電路控制方法。
[0013]本發(fā)明的一種像素電路,包括:一個主像素電路,電性稱接一個第一柵極線與一個數(shù)據(jù)線;一個次像素電路,電性耦接該第一柵極線與該數(shù)據(jù)線,用以儲存與該主像素電路不同比例的電荷;一個電荷控制電路,用以接收多個具有不同控制模式的驅(qū)動信號,并依據(jù)該些驅(qū)動信號儲存該次像素電路的電荷,以及釋放該儲存的電荷;及一個信號控制開關(guān),具有一個第一端、一個第二端及一個控制端,其中該第一端系電性耦接該次像素電路,該第二端系電性耦接該電荷控制電路,該控制端電性耦接一個第二柵極線并依據(jù)該第二柵極線傳輸?shù)囊粋€柵極脈沖,導(dǎo)通該第一端及該第二端,以控制該次像素電路的電荷分享至該電荷控制電路。
[0014]本發(fā)明的一種像素電路,包括:一主像素電路,電性稱接一第一柵極線與一數(shù)據(jù)線;一次像素電路,電性耦接該第一柵極線與該數(shù)據(jù)線;一電荷控制電路,用以接收多個具有不同控制模式的控制信號,并依據(jù)該些控制信號控制該次像素電路與該電荷控制電路之間的電荷分享機制;及一信號控制開關(guān),具有一第一端、一第二端及一控制端,其中該第一端系電性耦接該次像素電路,該第二端系電性耦接該電荷控制電路,該控制端電性耦接一第二柵極線并依據(jù)該第二柵極線傳輸?shù)囊粬艠O脈沖,導(dǎo)通該第一端及該第二端,以致能或禁能該次像素電路與該電荷控制電路之間的該電荷分享機制。
[0015]本發(fā)明的一種液晶顯不設(shè)備,包括:一驅(qū)動器,系用以產(chǎn)生一組控制信號;一液晶面板,該液晶面板具有多個像素電路,該些像素電路分別包括:一主像素電路,電性耦接一個第一柵極線與一個數(shù)據(jù)線;一次像素電路,電性耦接該第一柵極線與該數(shù)據(jù)線;一電荷控制電路,用以接收多個具有不同控制模式的控制信號,并依據(jù)該些控制信號控制該次像素電路與該電荷控制電路之間的電荷分享機制;及一信號控制開關(guān),具有一第一端、一第二端及一控制端,其中該第一端系電性耦接該次像素電路,該第二端系電性耦接該電荷控制電路,該控制端電性耦接一第二柵極線并依據(jù)該第二柵極線傳輸?shù)囊粬艠O脈沖,導(dǎo)通該第一端及該第二端,以致能或禁能該次像素電路與該電荷控制電路之間的該電荷分享機制。
[0016]本發(fā)明的一種像素電路的控制方法,包括下列步驟:
[0017]a)提供一像素電路,包括一主像素電路、一次像素電路、一電荷控制電路及一信號控制開關(guān),該主像素電路及該次像素電路系電性耦接一第一柵極線與一數(shù)據(jù)線,該信號控制開關(guān)系電性耦接該次像素電路與該電荷控制電路之間,并且電性耦接一第二柵極線;
[0018]b)依據(jù)該第一柵極線的一第一柵極信號,對該主像素電路及次像素電路進行充電;
[0019]c)依據(jù)該第二柵極線傳輸?shù)囊坏诙艠O信號而導(dǎo)通該信號控制開關(guān),用以接收來自該次像素電路的電荷;
[0020]d)該電荷控制電路接收一組具有不同控制模式的控制信號,并依據(jù)該控制信號的其中一控制模式,儲存來自該次像素電路的該電荷;及
[0021 ] e)該電荷控制電路依據(jù)該控制信號的另一個控制模式,釋放該儲存的電荷。
[0022]本發(fā)明的像素電路及其控制方法與具有該電路的液晶顯示設(shè)備,是在進行多域切換且驅(qū)動極性切換時,先將電荷控制電路儲存的次像素電路的電荷釋放,使得切換后不會受前一幀的電荷影響,即可避免液晶面板暫存的電荷之間電位差過大,而導(dǎo)致顯示畫面出現(xiàn)縱向干擾及閃爍的問題,并達成上述所有的目的。
【專利附圖】
【附圖說明】
[0023]圖1是公知像素電路儲存于電荷暫存電容的電荷極性排列示意圖;
[0024]圖2是圖1儲存于電荷暫存電容的電荷經(jīng)多域切換時的電荷極性排列示意圖;
[0025]圖3是圖1的電荷暫存電容的電荷極性信號曲線圖;
[0026]圖4是圖2的電荷暫存電容的電荷極性信號的曲線圖;
[0027]圖5是本申請的顯示設(shè)備的示意圖;
[0028]圖6是圖5的顯示設(shè)備的驅(qū)動器的示意圖;
[0029]圖7是圖6的驅(qū)動器產(chǎn)生的驅(qū)動信號的曲線圖;
[0030]圖8本申請的液晶像素電路的電路圖;
[0031]圖9是本申請的液晶像素電路控制方法的流程圖;
[0032]圖10是圖6的驅(qū)動器產(chǎn)生的驅(qū)動信號的波形圖;及
[0033]圖11是圖6的驅(qū)動器進行多域切換前及切換后的電荷極性信號曲線圖。
[0034][主要組件附圖標記說明]
[0035]1、2、3、4...電荷排列
[0036]41...電位差
[0037]5...驅(qū)動器
[0038]6...液晶面板
[0039]51...時序控制單元
[0040]52...電壓電平單元
[0041]50...信號反相電路
[0042]61...液晶像素電路
[0043]611...主像素電路
[0044]612...次像素電路
[0045]613...電荷控制電路
[0046]614...信號控制開關(guān)
[0047]621...第一晶體管
[0048]622...第二晶體管
[0049]623...第三晶體管
[0050]624...第四晶體管
[0051]625...第五晶體管
[0052]626...第六晶體管
[0053]630...電荷暫存電容
[0054]631,633...液晶電容
[0055]632、634...儲存電容
[0056]6211、6221、6231、6241、6251、6261...第一端
[0057]6212、6222、6232、6242、6252、6262...第二端
[0058]6213、6223、6233、6243、6253、6263...控制端
[0059]6301、6311、6321、6331、6341...第一電極端
[0060]6302、6312、6322、6332、6342...第二電極端
[0061]SI...第一儲存控制信號
[0062]S2...第二儲存控制信號
[0063]S3...分流控制信號
[0064]Gn...第一柵極線
[0065]Gn+1...第二柵極線
[0066]Dn...數(shù)據(jù)線
【具體實施方式】
[0067]本申請的液晶顯示設(shè)備的內(nèi)部電路,如圖5及圖6所示,主要包括驅(qū)動器5及液晶面板6,其中驅(qū)動器5包括時序控制單元(T-con) 51及電壓電平單元(Level shift) 52,時序控制單元51用以在預(yù)定的工作時間輸出頻率信號(ck)及反相的頻率信號(xck),并由電壓電平單元52接收這些頻率信號以產(chǎn)生控制信號,一并參考圖7所示,其中控制信號包括第一儲存控制信號S1、第二儲存控制信號S2及分流控制信號S3,且在本例中更可設(shè)置反相電路50,用以改變電壓電平單元52接收到的信號相位,令產(chǎn)生的第一儲存控制信號SI及第二儲存控制信號S2的工作時間周期為互補模式,彼此間的相位是呈反相輸出。
[0068]液晶面板6則具有多個液晶像素電路61, —并參考圖8所不,其中液晶像素電路61 分別包括主像素電路(Main Pixel Circuit)611、次像素電路(Sub Pixel Circuit)612、電荷控制電路613及信號控制開關(guān)614,其中電荷控制電路613則包括有第一晶體管621、第二晶體管622、第三晶體管623及電荷暫存電容630,信號控制開關(guān)614則包括有第四晶體管624,主像素電路611則包括有第五晶體管625、液晶電容631及儲存電容632,而次像素電路612亦包括有第六晶體管626、液晶電容633及儲存電容634。
[0069]上述的晶體管均具有第一源/漏極、第二源/漏極與柵極,為方便說明,以下將第一源/漏極用以作為各晶體管的第一端,第二源/漏極用以作為各晶體管的第二端,柵極則用以作為各晶體管的控制端。
[0070]而主像素電路611及次像素電路612分別電性耦接至第一柵極線Gn與數(shù)據(jù)線Dn,且在進行多域切換時次像素電路612儲存的電荷比例與主像素電路611不同,其中主像素電路611與第一柵極線Gn及數(shù)據(jù)線Dn的電性耦接方式,是由第五晶體管625的第一端6251電性耦接數(shù)據(jù)線Dn,用以接收數(shù)據(jù)信號,并由控制端6253接收第一柵極線Gn傳輸?shù)臇艠O脈沖,并依柵極脈沖導(dǎo)通第五晶體管625的第一端6251與第二端6252,以輸出數(shù)據(jù)信號,主像素電路611的液晶電容631及儲存電容632分別具有第一電極端6311、6321與第二電極端6312、6322,而液晶電容631及儲存電容632的第一電極端6311、6321是供電性耦接至一個參考電位,例如分別為對向基板端的共同電壓與數(shù)組基板端的共同電壓,第二電極端6312、6322則是供電性耦接至第五晶體管625的第二端6252,用以接收所輸出的數(shù)據(jù)信號。
[0071]次像素電路612與第一柵極線Gn及數(shù)據(jù)線Dn的電性耦接方式,則是由第六晶體管626的第一端6261電性耦接數(shù)據(jù)線Dn,用以接收數(shù)據(jù)信號,并由控制端6263接收第一柵極線Gn傳輸?shù)臇艠O脈沖,并依柵極脈沖導(dǎo)通第六晶體管626的第一端6261與第二端6262,以輸出數(shù)據(jù)信號,次像素電路612的液晶電容633及儲存電容634分別具有第一電極端6331,6341與第二電極端6332、6342,而液晶電容633及儲存電容634的第一電極端6331、6341是供電性耦接至一個參考電位,例如分別為對向基板端的共同電壓與數(shù)組基板端的共同電壓,第二電極端6332、6342則是供電性耦接至第六晶體管626的第二端6262,用以接收所輸出的數(shù)據(jù)信號。
[0072]信號控制開關(guān)614的第四晶體管624的第一端6241是電性耦接至次像素電路612的第六晶體管626的第二端6262以及電性耦接至次像素電路612的液晶電容633與儲存電容634,控制端6242則電性耦接第二柵極線Gn+Ι,并依據(jù)第二柵極線Gn+Ι傳輸?shù)臇艠O脈沖導(dǎo)通第一端6241及第二端6242,以控制次像素電路612的電荷分享至電荷控制電路613,在本例中,第二柵極線Gn+Ι即第一柵極線GN的下一級柵極線。
[0073]電荷控制電路613的第一晶體管621及第二晶體管622的各第一端6211、6221,均電性耦接至信號控制開關(guān)614的第二端6242,各第二端6212、6222則均電性耦接至電荷暫存電容630,各控制端6213、6223則分別接收第一儲存控制信號S1及第二儲存控制信號S2,并分別依據(jù)接收到的信號導(dǎo)通第一晶體管621的第一端6211與第二端6212,及導(dǎo)通第二晶體管622的第一端6221與第二端6222,在本例中,第一晶體管621及第二晶體管622是分別受第一儲存控制信號S1及第二儲存控制信號S2控制,輪流導(dǎo)通以供交替釋放次像素電路612的電荷至電荷暫存電容630。
[0074]而電荷暫存電容630具有第一電極端6301與第二電極端6302,第一電極端6301是電性耦接至參考電位,例如數(shù)組基板端的共同電壓,第二電極端6302則是電性耦接至第一晶體管621及第二晶體管622的第二端6212、6222,用以接收及暫存來自次像素電路612的電荷。第三晶體管623的第一端6231是電性耦接至電荷暫存電容630的第二電極端6302,第二端6232是電性耦接至參考電位,例如數(shù)組基板端的共同電壓,控制端6233則是接收分流控制信號S3,并依據(jù)分流控制信號S3導(dǎo)通第三晶體管623的第一端6231及第二端6232,使得在進行液晶面板6的多域切換時,便可透過電荷暫存電容630的第三晶體管623,以釋放電荷暫存電容630暫存的電荷。
[0075]請參考圖9所示,其為液晶像素電路的控制方法的流程圖,開始步驟901為提供前述像素電路61,再如步驟902依據(jù)第一柵極線Gn提供的第一柵極信號與數(shù)據(jù)線Dn的數(shù)據(jù)信號,對主像素電路611及次像素電路612進行充電,此時主像素電路611及次像素電路612所儲存的電荷相同,接下來如步驟903,信號控制開關(guān)614的第四晶體管624的控制端6242依據(jù)第二柵極線Gn+Ι傳輸?shù)牡诙艠O脈沖導(dǎo)通第一端6241及第二端6242,并分流次像素電路612的液晶電容633與儲存電容634所儲存的電荷,使得次像素電路612儲存的電荷比例與主像素電路611不同。
[0076]如步驟904,由電荷控制電路613的第一晶體管621及第二晶體管622的各控制端6213,6223分別接收第一儲存控制信號SI及第二儲存控制信號S2,以導(dǎo)通第一晶體管621的第一端6211與第二端6212,或通第二晶體管622的第一端6221與第二端6222,以供儲存次像素電路612分流的電荷于電荷暫存電容630。最后如步驟905,一并參考圖10所示,在釋放該電荷同一幀中,第一儲存控制信號SI及第二儲存控制信號S2轉(zhuǎn)為低準位,使得第一晶體管621及第二晶體管622停止分流電荷,而分流控制信號S3則轉(zhuǎn)為高準位,并提供至第三晶體管623的控制端6233,令第三晶體管623第一端6231及第二端6232導(dǎo)通,以釋放電荷暫存電容630所暫存的電荷。如圖11所示,分別是本申請液晶像素電路進行多域切換前、切換中及切換后的電荷極性信號曲線圖,在進行多域切換前,其驅(qū)動極性為IV,欲進行多域切換時,則將驅(qū)動極性轉(zhuǎn)換為2V+1,在此同時,殘留于暫存電容630的電荷將被釋放并歸零,因此,已進行多域切換的暫存電容630在下一幀時,則如圖11最右側(cè)所示的電荷極性信號曲線,其電荷暫存電容所儲存的電荷之間的電位差已保持在正常范圍內(nèi),使得切換后的顯示畫面不會產(chǎn)生干擾信號,令畫面正常呈現(xiàn)。
[0077]本發(fā)明的液晶像素電路及控制方法與具有該電路的顯示設(shè)備,是在進行液晶畫面的多域切換時,控制電荷控制電路的第三晶體管,并將電荷暫存電容所暫存的電荷釋放,令切換后的電容不儲存殘留電荷,即可有效解決液晶面板暫存的電荷之間電位差過大的問題,以及避免顯示畫面出現(xiàn)縱向干擾及閃爍的問題發(fā)生,并達成上述所有的目的。
【權(quán)利要求】
1.一種像素電路,包括: 一主像素電路,電性耦接一第一柵極線與一數(shù)據(jù)線; 一次像素電路,電性耦接該第一柵極線與該數(shù)據(jù)線; 一電荷控制電路,用以接收多個具有不同控制模式的控制信號,并依據(jù)該些控制信號控制該次像素電路與該電荷控制電路之間的電荷分享機制;及 一信號控制開關(guān),具有一第一端、一第二端及一控制端,其中該第一端系電性耦接該次像素電路,該第二端系電性耦接該電荷控制電路,該控制端電性耦接一第二柵極線并依據(jù)該第二柵極線傳輸?shù)囊粬艠O脈沖,導(dǎo)通該第一端及該第二端,以致能或禁能該次像素電路與該電荷控制電路之間的該電荷分享機制。
2.如權(quán)利要求1所述的像素電路,其中該電荷控制電路包括: 一第一晶體管,具有一第一端、一第二端與一控制端,該第一端系電性稱接至該信號控制開關(guān)的該第二端,用以依據(jù)一第一控制信號導(dǎo)通該第一晶體管的該第一端與該第二端;一第二晶體管,具有一第一端、一第二端與一控制端,該第一端電性耦接至該信號控制開關(guān)的該第二端,用以依據(jù)一第二控制信號導(dǎo)通該第二晶體管的該第一端與該第二端;一電荷暫存電容,具有一第一電極端與一第二電極端,該第一電極端電性稱接至一參考電位,該第二電極端電性耦接至該第一晶體管的該第二端及該第二晶體管的該第二端,用以接收及暫存來自該次像素電路的電荷;及 一第三晶體管,具有一第一端、一第二端與一控制端,該第一端系電性耦接至該電荷暫存電容的該第二電極端,用以依據(jù)一分流控制信號導(dǎo)通該第三晶體管的該第一端與該第二端,以釋放該電荷暫存電容暫存的該電荷。
3.如權(quán)利要求2所述的像素電路,其中該第一晶體管及該第二晶體管系分別受該第一控制信號及該第二控制信號用以交替控制該次像素電路的電荷釋放至該電荷暫存電容。
4.如權(quán)利要求1所述的像素電路,其中該信號控制開關(guān)包括一第四晶體管,具有一第一源/漏極、一第二源/漏極與一柵極,該第一源/漏極用以作為該第一端,該第二源/漏極用以作為該第二端,該柵極用以作為控制端。
5.如權(quán)利要求1所述的像素電路,其中該主像素電路包括: 一第五晶體管,具有一第一端、一第二端及一控制端,該第一端系電性耦接該數(shù)據(jù)線,用以接收一數(shù)據(jù)信號,該控制端系用以接收該第一柵極線傳輸?shù)囊粬艠O脈沖,并依該柵極脈沖導(dǎo)通該第五晶體管的該第一端與該第二端,以輸出該數(shù)據(jù)信號; 一液晶電容,具有一第一電極端與一第二電極端,該第一電極端系電性稱接至一參考電位,該第二電極端系電性耦接至該第五晶體管的該第二端;及 一個儲存電容,具有一第一電極端與一第二電極端,該第一電極端系電性耦接至該參考電位,該第二電極端系電性耦接至該第五晶體管的該第二端。
6.如權(quán)利要求1所述的像素電路,其中該次像素電路包括: 一第六晶體管,具有一第一端、一第二端及一控制端,該第一端系電性耦接該數(shù)據(jù)線,用以接收一數(shù)據(jù)信號,該控制端系接收該第一柵極線傳輸?shù)囊粬艠O脈沖,并依該柵極脈沖導(dǎo)通該第六晶體管的該第一端與該第二端,以輸出該數(shù)據(jù)信號; 一液晶電容,具有一第一電極端與一第二電極端,該第一電極端系電性稱接至一參考電位,該第二電極端系電性耦接至該第六晶體管的該第二端;及 一儲存電容,具有一第一電極端與一第二電極端,該第一電極端系電性耦接至該參考電位,該第二電極端系電性耦接至該第六晶體管的該第二端。
7.如權(quán)利要求6所述的像素電路,其中該信號控制開關(guān)的該第一端系電性耦接至該次像素電路的該第六晶體管的該第二端。
8.如權(quán)利要求1所述的像素電路,其中該第二柵極線為該第一柵極線的下一級柵極線。
9.一種液晶顯示設(shè)備,包括: 一驅(qū)動器,系用以產(chǎn)生一組控制信號; 一液晶面板,該液晶面板具有多個像素電路,該些像素電路分別包括: 一主像素電路,電性耦接一個第一柵極線與一個數(shù)據(jù)線; 一次像素電路,電性耦接該第一柵極線與該數(shù)據(jù)線; 一電荷控制電路,用以接收多個具有不同控制模式的控制信號,并依據(jù)該些控制信號控制該次像素電路與該電荷控制電路之間的電荷分享機制;及 一信號控制開關(guān),具有一第一端、一第二端及一控制端,其中該第一端系電性耦接該次像素電路,該第二端系電性耦接該電荷控制電路,該控制端電性耦接一第二柵極線并依據(jù)該第二柵極線傳輸?shù)囊粬艠O脈沖,導(dǎo)通該第一端及該第二端,以致能或禁能該次像素電路與該電荷控制電路之間的該電荷分享機制。
10.如權(quán)利要求9所述的液晶屏幕,其中該驅(qū)動器包括: 一時序控制單元,用以在一預(yù)定的工作時間輸出一頻率信號及一反相頻率信號;及 一電壓電平單元,用接收該時序控制單元提供的該頻率信號及該反相頻率信號,并產(chǎn)生該些控制信號,其中該控制信號包括一組儲存控制信號及一分流控制信號。
11.如權(quán)利要求10所述的液晶屏幕,其中該電荷控制電路系依據(jù)接收的該些控制信號儲存該次像素電路的電荷,及依據(jù)接收的該分流控制信號釋放所儲存的電荷。
12.—種像素電路的控制方法,包括下列步驟: a)提供一像素電路,包括一主像素電路、一次像素電路、一電荷控制電路及一信號控制開關(guān),該主像素電路及該次像素電路系電性耦接一第一柵極線與一數(shù)據(jù)線,該信號控制開關(guān)系電性耦接該次像素電路與該電荷控制電路之間,并且電性耦接一第二柵極線; b)依據(jù)該第一柵極線的一第一柵極信號,對該主像素電路及次像素電路進行充電; c)依據(jù)該第二柵極線傳輸?shù)囊坏诙艠O信號而導(dǎo)通該信號控制開關(guān),用以接收來自該次像素電路的電荷; d)該電荷控制電路接收一組具有不同控制模式的控制信號,并依據(jù)該控制信號的其中一控制模式,儲存來自該次像素電路的該電荷;及 e)該電荷控制電路依據(jù)該控制信號的另一個控制模式,釋放該儲存的電荷。
13.如權(quán)利要求12所述的控制方法,其中該控制信號包括一第一儲存控制信號與一第二儲存控制信號,該步驟d)更包括該電荷控制電路依據(jù)該第一或該第二儲存控制信號儲存來自該次像素電路的該電荷,其中該第一與該第二儲存控制信號的工作時間周期為互補模式。
14.如權(quán)利要求13所述的控制方法,其中該控制信號更包括一分流控制信號,該步驟e)更包括該電荷控制電路依據(jù)該分流控制信號釋放該儲存的電荷。
15.如權(quán)利要求14所述的控制方法,其中該步驟e)更包括該電荷控制電路的工作時間為一幀,并在釋放該電荷的同一幀,暫停該電荷控制電路儲存該信號控制開關(guān)分流的電荷。
【文檔編號】G09G3/36GK104240671SQ201410531305
【公開日】2014年12月24日 申請日期:2014年10月10日 優(yōu)先權(quán)日:2014年7月7日
【發(fā)明者】吳志偉 申請人:友達光電股份有限公司