專利名稱:集成時(shí)序控制的信號(hào)處理電路及裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種液晶面板,尤其涉及一種集成時(shí)序控制的信號(hào)處理電路及裝置。
背景技術(shù):
目前IXD(Liquid Crystal Display,液晶顯示器)的生產(chǎn)廠家,把 TCON(TimerControl Register,時(shí)序控制)電路部分,集成在IXD屏的電路中,如圖一所示,存在如下缺點(diǎn):由于TCON板,是單獨(dú)的不可缺少的控制電路,需單獨(dú)設(shè)計(jì)一塊電路板來(lái)完成TCON電路,再通過(guò)二根柔性電路板和一根LVDS (Low-Voltage Differential Signaling,低壓差分信號(hào)傳輸)線,分別與前端的信號(hào)處理板和后端的LCD驅(qū)動(dòng)板連接,生產(chǎn)成本較高;若由于TCON電路故障,造成IXD屏不能正常工作,會(huì)因?yàn)門CON部分集成于面板中,造成整機(jī)維修困難;由于與該TCON板連接的IXD驅(qū)動(dòng)板工作于大電流和高電壓,不宜通過(guò)EMC(Electrc)Magnetic Compatibility,電磁兼容性)測(cè)試。因此,如何提供一種生產(chǎn)成本低,維修方便,EMC測(cè)試結(jié)果良好的液晶面板時(shí)序控制電路是需要解決的技術(shù)難題
實(shí)用新型內(nèi)容
有鑒于此,本實(shí)用新型提供一種液晶面板時(shí)序控制電路及其裝置,解決液晶顯示器的時(shí)序控制問(wèn)題。為解決上述問(wèn)題,本實(shí)用新型提供的技術(shù)方案如下:本實(shí)用新型提供了一種集成時(shí)序控制的信號(hào)處理電路,包括圖像處理模塊、時(shí)序控制模塊與屏體端,所述時(shí)序控制模塊連接于所述圖像處理模塊與所述屏體端之間,所述時(shí)序控制模塊接收所述圖像處理模塊的時(shí)鐘數(shù)據(jù),并根據(jù)所述時(shí)鐘數(shù)據(jù)產(chǎn)生時(shí)序信號(hào),通過(guò)所述時(shí)序信號(hào)將所述圖像數(shù)據(jù)發(fā)送至所述屏體端。本實(shí)用新型還提供了一種集成時(shí)序控制的信號(hào)處理裝置,包括所述的信號(hào)處理電路、時(shí)序控制電源、信號(hào)輸入接口與信號(hào)輸出接口,所述信號(hào)處理電路、時(shí)序控制電源、信號(hào)輸入接口與信號(hào)輸出接口均連接至所述信號(hào)處理電路。可以看出,本實(shí)用新型所提供的集成時(shí)序控制的信號(hào)處理電路及裝置生產(chǎn)成本低,維修方便,EMC測(cè)試結(jié)果良好。
為了更清楚地說(shuō)明本實(shí)用新型實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例中所需要使用的附圖作簡(jiǎn)單地介紹。顯而易見(jiàn)地,下面描述中的附圖僅僅是本實(shí)用新型的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來(lái)講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1是本實(shí)用新型的背景技術(shù)示意圖;[0011]圖2是本實(shí)用新型集成時(shí)序控制的信號(hào)處理電路的模塊圖;圖3是本實(shí)用新型集成時(shí)序控制的信號(hào)處理裝置的模塊圖。
具體實(shí)施方式
下面將結(jié)合本實(shí)用新型實(shí)施例中的附圖,對(duì)本實(shí)用新型實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整的描述。顯然,所描述的實(shí)施例僅僅是本實(shí)用新型一部分實(shí)施例,而不是全部的實(shí)施例?;诒緦?shí)用新型中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒(méi)有作出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本實(shí)用新型保護(hù)的范圍。如圖2所示為集成時(shí)序控制的信號(hào)處理電路I的模塊圖。該集成時(shí)序控制的信號(hào)處理電路I包括圖像處理模塊10、時(shí)序控制模塊20與屏體端30,時(shí)序控制模塊20連接于圖像處理模塊10與屏體端30之間,時(shí)序控制模塊20通過(guò)GCLK (全局時(shí)鐘腳)接收?qǐng)D像處理模塊10的時(shí)鐘數(shù)據(jù),并根據(jù)時(shí)鐘數(shù)據(jù)產(chǎn)生時(shí)序信號(hào),通過(guò)時(shí)序信號(hào)將圖像數(shù)據(jù)發(fā)送至屏體端30。屏體端30包括玻璃屏體302、列驅(qū)動(dòng)電路301與行驅(qū)動(dòng)電路303,玻璃屏體302與列驅(qū)動(dòng)電路301與行驅(qū)動(dòng)電路303均電性連接,接收列驅(qū)動(dòng)電路301與行驅(qū)動(dòng)電路303的驅(qū)動(dòng)信號(hào)以完成顯示單元的數(shù)據(jù)更迭。時(shí)序控制模塊20電性連接至行驅(qū)動(dòng)電路303與列驅(qū)動(dòng)電路301,分解 圖像處理模塊10的時(shí)鐘信號(hào)為行控制信號(hào)、列控制信號(hào),并傳輸行控制信號(hào)、列控制信號(hào)至行驅(qū)動(dòng)電路303與列驅(qū)動(dòng)電路301。以控制圖像處理模塊10中的圖像數(shù)據(jù),在玻璃屏體302中相對(duì)應(yīng)的顯色像素的顯示。在本實(shí)施方式中,該集成時(shí)序控制的信號(hào)處理電路I還具有如下功能:高速32位RISC (Reduced Instruction Set Computer,精簡(jiǎn)指令集計(jì)算機(jī))的中央處理器;內(nèi)含MPEG-2,MPEG-4 視頻解碼器;內(nèi)含 PAL/NTSC/SECAM 視頻解調(diào)器;具有 FM,AM,A2,BTSC,EIA-J多種標(biāo)準(zhǔn)的音頻解碼;具有4路(模擬/數(shù)字)音頻輸入和2路主聲道輸出及一路耳機(jī)輸出;具有I2S數(shù)字音頻輸入與輸出;支持HDTVRGB/YPbPr/YCbCr輸入;支持DVI/HDMI/HDCP輸入;具有2D/3D梳狀濾波器;具有單/雙線的8位/10位MINI LVDS(Low-VoltageDifferential Signaling低壓差分信號(hào))輸出;具有可編程的TCON控制信號(hào)發(fā)生器;具有摸擬/數(shù)字VIF信號(hào)解調(diào)器;內(nèi)含512M的DDRI1、13.5x 13.5BGA封裝(200Pin);支持低中頻輸出的硅高頻頭2 ;內(nèi)含增益可達(dá)37dB的中頻放大器;具有超低功耗的待機(jī)PM(電源管理)模式;多達(dá)45個(gè)GPIO 口。如圖3所示為集成時(shí)序控制的信號(hào)處理裝置的模塊圖。該集成時(shí)序控制的信號(hào)處理裝置包括集成時(shí)序控制的信號(hào)處理電路1、時(shí)序控制電源8、信號(hào)輸入接口 3與信號(hào)輸出接口 4,所述信號(hào)處理電路1、時(shí)序控制電源8、信號(hào)輸入接口 3與信號(hào)輸出接口 4均連接至所述信號(hào)處理電路I。時(shí)序控制電源8在信號(hào)處理電路I控制下,輸出LCD6屏需用的各種電壓。信號(hào)輸入接口 3是輸入各種模擬的、數(shù)字的音視頻輸入口。信號(hào)輸出接口 4是模擬的視頻和音頻輸出接口。在本實(shí)施方式中,該集成時(shí)序控制的信號(hào)處理裝置還包括高頻頭2,電性連接至所述信號(hào)處理電路1,在信號(hào)處理電路I的控制下,接收天線的高頻信號(hào),轉(zhuǎn)化為中頻信號(hào)傳輸至所述信號(hào)控制電路。還包括伴音功放5,電性連接至所述信號(hào)處理電路1,放大所述信號(hào)控制電路的音頻信號(hào)。還包括主電源7,電性連接至所述信號(hào)處理電路1、高頻頭2、伴音功放5與時(shí)序控制電源8,根據(jù)所述信號(hào)處理電路I的控制信號(hào)對(duì)所述信號(hào)處理電路1、所述高頻頭2、所述伴音功放5與所述時(shí)序控制電源8供電。在本實(shí)施方式中,該集成時(shí)序控制的信號(hào)處理電路I將輸入的中頻模擬和數(shù)字信號(hào)、YPbPr (色差分量接口 )信號(hào)、CVBS (Composite Video Broadcast Signal,復(fù)合視頻廣播信號(hào))、S-VIDEO(S印arate Video,分離端子輸出)信號(hào);及下列數(shù)字信號(hào):HDMI (HighDefinition Multimedia Interface,數(shù)字化視頻)信號(hào)、電腦信號(hào)、USB (Universal SerialBUS,通用串行總線)信號(hào),進(jìn)行格式變換、自動(dòng)增益控制、2D和3D處理、靜態(tài)和動(dòng)態(tài)降噪處理、GAMMA(軟件測(cè)試)矯正、亮度控制、黑白電平延伸、峰極處理、色調(diào)控制、清晰度控制、彩色瞬態(tài)控制、亮色延時(shí)控制、核化處理等處理后,通過(guò)LVDS控制線,輸出單/雙線的8位/10位MINI LVDS到LCD6接口上;輸出數(shù)字伴音信號(hào)到伴音功放5電路。本實(shí)用新型所提供的集成時(shí)序控制的信號(hào)處理電路及裝置生產(chǎn)成本低,維修方便,EMC測(cè)試結(jié)果良好。對(duì)所公開(kāi)的實(shí)施例的上述說(shuō) 明,使本領(lǐng)域?qū)I(yè)技術(shù)人員能夠?qū)崿F(xiàn)或使用本實(shí)用新型實(shí)施例。對(duì)這些實(shí)施例的多種修改對(duì)本領(lǐng)域的專業(yè)技術(shù)人員來(lái)說(shuō)將是顯而易見(jiàn)的,本文中所定義的一般原理可以在不脫離本實(shí)用新型實(shí)施例的精神或范圍的情況下,在其他實(shí)施例中實(shí)現(xiàn)。因此,本實(shí)用新型實(shí)施例將不會(huì)被限制于本文所示的這些實(shí)施例,而是要符合與本文所公開(kāi)的原理和新穎特點(diǎn)相一致的最寬的范圍。以上僅為本實(shí)用新型實(shí)施例的較佳實(shí)施例而已,并不用以限制本實(shí)用新型實(shí)施例,凡在本實(shí)用新型實(shí)施例的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本實(shí)用新型實(shí)施例的保護(hù)范圍之內(nèi)。
權(quán)利要求1.一種集成時(shí)序控制的信號(hào)處理電路,其特征在于:包括圖像處理模塊、時(shí)序控制模塊與屏體端,所述時(shí)序控制模塊連接于所述圖像處理模塊與所述屏體端之間,所述時(shí)序控制模塊接收所述圖像處理模塊的時(shí)鐘數(shù)據(jù),并根據(jù)所述時(shí)鐘數(shù)據(jù)產(chǎn)生時(shí)序信號(hào),通過(guò)所述時(shí)序信號(hào)將所述時(shí)鐘數(shù)據(jù)發(fā)送至所述屏體端。
2.根據(jù)權(quán)利要求1所述的集成時(shí)序控制的信號(hào)處理電路,其特征在于:所述屏體端包括玻璃屏體、列驅(qū)動(dòng)電路與行驅(qū)動(dòng)電路,所述玻璃屏體與所述列驅(qū)動(dòng)電路與所述行驅(qū)動(dòng)電路均電性連接,接收所述列驅(qū)動(dòng)電路與所述行驅(qū)動(dòng)電路的驅(qū)動(dòng)信號(hào)以完成顯示單元的數(shù)據(jù)更迭。
3.根據(jù)權(quán)利要求2所述的集成時(shí)序控制的信號(hào)處理電路,其特征在于:所述時(shí)序控制模塊電性連接至所述行驅(qū)動(dòng)電路與所述列驅(qū)動(dòng)電路,根據(jù)時(shí)序的要求,產(chǎn)生行控制信號(hào)、列控制信號(hào)及相應(yīng)的 電壓,并傳輸所述行控制信號(hào)、列控制信號(hào)至所述行驅(qū)動(dòng)電路與所述列驅(qū)動(dòng)電路。
4.一種集成時(shí)序控制的信號(hào)處理裝置,其特征在于:包括權(quán)利要求1至3任一項(xiàng)所述的信號(hào)處理電路、時(shí)序控制電源、信號(hào)輸入接口與信號(hào)輸出接口,所述信號(hào)處理電路、時(shí)序控制電源、信號(hào)輸入接口與信號(hào)輸出接口均連接至所述信號(hào)處理電路。
5.根據(jù)權(quán)利要求4所述的集成時(shí)序控制的信號(hào)處理裝置,其特征在于:還包括高頻頭,電性連接至所述信號(hào)處理電路,接收天線的高頻信號(hào),轉(zhuǎn)化為中頻信號(hào)傳輸至所述信號(hào)控制電路。
6.根據(jù)權(quán)利要求5所述的集成時(shí)序控制的信號(hào)處理裝置,其特征在于:還包括伴音功放,電性連接至所述信號(hào)處理電路,放大所述信號(hào)控制電路的音頻信號(hào)。
7.根據(jù)權(quán)利要求6所述的集成時(shí)序控制的信號(hào)處理裝置,其特征在于:還包括主電源,電性連接至所述信號(hào)處理電路、高頻頭、伴音功放與時(shí)序控制電源,根據(jù)所述信號(hào)處理電路的控制信號(hào)對(duì)所述信號(hào)處理電路、所述高頻頭、所述伴音功放與所述時(shí)序控制電源供電。
專利摘要本實(shí)用新型提供了一種集成時(shí)序控制的信號(hào)處理電路,包括圖像處理模塊、時(shí)序控制模塊與屏體端,時(shí)序控制模塊連接于圖像處理模塊與屏體端之間,時(shí)序控制模塊接收?qǐng)D像處理模塊的時(shí)鐘數(shù)據(jù),并根據(jù)時(shí)鐘數(shù)據(jù)產(chǎn)生時(shí)序信號(hào),通過(guò)時(shí)序信號(hào)將時(shí)鐘數(shù)據(jù)發(fā)送至屏體端。本實(shí)用新型還提供了一種集成時(shí)序控制的信號(hào)處理裝置。本實(shí)用新型所提供的集成時(shí)序控制的信號(hào)處理電路及其裝置,生產(chǎn)成本低,維修方便,EMC測(cè)試結(jié)果良好。
文檔編號(hào)G09G3/36GK203134331SQ201220676700
公開(kāi)日2013年8月14日 申請(qǐng)日期2012年12月7日 優(yōu)先權(quán)日2012年12月7日
發(fā)明者龍紹輝, 劉紅兵, 鄒春友, 王呂煩, 吳振海 申請(qǐng)人:深圳市芯智科技有限公司