專(zhuān)利名稱(chēng):液晶驅(qū)動(dòng)電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種液晶驅(qū)動(dòng)電路。
背景技術(shù):
一般而言,在段顯示方式或單純矩陣驅(qū)動(dòng)方式的液晶面板中,將公共信號(hào)以及段信號(hào)分別提供給公共電極以及段電極,根據(jù)兩個(gè)電極之間的電壓(電位差)控制點(diǎn)亮或者熄滅。在這些液晶面板中,通過(guò)進(jìn)行時(shí)分驅(qū)動(dòng)能夠顯示比液晶驅(qū)動(dòng)用IC的輸出端子數(shù)更多的段(像素)。例如,在公共電極數(shù)m、段電極數(shù)η的液晶面板中,通過(guò)進(jìn)行1/m占空比驅(qū)動(dòng),能夠顯示最大mXn個(gè)段。另外,在時(shí)分驅(qū)動(dòng)中,進(jìn)行1/S偏置驅(qū)動(dòng),各信號(hào)能取(S+1) 個(gè)電位。例如,在專(zhuān)利文獻(xiàn)1的圖4中,公開(kāi)了一種用于1/3偏置驅(qū)動(dòng)的LCD驅(qū)動(dòng)電源電路。在此,分別在圖7以及圖8中表示進(jìn)行時(shí)分驅(qū)動(dòng)的一般液晶驅(qū)動(dòng)電路的結(jié)構(gòu)以及動(dòng)作的一例。如圖7所示,向公共信號(hào)輸出電路5以及段信號(hào)輸出電路7除了提供高電位側(cè)以及低電位側(cè)的電源電位VDD以及VSS之外,還提供以電阻Rl至R3對(duì)電源電壓V0(= VDD-VSS)進(jìn)行分壓后的中間電位Vl以及V2。因此,在該液晶驅(qū)動(dòng)電路中,進(jìn)行1/3偏置驅(qū)動(dòng)(S = 3)。另外,圖8表示進(jìn)行1/4占空比驅(qū)動(dòng)(m = 4)的液晶驅(qū)動(dòng)電路的動(dòng)作。如圖8所示,公共信號(hào)COMi (1彡i彡m),在一個(gè)周期TO中,在1/4周期期間取電源電位、在3/4周期期間取中間電位,并分別將波形每次移位1/4周期。另一方面,段信號(hào)SEGj(l < j Sn),取與供給該信號(hào)的段電極對(duì)應(yīng)的4個(gè)段的點(diǎn)亮或者熄滅所相應(yīng)的電位。這樣,通過(guò)采用1/m占空比、1/S偏置的驅(qū)動(dòng)方式能夠顯示比液晶驅(qū)動(dòng)用IC的輸出端子數(shù)更多的段。專(zhuān)利文獻(xiàn)1 JP特開(kāi)平10-10491號(hào)公報(bào)然而,供給公共信號(hào)COMi的公共電極與供給段信號(hào)SEGj的段電極,經(jīng)由液晶會(huì)產(chǎn)生電容耦合,因此有可能因一方信號(hào)的電位變化而對(duì)另一方信號(hào)產(chǎn)生須狀的尖峰噪聲 (spike noise)。因此,在如圖7所示的液晶驅(qū)動(dòng)電路中,與專(zhuān)利文獻(xiàn)1的圖4同樣地,采用電容器Cl以及C2作為穩(wěn)定化電容,來(lái)吸收尖峰噪聲,使中間電位Vl以及V2穩(wěn)定化。并且, 如圖9所示,采用由運(yùn)算放大器(operational amplifier) OPl以及0P2分別構(gòu)成的電壓跟隨電路,使中間電位Vl以及V2穩(wěn)定化的液晶驅(qū)動(dòng)電路也是公知的。然而,由于作為穩(wěn)定化電容而采用的電容器的電容,與液晶面板相應(yīng)地需要有足夠大,因而通常作為外置部件,電路基板的安裝面積會(huì)增大。另一方面,構(gòu)成電壓跟隨電路的運(yùn)算放大器的輸出阻抗需要足夠小,因而消耗電流會(huì)增大。并且,在輸出阻抗足夠小的情況下,如圖10所示,也會(huì)有尖峰噪聲Sp沒(méi)有被充分吸收,液晶面板中產(chǎn)生余像等顯示不良的情況。因此,為了確保良好的顯示品質(zhì),液晶驅(qū)動(dòng)電路的消耗電流與電路基板的安裝面積處于一種折中(trade off)的關(guān)系。
發(fā)明內(nèi)容
主要用于解決上述問(wèn)題的本發(fā)明的液晶驅(qū)動(dòng)電路,其特征在于,包含多個(gè)電阻, 其串聯(lián)連接在第一電位與比第一電位低的第二電位之間;一個(gè)以上的電壓跟隨電路,其對(duì)在上述多個(gè)電阻的連接點(diǎn)產(chǎn)生的、處于上述第一電位與上述第二電位之間的一個(gè)以上的中間電位分別進(jìn)行阻抗變換后輸出;公共信號(hào)輸出電路,其將取上述第一電位、上述第二電位、或者上述中間電位的公共信號(hào)分別以規(guī)定的順序提供給液晶面板的公共電極;以及段信號(hào)輸出電路,其根據(jù)上述公共信號(hào),將取上述第一電位、上述第二電位、或者上述中間電位的段信號(hào)提供給上述液晶面板的段電極,上述段信號(hào)輸出電路,至少在上述段信號(hào)的電位以所能取的最大電位差而變化的情況下,使上述段信號(hào)的電位呈斜坡?tīng)钭兓?。關(guān)于本發(fā)明的其他特征,根據(jù)附圖以及本說(shuō)明書(shū)的記載能夠明了。根據(jù)本發(fā)明,能夠既確保良好的顯示品質(zhì),又同時(shí)抑制液晶驅(qū)動(dòng)電路的消耗電流以及電路基板的安裝面積。
圖1是表示公共信號(hào)輸出電路1以及段信號(hào)輸出電路3的具體結(jié)構(gòu)一例的電路框圖。圖2是表示本發(fā)明的一個(gè)實(shí)施方式的液晶驅(qū)動(dòng)電路整體結(jié)構(gòu)的概略的電路框圖。圖3是說(shuō)明本發(fā)明的一個(gè)實(shí)施方式的液晶驅(qū)動(dòng)電路的動(dòng)作的圖。圖4表示電流供給電路的另一結(jié)構(gòu)例的電路框圖。圖5是表示液晶驅(qū)動(dòng)電路的驅(qū)動(dòng)方式的另一例的圖。圖6是表示液晶驅(qū)動(dòng)電路的驅(qū)動(dòng)方式的又一例的圖。圖7是表示具備外置電容器的一般液晶驅(qū)動(dòng)電路的結(jié)構(gòu)例的電路框圖。圖8是說(shuō)明如圖7所示的液晶驅(qū)動(dòng)電路的動(dòng)作的圖。圖9是表示具備電壓跟隨電路的一般液晶驅(qū)動(dòng)電路的結(jié)構(gòu)例的電路框圖。圖10是說(shuō)明圖9所示的液晶驅(qū)動(dòng)電路的動(dòng)作的圖。(符號(hào)說(shuō)明)1、5公共信號(hào)輸出電路3、7段信號(hào)輸出電路9 液晶面板10、30斜坡波形生成電路20、40輸出選擇電路Rl R3 電阻C1、C2 電容器0P1、0P2 運(yùn)算放大器(operational amplifier)Rll 電阻IS12 電流源T1UT13 PMOS(P溝道型金屬氧化膜半導(dǎo)體)晶體管
T12、T14 NMOS (N溝道型金屬氧化膜半導(dǎo)體)晶體管M2UM22多路復(fù)用器(選擇電路)IS3U IS32 電流源T3UT33 PMOS (P溝道型金屬氧化膜半導(dǎo)體)晶體管T32、T34 NMOS (N溝道型金屬氧化膜半導(dǎo)體)晶體管M4UM42多路復(fù)用器(選擇電路)IS311 IS314、IS321 IS324 電流源Τ311 Τ314 PMOS (P溝道型金屬氧化膜半導(dǎo)體)晶體管0311 0314 OR電路(邏輯或電路)Τ321 Τ3Μ NMOS (N溝道型金屬氧化膜半導(dǎo)體)晶體管Α321 Α324 AND電路(邏輯與電路)SR設(shè)定寄存器
具體實(shí)施例方式根據(jù)本說(shuō)明書(shū)以及附圖的記載,至少以下事項(xiàng)將會(huì)明了。(液晶驅(qū)動(dòng)電路整體結(jié)構(gòu)的概略)以下,參照?qǐng)D2,對(duì)本發(fā)明的一個(gè)實(shí)施方式的液晶驅(qū)動(dòng)電路整體結(jié)構(gòu)的概略進(jìn)行說(shuō)明。如圖2所示的液晶驅(qū)動(dòng)電路,是用于驅(qū)動(dòng)液晶面板9的電路,其結(jié)構(gòu)包含電阻Rl 至R3 ;運(yùn)算放大器0P1、0P2 ;公共信號(hào)輸出電路1 ;以及段信號(hào)輸出電路3。將電阻Rl至R3依次串聯(lián)連接。并且,電阻Rl的一端與高電位側(cè)的電源電位 VDD(第一電位)連接,電阻R3的一端與低電位側(cè)的電源電位VSS(第二電位)連接。運(yùn)算放大器OPl的同相輸入端與電阻Rl以及R2的連接點(diǎn)連接,反相輸入端與輸出端連接,構(gòu)成電壓跟隨電路。另外,運(yùn)算放大器0P2的同相輸入端與電阻R2以及R3的連接點(diǎn)連接,反相輸入端與輸出端連接,構(gòu)成電壓跟隨電路。對(duì)公共信號(hào)輸出電路1以及段信號(hào)輸出電路3都供給電源電位VDD以及VSS、和從運(yùn)算放大器OPl以及0P2分別輸出的中間電位Vl以及V2。并且,從公共信號(hào)輸出電路1 輸出的公共信號(hào)COMl至COMm被分別提供給液晶面板9的m個(gè)公共電極(未圖示)。另一方面,從段信號(hào)輸出電路3輸出的段信號(hào)SEGl至SE&i被分別提供給液晶面板9的η個(gè)段電極(未圖示)。(公共信號(hào)輸出電路以及段信號(hào)輸出電路的結(jié)構(gòu))以下,參照?qǐng)D1針對(duì)公共信號(hào)輸出電路1以及段信號(hào)輸出電路3的進(jìn)一步具體的結(jié)構(gòu)進(jìn)行說(shuō)明。另外,圖1僅表示將公共信號(hào)輸出電路1中的任意一個(gè)公共信號(hào) COMi (1彡i彡m)輸出的電路、將段信號(hào)輸出電路3中的任意一個(gè)段信號(hào)SEGj (1彡j彡η) 輸出的電路。公共信號(hào)輸出電路1由斜坡(ramp)波形生成電路10和輸出選擇電路20構(gòu)成。斜坡波形生成電路10,其結(jié)構(gòu)包含電阻Rl 1 ;電流源IS12 ;PMOS (P-channe 1 Metal-Oxide Semiconductor :P溝道型金屬氧化膜半導(dǎo)體)晶體管Til、T13 ;以及 NM0S(N-channel MOS :N溝道型金屬氧化膜半導(dǎo)體)晶體管T12、T14。另外,電流源IS12由例如向柵極施加規(guī)定的偏置電壓的NMOS晶體管構(gòu)成。將與電源電位VDD連接的電阻Rl 1、晶體管Til、T12、以及與電源電位V22連接的電流源IS12,依次串聯(lián)連接,相當(dāng)于第一電流供給電路。另外,向晶體管Tll以及T12的柵極分別輸入時(shí)鐘信號(hào)Sll以及S12。晶體管T13的源極與電源電位VDD連接,漏極與晶體管Tll以及T12的連接點(diǎn)連接,向柵極輸入時(shí)鐘信號(hào)S13。并且,晶體管T14的源極與電源電位VSS連接,漏極與晶體管 Tll以及T12的連接點(diǎn)連接,向柵極輸入時(shí)鐘信號(hào)S14。輸出選擇電路20,其結(jié)構(gòu)包含多路復(fù)用器(multiplexer)(選擇電路)M21以及 M22。另外,雙輸入單輸出的多路復(fù)用器M21以及M22,分別由例如2個(gè)模擬開(kāi)關(guān)構(gòu)成。向多路復(fù)用器M22的選擇控制輸入端輸入時(shí)鐘信號(hào)S22。并且,與時(shí)鐘信號(hào)S22的低電平以及高電平對(duì)應(yīng)的數(shù)據(jù)輸入端,分別與中間電位Vl以及V2連接。向多路復(fù)用器M21的選擇控制輸入端輸入時(shí)鐘信號(hào)S21。并且,與時(shí)鐘信號(hào)S21的低電平對(duì)應(yīng)的數(shù)據(jù)輸入端,與多路復(fù)用器M22的輸出端連接,與高電平對(duì)應(yīng)的數(shù)據(jù)輸入端, 與晶體管Tll以及T12的連接點(diǎn)連接。并且,從多路復(fù)用器M21輸出公共信號(hào)COMi。段信號(hào)輸出電路3由斜坡波形生成電路30和輸出選擇電路40構(gòu)成。斜坡波形生成電路30,其結(jié)構(gòu)包含電流源IS31、IS32 ;PMOS晶體管T31、T33 ;以及NMOS晶體管T32、T34。另外,電流源IS31以及IS32,由例如向柵極分別施加規(guī)定的偏置電壓的PMOS晶體管以及NMOS晶體管構(gòu)成。將與電源電位VDD連接的電流源IS31、晶體管Τ31、Τ32、以及與電源電位VSS連接的電流源IS32,依次串聯(lián)連接,相當(dāng)于第二電流供給電路。并且,向晶體管Τ31以及Τ32的柵極分別輸入時(shí)鐘信號(hào)S31以及S32。晶體管Τ33的源極與電源電位VDD連接,漏極與晶體管Τ31以及Τ32的連接點(diǎn)連接,向柵極輸入時(shí)鐘信號(hào)S33。另外,晶體管Τ34的源極與電源電位VSS連接,漏極與晶體管 Τ31以及Τ32的連接點(diǎn)連接,向柵極輸入時(shí)鐘信號(hào)S34。輸出選擇電路40,其結(jié)構(gòu)包含多路復(fù)用器Μ41以及Μ42。另外,雙輸入單輸出的多路復(fù)用器Μ41以及Μ42,由例如2個(gè)模擬開(kāi)關(guān)構(gòu)成。與多路復(fù)用器Μ22同樣地,向多路復(fù)用器Μ42的選擇控制輸入端輸入時(shí)鐘信號(hào) S22。并且,與時(shí)鐘信號(hào)S22的低電平以及高電平對(duì)應(yīng)的數(shù)據(jù)輸入端,與多路復(fù)用器Μ22相反地,分別與中間電位V2以及Vl連接。向多路復(fù)用器Μ41的選擇控制輸入端輸入時(shí)鐘信號(hào)S41。并且,與時(shí)鐘信號(hào)S41的低電平對(duì)應(yīng)的數(shù)據(jù)輸入端與多路復(fù)用器Μ42的輸出連接,與高電平對(duì)應(yīng)的數(shù)據(jù)輸入端與晶體管Τ31以及Τ32的連接點(diǎn)連接。并且,從多路復(fù)用器Μ41輸出段信號(hào)SEGj。(液晶驅(qū)動(dòng)電路的動(dòng)作)以下,適當(dāng)?shù)貐⒄請(qǐng)D1至圖3針對(duì)本實(shí)施方式的液晶驅(qū)動(dòng)電路的動(dòng)作進(jìn)行說(shuō)明。電阻Rl至R3,對(duì)電源電壓VO ( = VDD-VSS)進(jìn)行分壓。并且,由運(yùn)算放大器OPl 構(gòu)成的電壓跟隨電路,對(duì)在電阻Rl以及R2的連接點(diǎn)產(chǎn)生的中間電位Vl進(jìn)行阻抗變換后輸出。另一方面,由運(yùn)算放大器0Ρ2構(gòu)成的電壓跟隨電路,對(duì)在電阻R2以及R3的連接點(diǎn)產(chǎn)生的中間電位V2進(jìn)行阻抗變換后輸出。另外,作為電阻Rl至R3,一般采用電阻值相等的電阻。因此,VDD-Vl = V1-V2 =V2-VSS = 1/3V0,該液晶驅(qū)動(dòng)電路進(jìn)行1/3偏置驅(qū)動(dòng)。在此,參照?qǐng)D3,針對(duì)該液晶驅(qū)動(dòng)電路進(jìn)行1/4占空比驅(qū)動(dòng)(m = 4)的情況下的公共信號(hào)輸出電路1以及段信號(hào)輸出電路3的具體動(dòng)作的一例進(jìn)行說(shuō)明。另外,圖3表示如圖1所示的公共信號(hào)輸出電路1輸出公共信號(hào)COMl的情況下的動(dòng)作,在輸出公共信號(hào)COM2至COM4的情況下,成為分別將公共信號(hào)COMl的波形每次移位 1/4周期后的波形。并且,段信號(hào)SEGj,表示與該信號(hào)對(duì)應(yīng)的4個(gè)段中、與公共信號(hào)COM2以及COM3對(duì)應(yīng)的2個(gè)段點(diǎn)亮,與公共信號(hào)COMl以及COM4對(duì)應(yīng)的2個(gè)段熄滅的情況下的波形。首先,針對(duì)公共信號(hào)輸出電路1的動(dòng)作進(jìn)行說(shuō)明。時(shí)鐘信號(hào)S21是1/4占空比的時(shí)鐘信號(hào),該信號(hào)的高電平期間,表示選擇與公共信號(hào)COMl對(duì)應(yīng)的η個(gè)段的期間。因此,在公共信號(hào)輸出電路1輸出公共信號(hào)COM2至COM4的情況下,分別將時(shí)鐘信號(hào)S21的波形每次移位1/4周期。以下,將選擇了與公共信號(hào)COMi 對(duì)應(yīng)的η個(gè)段的期間以及沒(méi)有選擇的期間,分別稱(chēng)作公共信號(hào)COMi的選擇期間以及非選擇期間。時(shí)鐘信號(hào)S22,是一個(gè)周期與各公共信號(hào)的選擇期間相等的1/2占空比的時(shí)鐘信號(hào)。并且,時(shí)鐘信號(hào)Sll以及S12都是時(shí)鐘信號(hào)S22的反相信號(hào)。進(jìn)而,時(shí)鐘信號(hào)S13,是僅下降沿比時(shí)鐘信號(hào)Sll延遲了規(guī)定延遲期間的時(shí)鐘信號(hào),時(shí)鐘信號(hào)S14,是僅上升沿比時(shí)鐘信號(hào)S12延遲了規(guī)定延遲期間的時(shí)鐘信號(hào)。當(dāng)時(shí)鐘信號(hào)S21變成高電平,處于公共信號(hào)COMl的選擇期間時(shí),從多路復(fù)用器Μ21 輸出的公共信號(hào)COMl的電位,成為晶體管Tll以及Τ12的連接點(diǎn)的電位。同時(shí),時(shí)鐘信號(hào) SlU S12以及S14變成低電平,晶體管Tll導(dǎo)通,晶體管Τ12以及Τ14截止,因此公共信號(hào) COMl的電位成為電源電位VDD。另外,時(shí)鐘信號(hào)S13比時(shí)鐘信號(hào)Sll延遲了規(guī)定延遲期間成為低電平,晶體管Τ13 導(dǎo)通,因此輸出阻抗變得足夠小。在公共信號(hào)COMl的選擇期間,若時(shí)鐘信號(hào)Sll至S13同時(shí)變成高電平,則晶體管 Tll以及Τ13截止,晶體管Τ12導(dǎo)通。因此,從電流源IS12向液晶面板9的公共電極供給與第一恒定電流信號(hào)相當(dāng)?shù)墓嚯娏?sink current),作為公共信號(hào)COMl。并且,公共信號(hào) COMl的電位,因該灌電流而呈斜坡?tīng)钕陆岛蟪蔀殡娫措娢籚SS,成為從電源電位VDD下降至電源電位VSS的斜坡波形Ral。另外,時(shí)鐘信號(hào)S14比時(shí)鐘信號(hào)S12延遲了規(guī)定延遲期間成為高電平,晶體管T14 導(dǎo)通,因此輸出阻抗變得足夠小。另外,該延遲期間,是按照至少在公共信號(hào)COMl的電位到達(dá)電源電位VSS之后,時(shí)鐘信號(hào)S14變成高電平的方式而設(shè)定的。當(dāng)時(shí)鐘信號(hào)S21變成低電平,處于公共信號(hào)COMl的非選擇期間時(shí),公共信號(hào)COMl 的電位成為多路復(fù)用器M22的輸出電位。同時(shí),由于時(shí)鐘信號(hào)S22成為高電平,因此公共信號(hào)COMl的電位成為中間電位V2。在公共信號(hào)COMl的非選擇期間,當(dāng)時(shí)鐘信號(hào)S22變成低電平時(shí),公共信號(hào)COMl的電位成為中間電位VI。因此,在公共信號(hào)COMl的非選擇期間,公共信號(hào)COMl的電位,根據(jù)時(shí)鐘信號(hào)S22的電平而交替地成為中間電位V2或Vl。按照以上所述,公共信號(hào)輸出電路1,至少在公共信號(hào)COMl的電位從電源電位VDD 下降至電源電位VSS的情況下,使其呈斜坡?tīng)钭兓?br>
另外,由圖3可知,在該驅(qū)動(dòng)方式中,公共信號(hào)COMl的電位不會(huì)從電源電位VSS上升至電源電位VDD。因此,斜坡波形生成電路10,僅含有與電源電位VSS連接的電流源IS12, 作為電流源。接著,針對(duì)段信號(hào)輸出電路3的動(dòng)作進(jìn)行說(shuō)明。段信號(hào)S41的高電平期間,表示與段信號(hào)SEGj對(duì)應(yīng)的4個(gè)段中點(diǎn)亮的段所對(duì)應(yīng)的公共信號(hào)COMi的選擇期間。如上述,由于該4個(gè)段中與公共信號(hào)COM2以及COM3對(duì)應(yīng)的2 個(gè)段點(diǎn)亮,因此時(shí)鐘信號(hào)S41在公共信號(hào)COM2以及COM3的選擇期間成為高電平。時(shí)鐘信號(hào)S31以及S32都是與時(shí)鐘信號(hào)S22相同的信號(hào)。并且,時(shí)鐘信號(hào)S33是僅下降沿比時(shí)鐘信號(hào)S31延遲了規(guī)定延遲期間的時(shí)鐘信號(hào),時(shí)鐘信號(hào)S34是僅上升沿比時(shí)鐘信號(hào)S32延遲了規(guī)定延遲期間的時(shí)鐘信號(hào)。在公共信號(hào)COMl以及COM4的選擇期間,時(shí)鐘信號(hào)S41成為低電平。因此,從多路復(fù)用器M41輸出的段信號(hào)SEGj的電位成為多路復(fù)用器M42的輸出電位,在時(shí)鐘信號(hào)S22為高電平期間,成為中間電位Vl,在時(shí)鐘信號(hào)S22成為低電平期間,成為中間電位V2。當(dāng)處于公共信號(hào)COM2的選擇期間時(shí),時(shí)鐘信號(hào)S41成為高電平,段信號(hào)SEGj的電位成為晶體管T31以及T32的連接點(diǎn)的電位。同時(shí),時(shí)鐘信號(hào)S31至S33成為高電平,晶體管T31以及T33截止,晶體管T32導(dǎo)通。因此,從電流源IS32向液晶面板9的段電極供給灌電流作為段信號(hào)SEGj。并且,段信號(hào)SEGj的電位,因該灌電流而呈斜坡?tīng)钕陆岛蟪蔀殡娫措娢籚SS,成為從中間電位V2下降至電源電位VSS的斜坡波形Ra2。并且,由于時(shí)鐘信號(hào)S34比時(shí)鐘信號(hào)S32延遲了規(guī)定的延遲期間成為高電平,晶體管T34導(dǎo)通,因此輸出阻抗變得足夠小。另外,該延遲期間,是按照至少在段信號(hào)SEGj的電位到達(dá)電源電位VSS之后,時(shí)鐘信號(hào)S34成為高電平的方式而設(shè)定的。在公共信號(hào)COM2的選擇期間,當(dāng)時(shí)鐘信號(hào)S31、S32、以及S34同時(shí)成為低電平時(shí), 晶體管T31導(dǎo)通,晶體管T32以及T34截止。因此,從電流源IS31向液晶面板9的段電極供給拉電流(source current)作為段信號(hào)SEGj。并且,段信號(hào)SEGj的電位,因該拉電流而呈斜坡?tīng)钌仙蟪蔀殡娫措妷篤DD,成為從電源電位VSS上升至電源電位VDD的斜坡波形 Ra30另外,時(shí)鐘信號(hào)S33比時(shí)鐘信號(hào)S31延遲了規(guī)定延遲期間成為低電平,晶體管T33 導(dǎo)通,因此輸出阻抗變得足夠小。另外,該遲延期間,是按照至少在段信號(hào)SEGj的電位到達(dá)電源電位VDD之后時(shí)鐘信號(hào)S33成為低電平的方式而設(shè)定的。當(dāng)處于公共信號(hào)COM3的選擇期間時(shí),時(shí)鐘信號(hào)S31至S33同時(shí)成為高電平,晶體管T31以及T33截止,晶體管T32導(dǎo)通。因此,從電流源IS32向液晶面板9的段電極供給灌電流作為段信號(hào)SEGj。并且,段信號(hào)SEGj的電位,因該灌電流而呈斜坡?tīng)钕陆岛蟪蔀殡娫措娢籚SS,成為從電源電位VDD下降至電源電位VSS的斜坡波形Ra4。另外,時(shí)鐘信號(hào)S34比時(shí)鐘信號(hào)S32延遲了規(guī)定延遲期間成為高電平,晶體管T34 導(dǎo)通,因此輸出阻抗變得足夠小。在公共信號(hào)COM3的選擇期間,時(shí)鐘信號(hào)S31、S32以及S34同時(shí)成為低電平的情況下的動(dòng)作,與公共信號(hào)COM2的選擇期間的情況同樣。因此,段信號(hào)SEGj的電位,與斜坡波形Ra3同樣地,成為從電源電位VSS上升至電源電位VDD的斜坡波形Ra5。按照以上所示,段信號(hào)輸出電路3,至少在段信號(hào)SEGj的電位從電源電位VDD下降至電源電位VSS的情況下或者從電源電位VSS上升至電源電位VDD的情況下,使之呈斜坡?tīng)钭兓?。另外,為了?shí)現(xiàn)該功能,本實(shí)施方式中,段信號(hào)輸出電路3,在段信號(hào)SEGj的電位下降至電源電位VSS的情況下、或者上升至電源電位VDD的情況下,使之呈斜坡?tīng)钭兓R虼?,段信?hào)SEGj的電位除了以電源電壓VO的電位差呈斜坡?tīng)町a(chǎn)生變化以外,有些情況下也如斜坡波形Ra2所示那樣以1/3V0( = V2-VSS)的電位差呈斜坡?tīng)町a(chǎn)生變化。另外,在本實(shí)施方式中,從電流源IS31供給的拉電流以及從電流源IS32供給的灌電流,作為段信號(hào)SEGj,都相當(dāng)于第二恒定電流信號(hào)。按照這樣,本實(shí)施方式的液晶驅(qū)動(dòng)電路,至少在公共信號(hào)COMi以及段信號(hào)SEGj的電位以電源電壓VO的電位差產(chǎn)生變化的情況下,使之呈斜坡?tīng)钭兓?。即,在信?hào)的電位以最大電位差產(chǎn)生變化的情況下,設(shè)置上升時(shí)間和下降時(shí)間,使壓擺率(Slew rate)降低。因此,即使運(yùn)算放大器的輸出阻抗,與圖9以及圖10所示的液晶驅(qū)動(dòng)電路的情況相同,也會(huì)如圖3所示,能夠使尖峰噪聲Sp的大小以及收斂時(shí)間變小。因此,能夠既確保良好的顯示品質(zhì),又同時(shí)抑制消耗電流以及電路基板的安裝面積。另外,代替使公共信號(hào)COMi以及段信號(hào)SEGj成為斜坡波形,也可以采用RC濾波器使高頻分量衰減,從而使壓擺率降低。然而,在采用RC濾波器的情況下,即使上升或者下降之后的壓擺率與斜坡波形相同,由于達(dá)到電源電壓VDD或VSS的時(shí)間變長(zhǎng),因此有些情況下液晶面板中會(huì)產(chǎn)生閃爍等顯示不良。(電流供給電路的其他結(jié)構(gòu)例)在上述實(shí)施方式中,公共信號(hào)COMi以及段信號(hào)SEGj的斜坡波形,是與從電流源 IS12、IS31、以及IS32供給的電流相應(yīng)的坡度。因此,通過(guò)使該供給的電流的電流值為可變,從而能夠?qū)π逼聽(tīng)畹钠露冗M(jìn)行變更。作為一例,圖4示出如下結(jié)構(gòu)采用4個(gè)與斜坡波形生成電路30中的第二電流供給電路相當(dāng)?shù)碾娐?,能夠根?jù)在設(shè)定寄存器SR中存儲(chǔ)的電流值設(shè)定信息(Gl、G2、G3、G4), 對(duì)斜坡波形的坡度進(jìn)行變更。將與電源電位VDD連接的電流源IS311、晶體管T311、T321、以及與電源電位VSS 連接的電流源IS321,依次串聯(lián)連接,相當(dāng)于一個(gè)第二電流供給電路。并且,向晶體管T311 的柵極輸入OR電路(邏輯或電路)0311的輸出信號(hào),該OR電路0311中輸入了時(shí)鐘信號(hào)S31 和電流值設(shè)定信號(hào)Gl的反相信號(hào)。另一方面,向晶體管T321的柵極輸入AND電路(邏輯與電路)A321的輸出信號(hào),該AND電路A321中輸入了時(shí)鐘信號(hào)S32和電流值設(shè)定信號(hào)G1。該第二電流供給電路,在電流值設(shè)定信號(hào)Gl = 1的情況下,能夠根據(jù)時(shí)鐘信號(hào)S31 以及S32,從電流源IS311或者IS321供給電流。另一方面,在電流值設(shè)定信號(hào)Gl = 0的情況下,不管時(shí)鐘信號(hào)S31以及S32如何,晶體管T311以及T321都截止,因此不從電流源 IS311以及IS321供給電流。因此,該第二電流供給電路,根據(jù)電流值設(shè)定信號(hào)Gl設(shè)定為使用或不使用。另外,其他3個(gè)第二電流供給電路也是同樣的結(jié)構(gòu),分別根據(jù)電流值設(shè)定信號(hào) G2至G4,而被設(shè)定為使用或不使用。按照這樣,通過(guò)適當(dāng)設(shè)定電流值設(shè)定信息(G1、G2、G3、G4),能夠設(shè)定供給與第二恒定電流信號(hào)相當(dāng)?shù)碾娏髯鳛槎涡盘?hào)SEGj的第二電流供給電路的個(gè)數(shù),并對(duì)斜坡波形的坡度進(jìn)行變更。另外,關(guān)于公共信號(hào)COMi,也同樣地能夠?qū)π逼虏ㄐ蔚钠露冗M(jìn)行變更。
另外,在斜坡波形的坡度很小的情況下,存在無(wú)法充分抑制尖峰噪聲Sp,產(chǎn)生余像等的情況。另一方面,在斜坡波形的坡度很大的情況下,由于公共信號(hào)COMi以及段信號(hào) SEGj的電位到達(dá)電源電壓VDD或者VSS的時(shí)間變長(zhǎng),所以存在產(chǎn)生閃爍等的情況。因此,實(shí)際上通過(guò)連接液晶面板9,一邊確認(rèn)顯示狀態(tài),一邊對(duì)斜坡波形的坡度進(jìn)行變更,從而能夠調(diào)整成最佳的顯示品質(zhì)。(液晶驅(qū)動(dòng)電路的其他驅(qū)動(dòng)方式)在上述實(shí)施方式中,作為驅(qū)動(dòng)方式,針對(duì)進(jìn)行1/3偏置驅(qū)動(dòng)的液晶驅(qū)動(dòng)電路作了說(shuō)明,但并非限定于此。圖5表示進(jìn)行1/2偏置驅(qū)動(dòng)的液晶驅(qū)動(dòng)電路的動(dòng)作。如圖5所示,在1/2偏置的驅(qū)動(dòng)方式中,段信號(hào)SEGj,不取中間電位Vl,而是僅取與中間電位Vl相比足夠穩(wěn)定的電源電位VDD或者VSS。因此,在該驅(qū)動(dòng)方式中,只要僅將段信號(hào)SEGj設(shè)為斜坡波形,并抑制在公共信號(hào)COMi中產(chǎn)生的尖峰噪聲即可。另外,段信號(hào)SEGj電位的變化都是電源電壓VO的電位差的變化,因此使段信號(hào)SEGj的電位始終呈斜坡?tīng)钭兓?。另外,作?/3偏置的驅(qū)動(dòng)方式,一般公知有圖6所示的驅(qū)動(dòng)方式。在該驅(qū)動(dòng)方式中,公共信號(hào)COMi以及段信號(hào)SEGj的電位,存在虛線所包圍的2/3V0電位差的變化,但不會(huì)以電源電壓VO的電位差產(chǎn)生變化。因此,在該驅(qū)動(dòng)方式中,至少在公共信號(hào)COMi以及段信號(hào)SEGj的電位以能取的最大電位差2/3V0而變化的情況下,使之呈斜坡?tīng)钭兓?。另外,在任何一種驅(qū)動(dòng)方式中,只要至少在公共信號(hào)COMi以及段信號(hào)SEGj的電位以最大電位差產(chǎn)生變化的情況下,使之呈斜坡?tīng)钭兓纯桑P(guān)于此外的變化,也可以是斜坡波形。例如,可以是使公共信號(hào)COMi以及段信號(hào)SEGj的電位始終呈斜坡?tīng)钭兓慕Y(jié)構(gòu)。如上所述,在具有如圖1所示的段信號(hào)輸出電路3的液晶驅(qū)動(dòng)電路中,通過(guò)至少在段信號(hào)SEGj的電位以能取的最大電位差而變化的情況下,使該段信號(hào)SEGj的電位呈斜坡?tīng)钭兓軌蚴箟簲[率降低并抑制在公共信號(hào)COMi中產(chǎn)生的尖峰噪聲Sp,能夠既確保良好的顯示品質(zhì),又同時(shí)抑制消耗電流以及電路基板的安裝面積。另外,在進(jìn)一步具有如圖1所示的公共信號(hào)輸出電路1的液晶驅(qū)動(dòng)電路中,通過(guò)至少在公共信號(hào)COMi的電位以能取的最大電位差而變化的情況下,使該公共信號(hào)COMi的電位呈斜坡?tīng)钭兓?,能夠使壓擺率降低并抑制在段信號(hào)SEGj中產(chǎn)生的尖峰噪聲Sp。另外,通過(guò)至少在公共信號(hào)COMi以及段信號(hào)SEGj的電位以電源電壓VO的電位差而變化的情況下,使該公共信號(hào)COMi以及段信號(hào)SEGj的電位呈斜坡?tīng)钭兓?,能夠在具有電源電壓VO的電位差的變化的驅(qū)動(dòng)方式中,抑制公共信號(hào)COMi以及段信號(hào)SEGj中產(chǎn)生的尖峰噪聲Sp。另外,作為公共信號(hào)COMi以及段信號(hào)SEGj,通過(guò)將從電流源IS12、IS31、IS32供給的第一以及第二恒定電流信號(hào)分別提供給液晶面板9的公共電極以及段電極,能夠使公共信號(hào)COMi以及段信號(hào)SEGj的電位呈斜坡?tīng)钭兓A硗猓ㄟ^(guò)采用多個(gè)第一以及第二電流供給電路,并設(shè)定分別供給第一以及第二恒定電流信號(hào)的第一以及第二電流供給電路的個(gè)數(shù),從而能夠?qū)残盘?hào)COMi以及段信號(hào)SEG的斜坡波形的坡度進(jìn)行變更,能夠?qū)⒁壕姘?調(diào)整為最佳顯示品質(zhì)。另外,上述實(shí)施方式是用于使本發(fā)明容易理解的一個(gè)實(shí)施例,并非用于對(duì)本發(fā)明的限定解釋。本發(fā)明在不脫離其主旨的范圍內(nèi),還可以進(jìn)行變更、改良,并且本發(fā)明中還包含其等價(jià)物。
權(quán)利要求
1.一種液晶驅(qū)動(dòng)電路,其特征在于,包含多個(gè)電阻,其串聯(lián)連接在第一電位與比所述第一電位低的第二電位之間;一個(gè)以上的電壓跟隨電路,其對(duì)在所述多個(gè)電阻的連接點(diǎn)產(chǎn)生的、處于所述第一電位與所述第二電位之間的一個(gè)以上的中間電位分別進(jìn)行阻抗變換后輸出;公共信號(hào)輸出電路,其將取所述第一電位、所述第二電位、或者所述中間電位的公共信號(hào)分別以規(guī)定的順序提供給液晶面板的公共電極;以及段信號(hào)輸出電路,其根據(jù)所述公共信號(hào),將取所述第一電位、所述第二電位、或者所述中間電位的段信號(hào)提供給所述液晶面板的段電極,所述段信號(hào)輸出電路,至少在所述段信號(hào)的電位以能取的最大電位差而變化的情況下,使所述段信號(hào)的電位呈斜坡?tīng)钭兓?br>
2.根據(jù)權(quán)利要求1所述的液晶驅(qū)動(dòng)電路,其特征在于,所述公共信號(hào)輸出電路,至少在所述公共信號(hào)的電位以能取的最大電位差而變化的情況下,使所述公共信號(hào)的電位呈斜坡?tīng)钭兓?br>
3.根據(jù)權(quán)利要求2所述的液晶驅(qū)動(dòng)電路,其特征在于,所述公共信號(hào)輸出電路,至少在所述公共信號(hào)的電位從所述第一電位下降至所述第二電位的情況下或者從所述第二電位上升至所述第一電位的情況下,使所述公共信號(hào)的電位呈斜坡?tīng)钭兓?,所述段信?hào)輸出電路,至少在所述段信號(hào)的電位從所述第一電位下降至所述第二電位的情況下或者從所述第二電位上升至所述第一電位的情況下,使所述段信號(hào)的電位呈斜坡?tīng)钭兓?br>
4.根據(jù)權(quán)利要求2或3所述的液晶驅(qū)動(dòng)電路,其特征在于,所述公共信號(hào)輸出電路含有第一電流供給電路,該第一電流供給電路在使所述公共信號(hào)的電位呈斜坡?tīng)钭兓那闆r下,將第一恒定電流信號(hào)作為所述公共信號(hào)提供給所述公共電極,所述段信號(hào)輸出電路含有第二電流供給電路,該第二電流供給電路在使所述段信號(hào)的電位呈斜坡?tīng)钭兓那闆r下,將第二恒定電流信號(hào)作為所述段信號(hào)提供給所述段電極。
5.根據(jù)權(quán)利要求4所述的液晶驅(qū)動(dòng)電路,其特征在于,所述公共信號(hào)輸出電路,含有多個(gè)所述第一電流供給電路,在使所述公共信號(hào)的電位呈斜坡?tīng)钭兓那闆r下,從與電流值設(shè)定信息相應(yīng)個(gè)數(shù)的所述第一電流供給電路將所述第一恒定電流信號(hào)提供給所述公共電極,所述段信號(hào)輸出電路,含有多個(gè)所述第二電流供給電路,在使所述段信號(hào)的電位呈斜坡?tīng)钭兓那闆r下,從與所述電流值設(shè)定信息相應(yīng)個(gè)數(shù)的所述第二電流供給電路將所述第二恒定電流信號(hào)提供給所述段電極。
全文摘要
本發(fā)明的液晶驅(qū)動(dòng)電路,包含多個(gè)電阻,其串聯(lián)連接在第一電位與比第一電位低的第二電位之間;一個(gè)以上的電壓跟隨電路,其對(duì)在多個(gè)電阻的連接點(diǎn)產(chǎn)生的、處于第一電位與第二電位之間的一個(gè)以上的中間電位分別進(jìn)行阻抗變換后輸出;公共信號(hào)輸出電路,其將取第一電位、第二電位、或者中間電位的公共信號(hào)分別以規(guī)定的順序提供給液晶面板的公共電極;以及段信號(hào)輸出電路,其根據(jù)公共信號(hào),將取第一電位、第二電位、或者中間電位的段信號(hào)提供給液晶面板的段電極,段信號(hào)輸出電路,至少在段信號(hào)的電位以能取的最大電位差而變化的情況下,使段信號(hào)的電位呈斜坡?tīng)钭兓?br>
文檔編號(hào)G09G3/36GK102347008SQ20111018146
公開(kāi)日2012年2月8日 申請(qǐng)日期2011年6月30日 優(yōu)先權(quán)日2010年7月29日
發(fā)明者中村浩之, 山口守, 德永哲也, 片桐典和 申請(qǐng)人:安森美半導(dǎo)體貿(mào)易公司