專利名稱:顯示設備、顯示面板驅動器以及顯示面板驅動方法
技術領域:
本發(fā)明涉及顯示設備、顯示面板驅動器、以及顯示面板驅動方法,并且更加具體地 涉及將控制數(shù)據(jù)提供到顯示面板驅動器。
背景技術:
新近的顯示面板(諸如液晶顯示面板)的數(shù)據(jù)電極驅動器電路經(jīng)常裝備有各種高 級的功能。數(shù)據(jù)電極驅動器電路的高級功能的示例包括數(shù)據(jù)電極驅動器電路內(nèi)的移位寄 存器的移位方向切換、輸出放大器的驅動能力切換、輸入數(shù)據(jù)反轉。用于控制此功能的信號 被從外部組件外部地饋送到數(shù)據(jù)側驅動電路的內(nèi)部邏輯。日本專利申請公開No. P2002-215108A公開了支持高級功能的傳統(tǒng)構造的數(shù)據(jù)電 極驅動器電路。圖1是示出在此公報中公開的液晶顯示設備的構造的框圖。圖1中的液晶 顯示設備被提供有液晶顯示面板1、控制電路2、灰階生成器電源3、公共電源4、數(shù)據(jù)電極驅 動器電路5、以及掃描電極驅動器電路6。液晶顯示面板1可以是有源矩陣彩色液晶顯示面板,其整合薄膜晶體管(TFT)作 為切換元件。在液晶顯示面板1中,像素被提供在如下的各區(qū)域中,所述區(qū)域被以預定的間 隔布置并且在水平方向中延伸的的掃描電極(柵極線)和在垂直方向中以預定的間隔布置 的數(shù)據(jù)電極(源極線)包圍。液晶顯示面板1的每個像素整合了等效地用作電容負載的液 晶單元、公共電極、驅動相對應的液晶單元的TFT、以及用于積累在一個垂直同步時段中的 數(shù)據(jù)電荷的電容器。在其中公共電極被固定為公共電壓電平Vcom的狀態(tài)下,當液晶顯示面 板1被驅動時,響應于數(shù)字圖像數(shù)據(jù)的紅色數(shù)據(jù)DR、綠色數(shù)據(jù)DG以及藍色數(shù)據(jù)DB生成的數(shù) 據(jù)信號被施加到相對應的數(shù)據(jù)電極,并且響應于水平同步信號S1^P垂直同步信號Sv生成的 掃描信號被順序地施加到相對應的掃描電極。因此,顏色字符和圖片被顯示在液晶顯示面 板1上。例如,可以組成ASIC(專用集成電路)的控制電路2,將作為外部地提供的6位數(shù) 據(jù)的紅色數(shù)據(jù)DR、綠色數(shù)據(jù)DG、以及藍色數(shù)據(jù)DB轉換為顯示數(shù)據(jù)DOO至D05、D10至D15和 D20至D25,每個顯示數(shù)據(jù)具有18位的位寬,以提供到數(shù)據(jù)電極驅動器電路5。詳細地,與 顯示數(shù)據(jù)DOO至D05、DlO至D15和D20至D25中的每個位相關聯(lián)的18條信號線被連接在 控制電路2和數(shù)據(jù)電極驅動器電路5之間。顯示數(shù)據(jù)DOO至D05、D10至D15和D20至D25 通過18條信號線被發(fā)送到數(shù)據(jù)電極驅動器電路5??刂齐娐?還將響應于點時鐘DCLK、水平同步信號SH、以及垂直同步信號Sv而生 成的選通信號STB、時鐘信號CLK、水平起始脈沖信號STH、極性切換信號POL、垂直起始脈沖 STV,以及數(shù)據(jù)反轉信號INV提供到灰階生成器電源3、公共電源4、數(shù)據(jù)電極驅動器電路5、 以及掃描電極驅動器電路6。選通信號STB是與水平同步信號Sh相同的周期時段的信號。 而且,可以具有等于或者不同于點時鐘DCLK的頻率的時鐘信號CLK,被用于根據(jù)數(shù)據(jù)電極 驅動器電路5內(nèi)的移位寄存器中的水平起始脈沖信號STH而生成采樣脈沖SPl至SP176。 水平起始脈沖信號STH具有與水平同步信號Sh相同的周期時段,并且通過將選通信號STB
4延遲與時鐘信號CLK的數(shù)個脈沖相對應的特定延遲時間來生成。極性切換信號POL指定被饋送到各數(shù)據(jù)電極的各數(shù)據(jù)信號的極性,并且被反轉以 實現(xiàn)液晶顯示面板1的反轉驅動,例如,對于每一個水平同步時段(即,每一個水平線)。在 每一個垂直同步時段,還反轉極性切換信號POL。應注意的是,在液晶顯示設備中廣泛地使 用極性切換信號,并且例如,在日本專利申請公開NO.P2006-180119A中公開了使用極性切 換信號的液晶顯示設備。垂直起始脈沖STV具有與垂直同步信號SV相同的周期時段。而 且,數(shù)據(jù)反轉信號INV是指示是否將每個顯示數(shù)據(jù)DOO至D05、DlO至D15以及D20至D25 的位從相同的原始位進行反轉的控制信號。如稍后所述,數(shù)據(jù)反轉信號INV被用于減少控 制電路2的功率消耗。灰階生成器電源3將被設置以實現(xiàn)伽瑪校正的灰階基準電壓V11至V19提供到數(shù)據(jù) 電極驅動電路5。響應于極性切換信號P0L,對于每一個水平線,相對于公共電平Vcom(液 晶顯示面板1的公共電極的電勢)的正和負極性之間切換灰階基準電壓V11至V19的信號電平。接下來,詳細地描述數(shù)據(jù)電極驅動器電路5。在本示例中,液晶顯示面板1的分辨 率是176X220像素。每個像素被提供有紅(R)、綠(G)以及藍(B)的三個子像素,并且因此 子像素的數(shù)目是528 X 200像素。數(shù)據(jù)電極驅動器電路5被提供有移位寄存器12、數(shù)據(jù)緩沖 器13、數(shù)據(jù)寄存器14、控制電路15、數(shù)據(jù)鎖存電路16、灰階電壓生成器電路17、灰階電壓選 擇器電路18、以及輸出電路19,如圖2中所示。移位寄存器12是由176個D觸發(fā)器組成的串進并出移位寄存器 (serial-in-parallel-out shift register)。移位寄存器12在與從控制電路2接收到的 時鐘信號CLK同步地,通過176個D觸發(fā)器來執(zhí)行對從控制電路2接收到的水平起始脈沖 信號STH的移位操作,從而生成176個并行的采樣脈沖SPl至SP176。 數(shù)據(jù)緩沖器13將從控制電路2接收到的顯示數(shù)據(jù)DOO至D05、D 10至D15以及D20 至D25傳輸?shù)綌?shù)據(jù)寄存器14。在這里,在下文中,通過標號D,00至D,05、D,10至D,15以 及D’ 20至D’ 25表示被傳輸?shù)綌?shù)據(jù)寄存器14的顯示數(shù)據(jù)。數(shù)據(jù)寄存器14包括176個18位鎖存器,其與采樣脈沖SPl至SP176同步地,分別 接收從數(shù)據(jù)緩沖器13接收顯示數(shù)據(jù)D,00至D,05、D,10至D,15以及D,20至D,25??刂齐娐?5響應于選通信號STB和極性切換信號POL生成選通信號STB1和控制 信號SWA。數(shù)據(jù)鎖存電路16響應于選通信號STB1的斷言,同時鎖存來自于數(shù)據(jù)寄存器14的 顯示數(shù)據(jù),并且將鎖存的顯示數(shù)據(jù)傳輸?shù)交译A電壓選擇器電路18。灰階電壓選擇器電路18為從數(shù)據(jù)鎖存電路16接收到的顯示數(shù)據(jù)中的每一個選擇 來自于通過灰階電壓生成器電路17生成的64個灰階電壓的相對應的灰階電壓,并且將所 選擇的灰階電壓提供到輸出電路19。通過灰階基準電壓V11至V19來控制通過灰階電壓生 成器電路17生成的64個灰階電壓。輸出電路19生成具有與從灰階電壓選擇器電路18接收到的灰階電壓相對應的電 壓電平的數(shù)據(jù)信號,并且將生成的數(shù)據(jù)信號提供到被連接到數(shù)據(jù)信號輸出Sl至S528的數(shù) 據(jù)電極。圖3是示出液晶顯示設備1中的控制電路2、灰階生成器電源3、公共電源4、以及數(shù)據(jù)電極驅動器電路5的示例性操作的時序圖??刂齐娐?將時鐘信號CLK、選通信號STB、水平起始脈沖信號STH、極性切換信號 POL、以及數(shù)據(jù)反轉信號INV提供到數(shù)據(jù)電極驅動器電路5。在每個水平同步時段的開始處 斷言選通信號STB。如上所述,通過與從選通信號STB開始的時鐘信號CLK的數(shù)個脈沖相對 應的時間段的延遲來斷言水平起始脈沖信號STH。在每個水平同步時段的開始反轉極性切 換信號POL。因此,與時鐘信號CLK同步地,數(shù)據(jù)電極驅動器電路5中的移位寄存器12執(zhí) 行用于移位水平起始脈沖信號STH的移位操作,以順序地生成176個并行采樣脈沖SPl至 SP176。同時,控制電路2將是六位數(shù)據(jù)的紅色數(shù)據(jù)DR、藍色數(shù)據(jù)DG、以及藍色數(shù)據(jù)DB轉 換為作為18位數(shù)據(jù)的顯示數(shù)據(jù)DOO至D05、D10至D15以及D20至D25,以將其提供到數(shù)據(jù) 電極驅動器電路5。因此,在被保持在數(shù)據(jù)電極驅動器電路5的數(shù)據(jù)緩沖器13中與時鐘信 號CLKl的一個脈沖相對應的時間段之后,顯示數(shù)據(jù)DOO至D05、D10至D15以及D20至D25 被作為顯示數(shù)據(jù)D,00至D,05、D,10至D,15以及D,20至D,25提供到數(shù)據(jù)寄存器14, 其中,所述時鐘信號CLKl通過將時鐘信號CLK延遲預定的時間而生成。與通過移位寄存器12提供的采樣脈沖SPl至SP176同步地通過數(shù)據(jù)寄存器14來 順序地鎖存顯示數(shù)據(jù)D’ 00至D’ 05、D’ 10至D’ 15以及D’ 20至D’ 25,并且然后與選通信 號STBl的上拉同步地通過數(shù)據(jù)鎖存電路16來同時鎖存顯示數(shù)據(jù)D’ 00至D’ 05、D’ 10至 D,15以及D,20至D,25。通過數(shù)據(jù)鎖存電路16鎖存的顯示數(shù)據(jù)D,00至D,05、D,10至 D’ 15以及D’ 20至D’ 25被以一個水平同步時段而保持在其中。響應于通過數(shù)據(jù)鎖存電路 16鎖存的顯示數(shù)據(jù),灰階電壓選擇器電路18和輸出電路19將數(shù)據(jù)信號提供到被連接到輸 出S1至S528的各數(shù)據(jù)電極。 在這里,控制電路2具有下述功能,即,在將顯示數(shù)據(jù)的各位從原始的顯示數(shù)據(jù)進 行反轉的情況下,將顯示數(shù)據(jù)傳輸?shù)綌?shù)據(jù)電極驅動器電路5的功能;以及在顯示數(shù)據(jù)被反 轉的情況下,斷言數(shù)據(jù)反轉信號INV的功能。另一方面,數(shù)據(jù)電極驅動器電路5中的數(shù)據(jù)緩 沖器13具有下述功能,即,在將顯示數(shù)據(jù)傳輸?shù)綌?shù)據(jù)寄存器14時,響應于數(shù)據(jù)反轉信號INV 來反轉從控制電路2接收到的顯示數(shù)據(jù)的各位的功能。詳細地,當數(shù)據(jù)反轉信號INV被否 定時,數(shù)據(jù)緩沖器13將它們原始狀態(tài)下的顯示數(shù)據(jù)DOO至D05、D10至D15以及D20至D25, 作為顯示數(shù)據(jù)D,00至D,05、D,10至D,15以及D,20至D,25提供到數(shù)據(jù)寄存器14。另 一方面,當數(shù)據(jù)反轉信號INV被斷言時,數(shù)據(jù)緩沖器13反轉顯示數(shù)據(jù)DOO至D05、D10至D15 以及D20至D25的各位,并且將被反轉的顯示數(shù)據(jù)提供到數(shù)據(jù)寄存器14作為顯示數(shù)據(jù)D’00 至 D,05, D' 10 至 D,15 以及 D,20 至 D,25。 此功能旨在減少將顯示數(shù)據(jù)DOO至D05、D10至D15以及D20至D25從控制電路2 傳輸?shù)綌?shù)據(jù)電極驅動器電路2所需的功率。通常,信號線具有寄生電容,并且因此當被用于 發(fā)送顯示數(shù)據(jù)DOO至D05、DlO至D15以及D20至D25的信號線的電壓電平被切換時,消耗 了用于充電寄生電容的功率。因此,通過避免切換被用于發(fā)送顯示數(shù)據(jù)DOO至D05、DlO至 D15以及D20至D25的信號線的電壓電平,能夠減少功率消耗。為了實現(xiàn)此,當前傳輸?shù)娘@ 示數(shù)據(jù)的各位與之前的顯示數(shù)據(jù)的相比較,并且,如果反轉的位的數(shù)目大于預定值,那么在 其的各位被反轉的情況下,傳輸顯示數(shù)據(jù)。通過再次反轉已被反轉的顯示數(shù)據(jù),能夠將最初 的顯示數(shù)據(jù)恢復在數(shù)據(jù)電極驅動器電路5中的數(shù)據(jù)緩沖器13中。
在全0的顯示數(shù)據(jù)DOO至D05、D10至D15以及D20至D25當前被發(fā)送到數(shù)據(jù)電極 驅動器電路5,并且之前的顯示數(shù)據(jù)DOO至D05、DlO至D15以及D20至D25為全1的情況 下,在斷言數(shù)據(jù)反轉信號INV的情況下,當前的顯示數(shù)據(jù)DOO至D05、D10至D15以及D20至 D25被反轉為全1。數(shù)據(jù)電極驅動器電路5中的數(shù)據(jù)緩沖器13響應于數(shù)據(jù)反轉信號INV的 斷言,將通過反轉顯示數(shù)據(jù)DOO至D05、DlO至D15以及D20至D25而生成的數(shù)據(jù)作為顯示 數(shù)據(jù)D,00至D,05、D,10至D,15以及D,20至D,25提供到數(shù)據(jù)寄存器14。這允許將全 0的最初的顯示數(shù)據(jù)DOO至D05、D10至D15以及D20至D25傳輸?shù)綌?shù)據(jù)電極驅動器電路5, 同時減少用于數(shù)據(jù)傳輸所必要的功率消耗。由數(shù)據(jù)電極驅動器電路的高級功能引起的一個問題是被用于饋送控制信號的所 要求的輸入端子的數(shù)目的增加,這導致芯片面積的增加。如上所述,有必要將附加的控制信 號外部地提供到數(shù)據(jù)電極驅動器電路,以提供用于面板顯示設備中的數(shù)據(jù)電極驅動器電路 的各種高級功能,包括被集成在其中的移位寄存器的移位方向的切換、輸出放大器的驅動 能力的切換、以及輸入顯示數(shù)據(jù)的反轉功能。如果為了實現(xiàn)此高級功能,附加的信號線被用 于將附加的控制信號饋送到數(shù)據(jù)電極驅動器電路的內(nèi)部邏輯電路,那么在數(shù)據(jù)電極驅動器 電路中還額外地要求專用輸入端子(或者焊盤)和互連,并且這可以引起數(shù)據(jù)電極驅動器 電路的芯片面積的增加。芯片面積的增加導致材料成本和制造成本的增加,并且根據(jù)成本 的觀點這不是所期待的。
發(fā)明內(nèi)容
在本發(fā)明的一個方面中,顯示設備被提供有顯示面板,該顯示面板包括數(shù)據(jù)電 極;顯示面板驅動器,該顯示面板驅動器通過將數(shù)據(jù)信號提供到數(shù)據(jù)電極來驅動數(shù)據(jù)電極; 以及控制器,該控制器將指定數(shù)據(jù)信號的極性的極性切換信號提供到顯示面板驅動器???制數(shù)據(jù)被合并在極性切換信號中,并且顯示面板驅動器響應于控制數(shù)據(jù)進行操作。在本發(fā)明的另一方面中,顯示面板驅動器被提供有輸出電路,該輸出電路接收合 并了控制數(shù)據(jù)的極性切換信號,并且將通過極性切換信號指定的極性的數(shù)據(jù)信號提供到顯 示面板的數(shù)據(jù)電極;邏輯電路,該邏輯電路從極性切換信號中提取控制數(shù)據(jù),并且根據(jù)被提 取的控制數(shù)據(jù)來生成控制信號;以及內(nèi)部電路,該內(nèi)部電路響應于控制信號進行操作。在本發(fā)明的又一方面中,顯示面板驅動方法包括將其中合并有控制數(shù)據(jù)的極性 切換信號提供到顯示面板驅動器;通過將由極性切換信號指定極性的數(shù)據(jù)信號提供到數(shù)據(jù) 電極,通過顯示面板驅動器的輸出電路來驅動顯示面板的數(shù)據(jù)電極;從極性切換信號來提 取控制數(shù)據(jù);以及響應于控制數(shù)據(jù)來控制顯示面板驅動器內(nèi)的內(nèi)部電路。本發(fā)明提供一種用于顯示驅動器的高級功能,其驅動數(shù)據(jù)電極,同時避免被用于 提供控制信號的輸入端子的數(shù)目的增加。
結合附圖,根據(jù)某些優(yōu)選實施例的以下描述,本發(fā)明的以上和其它方面、優(yōu)點和特 征將更加明顯,其中圖1是示出傳統(tǒng)的液晶顯示設備的構造的框圖;圖2是示出圖1中的液晶顯示設備的數(shù)據(jù)電極驅動器電路的傳統(tǒng)構造的框7
圖3是示出圖2中所示的數(shù)據(jù)電極驅動器的操作的時序圖;圖4是示出本發(fā)明的一個實施例中的液晶顯示設備的示例性構造的框圖;圖5是示出圖4中所示的液晶顯示設備中的數(shù)據(jù)電極驅動器電路的示例性構造的 框圖;以及圖6是示出圖5中的數(shù)據(jù)電極驅動器電路的示例性操作的時序圖。
具體實施例方式現(xiàn)在在此將參考示例性實施例來描述本發(fā)明。本領域的技術人員將會理解,能夠 使用本發(fā)明的教導來完成許多可替選的實施例,并且本發(fā)明不限于為解釋性目的而示出的 實施例。下面將會參考附圖描述本發(fā)明的實施例。應注意的是,在圖4、圖5中,相同的附圖 標記表示與圖1、圖2中相同或者相似的元件,并且沒有給出詳細描述。圖4是示出本發(fā)明的一個實施例中的液晶顯示設備的示例性構造的框圖。本實施 例的液晶顯示設備具有下述構造,在其中,圖1中所示的液晶顯示設備中的控制電路2被替 換為控制電路102,數(shù)據(jù)電極驅動器電路5被替換為數(shù)據(jù)電極驅動器電路105??刂齐娐?02將顯示數(shù)據(jù)DOO至D05、D10至D15和D20至D25、時鐘信號CLK、選通 信號STB、水平起始脈沖信號STH、以及極性切換信號POL提供到數(shù)據(jù)電極驅動器電路105。 數(shù)據(jù)電極驅動器電路105響應于顯示數(shù)據(jù)DOO至D05、DlO至D15和D20至D25、時鐘信號 CLK、選通信號STB、水平起始脈沖信號STH、以及極性切換信號POL來驅動液晶顯示面板1。在本實施例中,被發(fā)送到數(shù)據(jù)電極驅動器電路105的極性切換信號POL不僅用于 指定被提供到液晶顯示面板1中的數(shù)據(jù)電極的數(shù)據(jù)信號的極性,而且用于提供控制數(shù)據(jù), 所述控制數(shù)據(jù)被用于控制數(shù)據(jù)電極驅動器電路105的操作。在其中選通信號STB被否定 (或者在本實施例中被設置為低)的時段期間,通過將控制數(shù)據(jù)疊加在極性切換信號POL 中,控制數(shù)據(jù)被發(fā)送到數(shù)據(jù)電極驅動器電路105。在本實施例中,以在選通信號STB被設置 為低的時段期間被合并在極性切換信號POL中的脈沖的數(shù)目的形式來將控制數(shù)據(jù)發(fā)送到 數(shù)據(jù)電極驅動器電路105。數(shù)據(jù)電極驅動器電路105從極性切換信號POL提取控制數(shù)據(jù),并且解碼控制數(shù)據(jù) 以生成各種控制信號。響應于被生成的控制信號來操作被集成在數(shù)據(jù)電極驅動器電路105 中的電路。接下來,描述被適合于上述操作的數(shù)據(jù)電極驅動器電路105的構造。圖5是示出本實施例中的數(shù)據(jù)電極驅動器電路105的示例性構造的框圖。本實 施例的數(shù)據(jù)電極驅動器電路105具有下述構造,在其中,解碼器邏輯電路100被添加到圖2 中所示的數(shù)據(jù)電極驅動器電路5。解碼器邏輯電路100從極性切換信號POL中提取控制數(shù) 據(jù),解碼控制數(shù)據(jù),以生成數(shù)據(jù)反轉信號INV、移位方向控制信號RL、以及驅動能力調節(jié)信 號PWRC。數(shù)據(jù)反轉信號INV是用于控制如上所述的數(shù)據(jù)緩沖器13的信號;響應于數(shù)據(jù)反 轉信號INV,在顯示數(shù)據(jù)的各位未變化或者其的所有位被反轉的情況下,數(shù)據(jù)緩沖器13將 從控制電路102接收到的顯示數(shù)據(jù)傳輸?shù)綌?shù)據(jù)寄存器14。移位方向控制信號RL是用于控 制移位寄存器12的移位方向的移位方向切換的信號。如上所述,順序地輸出176個并行采 樣脈沖SPl至SP176作為其中水平起始脈沖信號STH的移位操作的結果的移位寄存器12 被適合于通過切換移位方向來切換采樣脈沖SPl至SP176的輸出的順序。驅動能力調節(jié)信號PWRC是被用于控制輸出電路19的驅動能力的信號。輸出電路19的驅動能力的調節(jié)是 數(shù)據(jù)電極驅動器電路的典型功能。在本實施例中,被用于生成三個控制信號數(shù)據(jù)反轉信號 INV、移位方向控制信號RL、以及驅動能力調節(jié)信號PWRC的控制數(shù)據(jù)被疊加在極性切換信 號POL上。這意味著能夠從數(shù)據(jù)電極驅動器電路105中移除三個輸入端子。在本實施例中,解碼器邏輯電路100包含倒相器109、NAND門110、倒相器111、3位 計數(shù)器112、D觸發(fā)器113、114和115、倒相器延遲元件116、NAND門117、以及倒相器118。倒相器109、NAND門110、以及倒相器111形成電路,該電路在選通信號STB被否定 的時段期間,提取極性切換信號POL的一部分。如上所述,在其中選通信號STB被否定的時 段期間,通過極性切換信號POL傳輸控制數(shù)據(jù),并且因此從倒相器111輸出的內(nèi)部信號P0L_ CLK是包含從極性切換信號POL提取的控制數(shù)據(jù)的信號。對控制數(shù)據(jù)進行編碼,作為內(nèi)部信 號P0L_CLK中的脈沖的數(shù)目。3位計數(shù)器112計算內(nèi)部信號P0L_CLK的脈沖的數(shù)目。計數(shù)器輸出3位計數(shù)器112 的QO至Q2,形成表示內(nèi)部信號P0L_CLK的脈沖的數(shù)目的3位數(shù)據(jù)。D觸發(fā)器113、114以及 115分別鎖存3位計數(shù)器112的計數(shù)器輸出QO至Q2。D觸發(fā)器113、114以及115的輸出信 號分別被用作數(shù)據(jù)反轉信號INV、移位方向控制信號RL、以及驅動能力調節(jié)信號PWRC。倒相器延遲元件116、NAND門117、以及倒相器118形成電路,該電路生成復位信號 RST_CT,以重置3位計數(shù)器112。在選通信號STB被否定之后,通過與倒相器延遲元件116 的延遲時間相對應的延遲來斷言復位信號RST_CT。響應于復位信號RST_CT的斷言來重置 3位計數(shù)器112。調節(jié)倒相器延遲元件116的延遲時間,使得在選通信號STB被否定之后, 在控制數(shù)據(jù)的第一脈沖出現(xiàn)在極性切換信號POL之前,斷言復位信號RST_CT。這允許在內(nèi) 部信號P0L_CLK的脈沖的數(shù)目被計數(shù)之前,重置3位計數(shù)器112。在這樣構造的解碼器邏輯電路100中,在選通信號STB被否定的時段期間,通過選 擇被合并在極性切換信號POL的脈沖的數(shù)目,即,從0到7,能夠將移位方向控制信號RL和 驅動能力調節(jié)信號PWRC設置為所想要的值。當在選通信號STB被否定的時段中,被包括在 極性切換信號POL中的脈沖的數(shù)目在特定水平同步時段中被設置為6時,例如,數(shù)據(jù)反轉信 號INV被設置為低電平,并且移位方向控制信號RL和驅動能力調節(jié)信號PWRC被設置為高 電平。接下來,詳細地描述本實施例的數(shù)據(jù)電極驅動器電路105的示例性操作。圖6是 示出本實施例的數(shù)據(jù)電極驅動器電路105的示例性操作的時序圖。應注意的是,在圖6中, 符號“Vn”表示從灰階電壓生成器電路17提供的64個模擬灰階電壓Vn (η是1至64的整 數(shù))。還應注意的是,選通信號STBl是通過將從數(shù)據(jù)電極驅動器電路105的外部被提供到 控制電路15的選通信號STB延遲預定時間而生成的信號,并且開關控制信號SWA是與選通 信號STBl相位相反的信號。圖6中所示的數(shù)據(jù)信號Sk(k是1至528的整數(shù))是被從輸出 電路19輸出到數(shù)據(jù)電極的信號,并且具有與由灰階電壓選擇器電路18選擇的灰階電壓相 同的電壓電平。以下將在信號的斷言與高電平相關聯(lián),并且信號的否定與低電平相關聯(lián)的 假設下進行描述。在每個水平同步時段的開始處,選通信號STB被上拉到高電平。在當選通信號STB 被斷言時(即,當選通信號STB被上拉時)的時序處,響應于極性切換信號POL的極性,數(shù) 據(jù)電極驅動器電路105中的控制電路15確定要從數(shù)據(jù)電極驅動器電路105輸出到各數(shù)據(jù)電極的數(shù)據(jù)信號的極性。在這里應注意的是,除了選通信號STB被上拉的時間段之外,極性 切換信號POL的信號電平與由數(shù)據(jù)電極驅動器電路105輸出的數(shù)據(jù)信號的極性無關。在本 實施例中,如圖6中所示,在選通信號STB被設置為低電平的時段期間,通過將所需數(shù)目的 脈沖合并在極性切換信號POL中,將附加的控制數(shù)據(jù)編碼到極性切換信號POL中。當通過圖6中所示的波形,將極性切換信號POL和選通信號STB提供到數(shù)據(jù)電極 驅動器電路105時,在選通信號STB被上拉到高電平的時段期間,內(nèi)部信號P0L_CLK被保持 在低電平。另一方面,在選通信號STB被設置為低電平的時段中,內(nèi)部信號P0L_CLK被生成 為具有與極性切換信號POL相同的波形,如圖6中所示。這允許將被合并在極性切換信號 POL中的控制數(shù)據(jù)顯示作為內(nèi)部信號P0L_CLK的波形。內(nèi)部信號P0L_CLK被輸入到3位計數(shù)器112。3位計數(shù)器12計數(shù)內(nèi)部信號P0L_ CLK的脈沖的數(shù)目,以從3位計數(shù)器112的輸出QO至Q2輸出與計數(shù)的數(shù)目相對應的3位數(shù) 據(jù)。在這里,在每一個水平同步時段,通過復位信號RST_CT來重置3位計數(shù)器112。將復位 信號RST_CT生成作為通過反轉選通信號STB而生成的信號和通過倒相器延遲元件116來 延遲選通信號STB而生成的信號的邏輯AND。在從選通信號STB的下拉開始與倒相器延遲 元件116的延遲時間相等的持續(xù)時間內(nèi),復位信號RST_CT被上拉到高電平,如圖6中所示。從3位計數(shù)器112的輸出QO至Q2輸出的數(shù)據(jù)分別被輸入到D觸發(fā)器113至115。 D觸發(fā)器113至115響應于選通信號STB的上拉來鎖存輸入數(shù)據(jù)。D觸發(fā)器113的輸出信 號被提供到數(shù)據(jù)緩沖器13,并且被用作數(shù)據(jù)反轉信號INV。而且,D觸發(fā)器114的輸出信號 被提供到移位寄存器12,并且被用作移位方向控制信號RL。最后,D觸發(fā)器115的輸出信 號被提供到輸出電路19,并且被用作驅動能力調節(jié)信號PWRC。例如,讓我們考慮在每一個水平同步時段中,六個脈沖被包括在內(nèi)部信號P0L_CLK 的情況。在這樣的情況下,3位計數(shù)器112的計數(shù)值被設置為六,并且輸出Q2和Ql被設置 為高電平,并且輸出QO被設置為低電平。結果,數(shù)據(jù)反轉信號INV被設置為低電平,同時移 位方向控制信號RL和驅動能力調節(jié)信號PWRC被設置為高電平。圖6中示出此操作。如上所述,本實施例的液晶顯示設備被設計為將控制數(shù)據(jù)合并在極性切換信號 POL中,并且根據(jù)數(shù)據(jù)電極驅動器電路105中的控制數(shù)據(jù)來再現(xiàn)控制信號。這允許通過使用 控制信號來允許提供用于數(shù)據(jù)電極驅動器電路105的各種高級功能,而沒有增加要被外部 地提供到數(shù)據(jù)電極驅動器電路105信號的數(shù)目,S卩,沒有增加數(shù)據(jù)電極驅動器電路105的輸 入端子的數(shù)目。數(shù)據(jù)電極驅動器電路105的輸入端子的數(shù)目的減少對于減少數(shù)據(jù)電極驅動 器電路105的芯片面積和減少成本來說是有效的。盡管在上面描述本發(fā)明的具體實施例,對本領域的技術人員來說顯然的是,通過 變化或者修改可以執(zhí)行本發(fā)明。例如,盡管上面的描述針對當本發(fā)明被施加到液晶顯示設 備的情況,本發(fā)明可以被施加到其它的顯示設備,其被構造為在驅動顯示面板中切換數(shù)據(jù) 信號的極性。
權利要求
1.一種顯示設備,包括顯示面板,所述顯示面板包括數(shù)據(jù)電極;顯示面板驅動器,所述顯示面板驅動器通過將數(shù)據(jù)信號提供到所述數(shù)據(jù)電極來驅動所 述數(shù)據(jù)電極;以及控制器,所述控制器將指定所述數(shù)據(jù)信號的極性的極性切換信號提供到所述顯示面板 驅動器,其中,控制數(shù)據(jù)被合并在所述極性切換信號中,并且 其中,所述顯示面板驅動器響應于所述控制數(shù)據(jù)進行操作。
2.根據(jù)權利要求1所述的顯示設備,其中,所述顯示面板驅動器包括邏輯電路,所述邏輯電路從所述極性切換信號中提取所述控制數(shù)據(jù),并且根據(jù)提取的 所述控制數(shù)據(jù)來生成至少一個控制信號;以及內(nèi)部電路,所述內(nèi)部電路響應于所述控制信號來進行操作。
3.根據(jù)權利要求2所述的顯示設備,其中,所述控制器將第一顯示數(shù)據(jù)提供到所述顯示面板驅動器, 其中,所述顯示面板驅動器的所述內(nèi)部電路包括數(shù)據(jù)緩沖器和驅動器電路, 其中,所述數(shù)據(jù)緩沖器選擇第一數(shù)據(jù)或者第二數(shù)據(jù)作為第二顯示數(shù)據(jù),并且將所述第 二顯示數(shù)據(jù)提供到所述驅動器電路,所述第一數(shù)據(jù)與所述第一顯示數(shù)據(jù)相同,并且所述第 二數(shù)據(jù)是通過反轉所述第一顯示數(shù)據(jù)的各位而獲得的數(shù)據(jù),其中,所述驅動器電路響應于所述極性切換信號和所述第二顯示數(shù)據(jù)來生成所述數(shù)據(jù) 信號,并且其中,所述至少一個控制信號包括數(shù)據(jù)反轉信號,所述數(shù)據(jù)反轉信號指示所述第一和 第二數(shù)據(jù)中的哪一個將被選擇作為所述第二顯示數(shù)據(jù)。
4.根據(jù)權利要求2所述的顯示設備,其中,所述控制器將顯示數(shù)據(jù)和水平起始脈沖信 號提供到所述顯示面板驅動器,其中,所述顯示面板驅動器的所述內(nèi)部電路包括移位寄存器,所述移位寄存器執(zhí)行用于在其中移位所述水平起始脈沖信號的移位操 作,以順次地輸出多個采樣脈沖;數(shù)據(jù)寄存器,所述數(shù)據(jù)寄存器包括多個寄存器,所述多個寄存器響應于所述多個采樣 脈沖中的相對應的采樣脈沖而分別接收所述顯示數(shù)據(jù);以及驅動器電路,所述驅動器電路接收來自于所述數(shù)據(jù)寄存器的所述顯示數(shù)據(jù),并且響應 于接收到的所述顯示數(shù)據(jù)的相對應的一個和所述極性切換信號來生成所述數(shù)據(jù)信號,其中,通過所述邏輯電路生成的所述控制信號包括移位方向控制信號,所述移位方向 控制信號指定所述移位寄存器中的所述移位操作的方向。
5.根據(jù)權利要求2所述的顯示設備,其中,所述顯示面板驅動器的所述內(nèi)部電路包括響應于所述極性切換信號生成所述 數(shù)據(jù)信號的輸出電路,并且其中,通過所述邏輯電路生成的所述控制信號包括驅動能力調節(jié)信號,所述驅動能力 調節(jié)信號被用于控制所述輸出電路的驅動能力。
6.根據(jù)權利要求2至5中的任何一項所述的顯示設備,其中,所述控制器將選通信號提供到所述顯示面板驅動器,其中,所述顯示面板驅動器包括響應于所述極性切換信號生成所述數(shù)據(jù)信號的輸出電路;以及 控制電路,所述控制電路在當所述選通信號被斷言時的時序處,響應于所述極性切換 信號的信號電平來確定所述數(shù)據(jù)信號的極性,其中,在所述選通信號被否定的時段期間,所述邏輯電路從所述極性切換信號提取所 述控制數(shù)據(jù)。
7.根據(jù)權利要求6所述的顯示設備,其中,所述控制數(shù)據(jù),作為在所述選通信號被否定 的時段期間的脈沖的數(shù)目,而被合并在所述極性切換信號中,并且其中,所述邏輯電路響應于所述脈沖的數(shù)目而生成所述控制信號。
8.根據(jù)權利要求1所述的顯示設備,其中,所述顯示面板包括液晶顯示面板。
9.一種顯示面板驅動器,包括輸出電路,所述輸出電路接收其中合并有控制數(shù)據(jù)的極性切換信號,并且將由所述極 性切換信號指定極性的數(shù)據(jù)信號提供到顯示面板的數(shù)據(jù)電極;邏輯電路,所述邏輯電路從所述極性切換信號中提取所述控制數(shù)據(jù),并且根據(jù)提取的 所述控制數(shù)據(jù)生成控制信號;以及內(nèi)部電路,所述內(nèi)部電路響應于所述控制信號進行操作。
10.一種顯示面板驅動方法,包括將其中合并有控制數(shù)據(jù)的極性切換信號提供到顯示面板驅動器; 通過將由所述極性切換信號指定極性的數(shù)據(jù)信號提供到數(shù)據(jù)電極,由所述顯示面板驅 動器的輸出電路來驅動顯示面板的所述數(shù)據(jù)電極; 從所述極性切換信號中提取所述控制數(shù)據(jù);以及 響應于所述控制數(shù)據(jù)來控制所述顯示面板驅動器內(nèi)的內(nèi)部電路。
全文摘要
本發(fā)明涉及顯示設備、顯示面板驅動器以及顯示面板驅動器方法。顯示設備被提供有顯示面板(1),其包括數(shù)據(jù)電極;顯示面板驅動器(5),其通過將數(shù)據(jù)信號提供到數(shù)據(jù)電極來驅動數(shù)據(jù)電極;以及控制器(2),其將指定數(shù)據(jù)信號的極性的極性切換信號(POL)提供到顯示面板驅動器(5)??刂茢?shù)據(jù)(INV、RL、PWRC)被合并在極性切換信號(POL)中,并且顯示面板驅動器(5)響應于控制數(shù)據(jù)(INV、RL、PWRC)進行操作。
文檔編號G09G3/36GK102136249SQ20111003083
公開日2011年7月27日 申請日期2011年1月25日 優(yōu)先權日2010年1月25日
發(fā)明者南忠生 申請人:瑞薩電子株式會社