專利名稱:顯示面板的時(shí)序控制方法
技術(shù)領(lǐng)域:
本發(fā)明是關(guān)于一種消除雙閘極式(dual gate)顯示面板垂線(vertical line)的 方法,特別是關(guān)于一種雙間極式顯示面板的時(shí)序控制方法,藉以消除雙間極式顯示面板的 垂線。
背景技術(shù):
液晶顯示器(Liquid Crystal Display, LCD)由于具有較低的消耗電功率、薄型 量輕、分辨率高、色彩飽和度高、壽命長(zhǎng)等優(yōu)點(diǎn),近年來已廣泛地被應(yīng)用在計(jì)算機(jī)液晶屏幕 及液晶電視等與生活息息相關(guān)的電子產(chǎn)品上,其已取代傳統(tǒng)的陰極射線管成為顯示器的主 流技術(shù)。一般的液晶顯示面板所稱的畫素均是由紅(R)、綠(G)、藍(lán)(B)三個(gè)副畫素(sub pixel)所構(gòu)成,而每個(gè)副畫素均是利用閘極驅(qū)動(dòng)器(gate driver)及源極驅(qū)動(dòng)器(source driver)來驅(qū)動(dòng)。更具體而言,每一副畫素皆具有一畫素晶體管,其較佳為薄膜晶體管(Thin Film Transistor, TFT),此畫素晶體管的閘極與閘極驅(qū)動(dòng)器所控制的閘極線連接;源極則 與源極驅(qū)動(dòng)器所控制的數(shù)據(jù)線連接;而汲極再與副畫素連接。上述的每一副畫素皆具有一 共同電極以施加共同電壓。閘極驅(qū)動(dòng)器以一定順序施加電壓于閘極線,藉以啟動(dòng)位于閘極 在線的整列畫素晶體管;此閘極線施加電壓的順序即為面板的掃瞄順序。源極驅(qū)動(dòng)器,則 施加電壓于數(shù)據(jù)線;已啟動(dòng)的畫素晶體管的汲極,則依據(jù)資料線提供給源極的電壓,反應(yīng)一 偏壓于副畫素的液晶材料,以控制副畫素的輸出顏色與亮度。其中,液晶材料所感受的電壓 差,是畫素晶體管汲極提供的電壓,與共同電極的共同電壓,上述兩電壓的差值。此電壓差 所感應(yīng)的電場(chǎng)可驅(qū)動(dòng)液晶分子轉(zhuǎn)動(dòng)的角度,藉以決定背光光源通過于此副畫素的強(qiáng)度。由 于液晶分子維持固定角度過久后,會(huì)產(chǎn)生鈍化現(xiàn)象,故必須定期反轉(zhuǎn)該分子以延長(zhǎng)液晶面 板的使用壽命。而此反轉(zhuǎn)的動(dòng)作,可利用共同電極電壓(νωΜ)的極性反轉(zhuǎn)來實(shí)現(xiàn)。一般液晶顯示面板的架構(gòu)中,同一列上的畫素晶體管均是連接于不同的數(shù)據(jù)線, 亦即單一數(shù)據(jù)線僅可提供連接于此數(shù)據(jù)在線的一行畫素晶體管。然而,隨著產(chǎn)業(yè)的演進(jìn),液 晶顯示面板的尺寸逐漸變大,所需的分辨率也必須對(duì)應(yīng)提高,則閘極線與數(shù)據(jù)線的數(shù)目亦 隨之增加,故制造成本亦隨之增加。為了減少成本,一種雙閘極式(dual gate)液晶顯示面 板因應(yīng)而生,上述雙間極式液晶顯示面板的特征在于單一數(shù)據(jù)線可提供電壓給位于此數(shù)據(jù) 線的左右兩行的畫素晶體管。故,雙閘極式液晶顯示面板的數(shù)據(jù)線可提供的畫素晶體管數(shù) 目為一般液晶顯示面板數(shù)據(jù)線的兩倍,因此,在畫素相同的情況下,雙閘極式液晶顯示面板 所需的數(shù)據(jù)線為一般液晶顯示面板的一半,進(jìn)而可減少數(shù)據(jù)線所需的材料及制造成本。例 如圖1所示,位于同一列上的副畫素101及102是連接于同一數(shù)據(jù)線Si,而副畫素103及 104則是連接于另一數(shù)據(jù)線S2,故,若任一列上有10個(gè)副畫素,則僅需提供5條數(shù)據(jù)線;若 任一列上有500個(gè)副畫素,則僅需提供250條數(shù)據(jù)線。由上述可知,雙閘極式液晶顯示面板 所需的資料線數(shù)量為一般液晶顯示面板的一半。在雙閘極式液晶顯示面板中,同一列上相鄰的副畫素,其充電時(shí)間為相等。請(qǐng)參考圖1及圖2所示,在共享電極電壓位于高電位Voth的時(shí)距201中,資料線Sl是先導(dǎo)通閘極 線G1,再導(dǎo)通閘極線G2。其中,閘極線Gl的導(dǎo)通時(shí)距203(即副畫素101的充電時(shí)距)與 閘極線G2的導(dǎo)通時(shí)距204(即副畫素102的充電時(shí)距)是相等的,同理可知,在共享電極電 壓位于低電位V·的時(shí)距202中,閘極線G3的導(dǎo)通時(shí)距205(即副畫素105的充電時(shí)距) 與閘極線G4的導(dǎo)通時(shí)距206 (即副畫素106的充電時(shí)距)亦為相等,故因閘極線Gl的導(dǎo)通 而進(jìn)行充電的副畫素101,其充電時(shí)間是等同于副畫素102的充電時(shí)間,同理可知,副畫素 105的充電時(shí)間與副畫素106的充電時(shí)間亦為相等。惟,每條數(shù)據(jù)線對(duì)位于其左右兩行的副畫素的啟始電壓會(huì)因?yàn)殚l極線導(dǎo)通的先后 順序不同而產(chǎn)生差異,進(jìn)而使得先充電的副畫素?zé)o法充至目標(biāo)電壓,因此導(dǎo)致相鄰副畫素 的電壓差異,進(jìn)而在顯示畫面上產(chǎn)生亮暗線或垂線(vertical line )。更具體而言,由于 走線的影響,數(shù)據(jù)在線必存在一等效電容,先充電的副畫素必需先對(duì)數(shù)據(jù)在線的等效電容 進(jìn)行充電,才可以對(duì)此副畫素進(jìn)行充電,而后充電的副畫素則因?yàn)閿?shù)據(jù)在線的等效電容已 充滿,故僅需對(duì)此副畫素進(jìn)行充電,進(jìn)而造成兩相鄰副畫素的電壓差異。請(qǐng)參考圖1及圖3 所示,閘極線Gl導(dǎo)通時(shí),數(shù)據(jù)線Sl開始對(duì)副畫素101進(jìn)行充電,其電壓對(duì)時(shí)間的趨勢(shì)如曲 線301所示。當(dāng)副畫素101的充電結(jié)束時(shí),閘極線G2開始導(dǎo)通,此時(shí)數(shù)據(jù)線Sl將對(duì)副畫素 102進(jìn)行充電,其電壓對(duì)時(shí)間的趨勢(shì)如線段302所示,幾乎趨近于一穩(wěn)定的水平線。由此可 知副畫素101的電壓尚未趨于穩(wěn)定,而副畫素102則已穩(wěn)定得充至目標(biāo)電壓,故副畫素101 及102會(huì)產(chǎn)生一電壓差,進(jìn)而導(dǎo)致垂線的產(chǎn)生,降低顯示畫面的質(zhì)量。然而,在傳統(tǒng)的雙閘極式液晶顯示面板中,只能將相鄰副畫素的充電時(shí)間同時(shí)增 加或減少,無法改變單一副畫素的充電時(shí)間,故亦無法避免垂線之產(chǎn)生。綜上所述,在雙閘極式液晶顯示面板的顯示技術(shù)中,亦存在一些困難及缺點(diǎn),以待 克服。
發(fā)明內(nèi)容
為了克服上述的缺點(diǎn)及困難,本發(fā)明提供一種用于雙閘極式顯示面板的時(shí)序控制 方法。本發(fā)明的一目的在于使同一數(shù)據(jù)在線同列且相鄰的副畫素均能充飽足夠的電壓, 進(jìn)而解決雙閘極顯示面板的垂線(vertical line)或亮暗線的問題。本發(fā)明的另一目的在于不改變?nèi)魏坞p閘極式顯示面板的架構(gòu)下,進(jìn)而改善雙閘極 式顯示面板的顯示質(zhì)量。為了達(dá)到上述的目的,本發(fā)明是提供一種用于雙閘極式薄膜晶體管的時(shí)序控制方 法,其步驟包含利用一時(shí)序控制器產(chǎn)生二時(shí)序相等的閘極時(shí)序訊號(hào);然后,利用一時(shí)序修 改器設(shè)定一時(shí)序差異值,此時(shí)序差異值可為一百分 比值,如1%、2%、5%等等,亦可為一時(shí)間 差,例如3微秒(ys)、5微秒(μ S)、10微秒(μ S)等等;再來,利用上述時(shí)序修改器根據(jù)上 述時(shí)序差異值將上述二時(shí)序相等的間極時(shí)序訊號(hào)修改為一第一間極時(shí)序訊號(hào)及一第二閘 極時(shí)序訊號(hào)并傳輸至一閘極驅(qū)動(dòng)器;然后,利用上述閘極驅(qū)動(dòng)器輸出上述第一閘極時(shí)序訊 號(hào)至一第一閘極線,并輸出上述第二閘極時(shí)序訊號(hào)至一第二閘極線;再來,利用上述第一閘 極線根據(jù)上述第一閘極時(shí)序訊號(hào)啟動(dòng)一第一副畫素的充電過程,并利用上述第二閘極線根 據(jù)上述第二閘極時(shí)序訊號(hào)啟動(dòng)一第二副畫素的充電過程;其中,上述第一閘極時(shí)序訊號(hào)是由一第一閘極充電時(shí)序所定義,上述第二閘極時(shí)序訊號(hào)是由一第二閘極充電時(shí)序所定義, 而上述的第一間極充電時(shí)序及第二間極充電時(shí)序是由時(shí)序差異值所定義,使得上述第一閘 極充電時(shí)序大于上述第二閘極充電時(shí)序。藉此方法,第一副畫素的充電時(shí)間可大于第二副 畫素的充電時(shí)間,故第一副畫素可藉由較長(zhǎng)的時(shí)間以充得足夠的電壓,進(jìn)而減少第一副畫 素與第二副畫素的電壓差,以解決垂線的問題。
本發(fā)明更進(jìn)一步提供一種用于雙間極式顯示面板的時(shí)序控制方法,其步驟包含 利用一時(shí)序控制器產(chǎn)生復(fù)數(shù)時(shí)序相等的閘極時(shí)序訊號(hào);然后,利用一時(shí)序修改器設(shè)定一時(shí) 序差異值,此時(shí)序差異值可為一百分比值,如1%、2%、5%等等,亦可為一時(shí)間差,例如3微秒 (ys)、5微秒(μ s)、10微秒(μ s)等等;再來,利用上述時(shí)序修改器根據(jù)上述時(shí)序差異值 將上述復(fù)數(shù)相等的閘極時(shí)序訊號(hào)修改為復(fù)數(shù)奇數(shù)閘極時(shí)序訊號(hào)及復(fù)數(shù)偶數(shù)閘極時(shí)序訊號(hào) 并傳輸至至少一閘極驅(qū)動(dòng)器;然后,利用上述至少一閘極驅(qū)動(dòng)器輸出上述復(fù)數(shù)奇數(shù)閘極時(shí) 序訊號(hào)至復(fù)數(shù)條奇數(shù)閘極線,并輸出上述復(fù)數(shù)偶數(shù)閘極時(shí)序訊號(hào)至復(fù)數(shù)條偶數(shù)閘極線;然 后,利用上述復(fù)數(shù)條奇數(shù)閘極線根據(jù)上述復(fù)數(shù)奇數(shù)閘極時(shí)序訊號(hào)啟動(dòng)復(fù)數(shù)個(gè)奇數(shù)副畫素的 充電過程,并利用上述復(fù)數(shù)條偶數(shù)閘極線根據(jù)上述偶數(shù)閘極時(shí)序訊號(hào)啟動(dòng)復(fù)數(shù)個(gè)偶數(shù)副畫 素的充電過程;其中,上述復(fù)數(shù)奇數(shù)閘極時(shí)序訊號(hào)是由一奇數(shù)閘極充電時(shí)序所定義,上述偶 數(shù)閘極時(shí)序訊號(hào)是由一偶數(shù)閘極充電時(shí)序所定義,而上述的奇數(shù)閘極充電時(shí)序及偶數(shù)閘極 充電時(shí)序是由時(shí)序差異值所定義,使得上述奇數(shù)閘極充電時(shí)序是大于上述偶數(shù)閘極充電時(shí) 序。藉此方法,奇數(shù)副畫素的充電時(shí)間可大于偶數(shù)副畫素的充電時(shí)間,故奇數(shù)副畫素可藉由 較長(zhǎng)的時(shí)間以充得足夠的電壓,據(jù)此,每個(gè)相鄰的奇數(shù)副畫素與偶數(shù)副畫素的電壓差異將 得以減少,其畫面所顯示的明亮差異亦會(huì)降低,俾使垂線的問題得以解決。以上所述是用以闡明本發(fā)明的目的、達(dá)成此目的的技術(shù)手段、以及其產(chǎn)生的優(yōu)點(diǎn) 等等。而本發(fā)明可從以下較佳實(shí)施例的敘述并伴隨后附圖式及申請(qǐng)專利范圍使讀者得以清 楚了解。
圖1為習(xí)知的雙閘極顯示面板的示意圖2為習(xí)知的雙閘極顯示面板的充電時(shí)序示意圖3為習(xí)知的雙閘極顯示面板的副畫素的電壓對(duì)時(shí)間曲線圖4為本發(fā)明實(shí)施例的步驟流程圖5為本發(fā)明實(shí)施例的示意圖6為本發(fā)明的充電時(shí)序示意圖7是顯示一種時(shí)序差異值的設(shè)定的實(shí)施例;
圖8為本發(fā)明實(shí)施例的電路圖。主要組件符號(hào)說明
101副畫素
102副畫素
103副畫素
104副畫素105副畫素
106 副畫素
201共享電極電壓位于高電位的時(shí)距
202共享電極電壓位于低電位的時(shí)距
203閘極線Gl的導(dǎo)通時(shí)距
204閘極線G2的導(dǎo)通時(shí)距
205閘極線G3的導(dǎo)通時(shí)距
206閘極線G4的導(dǎo)通時(shí)距
301副畫素101的電壓對(duì)時(shí)間的趨勢(shì)
302副畫素102的電壓對(duì)時(shí)間的趨勢(shì) 步驟
402步驟
403步驟
404步驟
405步驟
406步驟
407步驟
50時(shí)序控制器
51時(shí)序修改器 510控制IC 512緩存器
52間極驅(qū)動(dòng)器
53源極驅(qū)動(dòng)器
601共享電極電壓位于高電位的時(shí)距
602共享電極電壓位于低電位的時(shí)距
603閘極線Gl的導(dǎo)通時(shí)距
604閘極線G2的導(dǎo)通時(shí)距
605閘極線G3的導(dǎo)通時(shí)距
606閘極線G4的導(dǎo)通時(shí)距
701源極電阻
702源極電容
71紅色副畫素
710第一晶體管
711第一電阻
712第一電容
72綠色副畫素
720第二晶體管
721第二電阻
722第二電容Gl閘極線
G2閘極線
G3閘極線
G4閘極線
51資料線
52資料線
Vcomh 共同電極電壓的高電位 Vcoml 共同電極電壓的低電位 Vtarget 目標(biāo)電壓 TGO 參數(shù) TGl 參數(shù) TG2 參數(shù) I通過數(shù)據(jù)線的電流
Ie通過紅色副畫素的電流
Ig通過綠色副畫素的電流。
具體實(shí)施例方式本發(fā)明將以較佳實(shí)施例及觀點(diǎn)加以敘述,此類敘述是解釋本發(fā)明的結(jié)構(gòu)及步驟, 僅用以說明而非用以限制本發(fā)明的申請(qǐng)專利范圍。因此,除說明書中的較佳實(shí)施例以外,本 發(fā)明亦可廣泛實(shí)行于其它實(shí)施例中?,F(xiàn)將描述本發(fā)明的細(xì)節(jié),其包括本發(fā)明的實(shí)施例。參考附圖及以下描述,相似參考 標(biāo)號(hào)用于識(shí)別相同或功能上類似的組件,且期望以高度簡(jiǎn)化的圖解方式說明實(shí)施例的主要 特征。此外,附圖并未描繪實(shí)際實(shí)施例的每一特征,所描繪的圖式組件是皆為相對(duì)尺寸而非 按比例繪制。本發(fā)明是揭露一種用于雙閘極式顯示面板的時(shí)序控制方法,其可利用設(shè)定一時(shí)序 差異值的方式改變顯示面板中同一列上相鄰副畫素的充電時(shí)間,藉以減少相鄰副畫素的電 壓差異,進(jìn)而解決因相鄰畫素的電壓差異所造成亮暗不均的垂線(vertical line)問題。上 述的顯示面板包含但不限于液晶顯示器、電漿顯示器、場(chǎng)放射顯示器、有機(jī)發(fā)光二極管顯示等。請(qǐng)參閱圖4所示,圖4為本發(fā)明的最佳實(shí)施例,其揭露一種用于雙閘極式顯示面板 的時(shí)序控制方法。首先,于步驟401中,先利用一時(shí)序控制器產(chǎn)生復(fù)數(shù)相等的閘極時(shí)序訊 號(hào),具體而言,上述的時(shí)序控制器為一控制IC,其可輸出時(shí)序?yàn)橄嗟鹊拈l極時(shí)序訊號(hào),而上 述的時(shí)序?yàn)橐黄骄l極時(shí)序,更具體而言,上述的平均閘極時(shí)序?yàn)楣餐姌O電壓(Vot)反轉(zhuǎn) 極性的時(shí)距的一半。換言之,若畫素晶體管受此閘極時(shí)序訊號(hào)控制,其充電時(shí)距為相等。然 后,于步驟402中,利用一時(shí)序修改器設(shè)定一時(shí)序差異值。在部分實(shí)施例中,此時(shí)序差異值 可為一百分比值,如1%、2%、5%等等,在部分實(shí)施例中,此時(shí)序差異值亦可為一時(shí)間差,例如 3微秒(ys)、5微秒(ys)、10微秒(ys)等等,端看此時(shí)序修改器的運(yùn)算方法,其中,上述 時(shí)序差異值是取決于顯示畫面的垂線明顯與否,當(dāng)畫面亮暗差異越大時(shí),亦即垂線越明顯時(shí),則所需的時(shí)序差異值越大,相對(duì)地,當(dāng)畫面亮暗差異越小時(shí),亦即垂線越不明顯時(shí),則所 需的時(shí)序差異值越小。然后,于步驟403中,利用時(shí)序修改器并根據(jù)時(shí)序差異值將復(fù)數(shù) 相等 的閘極時(shí)序訊號(hào)修改為復(fù)數(shù)奇數(shù)閘極時(shí)序訊號(hào)及復(fù)數(shù)偶數(shù)閘極時(shí)序訊號(hào),其中,上述的奇 數(shù)閘極時(shí)序訊號(hào)是由奇數(shù)閘極時(shí)序所定義,偶數(shù)閘極時(shí)序訊號(hào)是由偶數(shù)閘極時(shí)序所定義, 而奇數(shù)閘極時(shí)序是大于偶數(shù)閘極時(shí)序。更具體而言,奇數(shù)閘極時(shí)序?yàn)樯鲜龅钠骄l極時(shí)序 加上時(shí)序差異值,而偶數(shù)閘極時(shí)序?yàn)槠骄l極時(shí)序減去時(shí)序差異值。然后,于步驟404中, 利用上述時(shí)序修改器將將復(fù)數(shù)奇數(shù)間極時(shí)序訊號(hào)及復(fù)數(shù)偶數(shù)間極時(shí)序訊號(hào)傳輸至間極驅(qū) 動(dòng)器。然后,于步驟405中,利用閘極驅(qū)動(dòng)器輸出復(fù)數(shù)奇數(shù)閘極時(shí)序訊號(hào)至復(fù)數(shù)條奇數(shù)閘 極線,并輸出復(fù)數(shù)偶數(shù)閘極時(shí)序訊號(hào)至復(fù)數(shù)條偶數(shù)閘極線。然后,于步驟406中,根據(jù)奇數(shù) 閘極時(shí)序訊號(hào)導(dǎo)通對(duì)應(yīng)的奇數(shù)閘極線,使其耦接的奇數(shù)副畫素開始充電。最后,于步驟407 中,根據(jù)偶數(shù)閘極時(shí)序訊號(hào)導(dǎo)通對(duì)應(yīng)的偶數(shù)閘極線,使其耦接的偶數(shù)副畫素開始充電。請(qǐng)參閱圖5所示,圖5是顯示本發(fā)明的一具體實(shí)施例。在本實(shí)施例中,將以四條閘 極線及兩條數(shù)據(jù)線做為范例,惟該領(lǐng)域的技藝者應(yīng)可理解本實(shí)施例所示的閘極線與數(shù)據(jù)線 的數(shù)量?jī)H是用以示意而非限制本發(fā)明。本實(shí)施例包含一時(shí)序控制器50、一時(shí)序修改器51、 一閘極驅(qū)動(dòng)器52、及一源極驅(qū)動(dòng)器53,其中,間極驅(qū)動(dòng)器52及源極驅(qū)動(dòng)器53分別電性耦合 至?xí)r序修改器51,而時(shí)序修改器51是電性耦合至?xí)r序控制器50。在本實(shí)施例中,時(shí)序控 制器50可產(chǎn)生四個(gè)相同的閘極時(shí)序訊號(hào)與兩個(gè)源極時(shí)序訊號(hào),并將其傳輸至?xí)r序修改器 51,須注意者,上述的“相同”是指其導(dǎo)通時(shí)距相同,具體而言,其導(dǎo)通時(shí)距為共通電極電壓 (Vcom)反轉(zhuǎn)極性的時(shí)距的一半;時(shí)序修改器51可包含一控制IC 510及一緩存器520,其中, 使用者可藉由緩存器520設(shè)定適合的時(shí)序差異值,此時(shí)序差異值可為一百分比值,如1%、 2%、5%、x%等等。接著根據(jù)上述的時(shí)序差異值利用此控制IC 510修改上述的閘極時(shí)序訊 號(hào),以分別成為第一閘極時(shí)序訊號(hào)、第二閘極時(shí)序訊號(hào)、第三閘極時(shí)序訊號(hào)及第四閘極時(shí)序 訊號(hào),并將其傳輸至間極驅(qū)動(dòng)器52,而源極時(shí)序訊號(hào)將時(shí)序修改器51中將不做任何改變, 直接輸出至源極驅(qū)動(dòng)器53中;閘極驅(qū)動(dòng)器52是耦接至第一閘極線G1、第二閘極線G2、第 三閘極線G3及第四閘極線G4,并可將第一閘極時(shí)序訊號(hào)輸出至第一閘極線G1、第二閘極時(shí) 序訊號(hào)輸出至第二閘極線G2、第三閘極時(shí)序訊號(hào)輸出至第三閘極線G3、第四閘極時(shí)序訊號(hào) 輸出至第四閘極線G4 ;而源極驅(qū)動(dòng)器53是耦接至數(shù)據(jù)線Sl及S2并將源極時(shí)序訊號(hào)分別 對(duì)應(yīng)傳輸至數(shù)據(jù)線Sl及S2。請(qǐng)參閱圖6,圖6為本發(fā)明的時(shí)序控制示意圖,并搭配圖5的實(shí)施例,將可更進(jìn)一步 理解本發(fā)明的時(shí)序控制方法。在本實(shí)施例中,時(shí)序差異值為一百分比值,而第一閘極線Gl 的導(dǎo)通時(shí)距603為共同電極電壓于高電位V·的時(shí)距601乘以50%加上時(shí)序差異值,例如 時(shí)距601 X 51%、時(shí)距601 X 52%、時(shí)距601 X 55%、或時(shí)距601 X (50+x) %等等,而第二 閘極線G2的導(dǎo)通時(shí)距604為共同電極電壓于高電位Voth的時(shí)距601乘以50%減去時(shí)序差 異值,例如時(shí)距601 X 49%、時(shí)距601X 48%、時(shí)距601 X 45%、或時(shí)距601 X (50-χ)% 等等。另一方面,第三閘極線G3的導(dǎo)通時(shí)距為共同電極電壓于低電位時(shí)(Vam)的時(shí)距602 乘以50%加上時(shí)序差異值,例如時(shí)距602 X 51%、時(shí)距602Χ 52%、時(shí)距602 X 55%、或時(shí)距 602 X (50+χ)%等等,而第四閘極線G4的導(dǎo)通時(shí)距為共同電極電壓于低電位時(shí)(V·)的時(shí) 距602乘以50%減去時(shí)序差異值,例如時(shí)距602 X 49%、時(shí)距602Χ 48%、時(shí)距602 X 45%、 或時(shí)距602 X (50-χ)%等等。須注意者,在本實(shí)施例中,無論時(shí)序差異值為何,時(shí)距603與時(shí)距604之和恒等于時(shí)距601,同理,時(shí)距605與時(shí)距606之和亦恒等于時(shí)距602。換言之, 無論時(shí)序差異值所設(shè)定的大小為何,共同電極電壓Vot反轉(zhuǎn)極性的時(shí)距均不會(huì)受其影響而 改變。據(jù)此,可在共同電極電壓νωΜ反轉(zhuǎn)極性的時(shí)距不變的情況下,調(diào)整相鄰副畫素的充電 時(shí)間,藉以改善垂線的問題 。請(qǐng)參閱圖7所示,圖7是顯示一種設(shè)定時(shí)序差異值的實(shí)施例。其是關(guān)于一緩存器 的輸入?yún)?shù)與所需的時(shí)序差異值的對(duì)照表,本實(shí)施例所采用的緩存器為一 3位的緩存器, 其包含3個(gè)參數(shù)分別為TG0、TG1、及TG2,每一參數(shù)值均可為0或1,因此可產(chǎn)生8種不同狀 況,在此僅列出7種狀況做為示意,如下列所示當(dāng)TG2=0,TGl=O, TGO=O時(shí),時(shí)距603/時(shí) 距601為50%,而時(shí)距604/時(shí)距601為50% ;當(dāng)TG2=0, TGl=O, TGO=I時(shí),時(shí)距603/時(shí)距 601 為 51%,而時(shí)距 604/ 時(shí)距 601 為 49% ;當(dāng) TG2=0, TGl=I, TGO=O 時(shí),時(shí)距 603/ 時(shí)距 601 為52%,而時(shí)距604/時(shí)距601為48% ;當(dāng)TG2=1, TGl=O, TGO=O時(shí),時(shí)距603/時(shí)距601為 53%,而時(shí)距 604/ 時(shí)距 601 為 47% ;當(dāng) TG2=1, TGl=O, TGO=I 時(shí),時(shí)距 603/ 時(shí)距 601 為 54%, 而時(shí)距604/時(shí)距601為46% ;當(dāng)TG2=1, TGl=I, TGO=O時(shí),時(shí)距603/時(shí)距601為55%,而時(shí) 距604/時(shí)距601為45% ;當(dāng)TG2=1,TGl=I, TGO=I時(shí),時(shí)距603/時(shí)距601為56%,而時(shí)距 604/時(shí)距601為44%。據(jù)此,使用者可透過緩存器512選擇適合的時(shí)序差異值,藉以修改時(shí) 序控制器50所輸出的閘極時(shí)序訊號(hào)。惟,對(duì)于本領(lǐng)域的技藝者而言,應(yīng)當(dāng)理解本實(shí)施例所 采用的緩存器512可為各種不同類型亦可包含更多或更少的位,而其輸入?yún)?shù)與時(shí)序差異 值的對(duì)應(yīng)關(guān)系亦可包含不同組合。因此,本實(shí)施例僅是用以說明,而非限制本發(fā)明。關(guān)于如何決定時(shí)序差異值的大小,是如下所述。請(qǐng)先參閱圖8所示,圖8為本發(fā)明 一實(shí)施例中兩個(gè)同列相鄰副畫素的等效電路圖,其中,紅色副畫素71包含第一電阻711及 第一電容(Rc)712,兩者串聯(lián)并耦接至第一晶體管710,此晶體管較佳為薄膜晶體管,并由一 閘極線Gl所控制,而綠色副畫素72包含一第二電阻721及一第二電容(G。) 722,兩者串聯(lián) 并耦接至第二晶體管720,此晶體管較佳為薄膜晶體管并由另一閘極線G2所控制,此外,第 一晶體管710與第二晶體管720是互相并聯(lián)且耦合至數(shù)據(jù)線Si,而數(shù)據(jù)線Sl上存在著源 極電阻701及源極電容(Sc)702,其中,源極電容702是由于面板中互相交錯(cuò)的走線所產(chǎn)生 的等效電容。當(dāng)閘極線Gl導(dǎo)通時(shí),第一晶體管710將被打開(turn on),使得第一晶體管 710、第一電阻711及第一電容712的串聯(lián)線路被導(dǎo)通,此時(shí)數(shù)據(jù)線Sl上的電流I會(huì)開始對(duì) 紅色副畫素71進(jìn)行充電,并預(yù)期充至目標(biāo)電壓Vtogrt,然而,由于源極電容702的存在,故除 了第一電容712之外,數(shù)據(jù)線Sl亦必須對(duì)源極電容702進(jìn)行充電;當(dāng)閘極線Gl停止導(dǎo)通, 而閘極線G2導(dǎo)通時(shí),由于此時(shí)源極電容702已充飽足夠電量,故數(shù)據(jù)線Sl僅需對(duì)第二電容 722進(jìn)行充電。故,若第一電容712與第二電容722的充電時(shí)距相等,第一電容712所獲得 的電量必小于第二電容722所獲得的電量。據(jù)此,必須設(shè)定一時(shí)序差異值,俾使閘極線Gl 的導(dǎo)通時(shí)距比閘極線G2為長(zhǎng),進(jìn)而使第一電容712有足夠的時(shí)間充至目標(biāo)電壓Vtawt。于 此可搭配參考圖6所示,其中,閘極線Gl的導(dǎo)通時(shí)距為時(shí)距603,而閘極線G2的導(dǎo)通時(shí)距為 時(shí)距604。由于液晶顯示面板中每一副畫素所設(shè)計(jì)的規(guī)格相同,故第一電容712與第二電容 722的電容值相同,第一電阻711與第二電阻721的電阻值相同,因此電流Ik與電流Ie的 大小必相同,所以時(shí)序差異值是取決于源極電容702。若源極電容702為0. 09倍的第一電 容 712,即 Sc=O. 09RC,則時(shí)距 603:時(shí)距 604= SC+RC:GC= 1.09:1= 52%:48%。由上述比例可 得知適當(dāng)?shù)臅r(shí)序差異值,而參考圖7所示,可在此緩存器中設(shè)定TG2=0,TGl=I, TG0=0,即可設(shè)定此時(shí)序差異值。綜上所述,可利用計(jì)算或測(cè)量源極電容702的電容值,進(jìn)而得到適當(dāng)?shù)?時(shí)序差異值。惟,液晶顯示面板的走線數(shù)量龐大且復(fù)雜,無論是經(jīng)由測(cè)量或是計(jì)算,要得到 源極電容702的大小均屬不易。因此,使用者可直接觀察顯示畫面上垂線明顯的程度或測(cè) 量相鄰副畫素的亮度差異,以決定所需的時(shí)序差異值。
上述敘述是為本發(fā)明的較佳實(shí)施例。此領(lǐng)域的技藝者應(yīng)得以領(lǐng)會(huì)其是用以說明本 發(fā)明而非用以限定本發(fā)明所主張的專利權(quán)利范圍。其專利保護(hù)范圍當(dāng)視后附的申請(qǐng)專利范 圍及其等同領(lǐng)域而定。凡熟悉此領(lǐng)域的技藝者,在不脫離本專利精神或范圍內(nèi),所作的更動(dòng) 或潤(rùn)飾,均屬于本發(fā)明所揭示精神下所完成的等效改變或設(shè)計(jì),且應(yīng)包含在下述的申請(qǐng)專 利范圍內(nèi)。
權(quán)利要求
1.一種顯示面板的時(shí)序控制方法,其特征在于,包括以下步驟 利用一時(shí)序控制器產(chǎn)生二時(shí)序相等的閘極時(shí)序訊號(hào);利用一時(shí)序修改器設(shè)定一時(shí)序差異值;利用該時(shí)序修改器根據(jù)該時(shí)序差異值將該二時(shí)序相等的間極時(shí)序訊號(hào)修改為一第一 閘極時(shí)序訊號(hào)及一第二閘極時(shí)序訊號(hào)并傳輸至一閘極驅(qū)動(dòng)器;利用該閘極驅(qū)動(dòng)器輸出該第一閘極時(shí)序訊號(hào)至一第一閘極線,輸出該第二閘極時(shí)序訊 號(hào)至一第二閘極線;以及利用該第一閘極線根據(jù)該第一閘極時(shí)序訊號(hào)啟動(dòng)一第一副畫素的充電過程,利用該第 二閘極線根據(jù)該第二閘極時(shí)序訊號(hào)啟動(dòng)一第二副畫素的充電過程;其中,該第一閘極時(shí)序訊號(hào)是由一第一閘極充電時(shí)序所定義,該第二閘極時(shí)序訊號(hào)是 由一第二閘極充電時(shí)序所定義,且該第一閘極充電時(shí)序是大于該第二閘極充電時(shí)序。
2.根據(jù)權(quán)利要求1所述的顯示面板的時(shí)序控制方法,其特征在于其中該時(shí)序修改器 包含一控制IC及一緩存器。
3.根據(jù)權(quán)利要求1所述的顯示面板的時(shí)序控制方法,其特征在于其中該第一間極充 電時(shí)序?yàn)樵摰谝婚l極充電時(shí)序與該第二閘極充電時(shí)序的平均值加上該時(shí)序差異值。
4.根據(jù)權(quán)利要求1所述的顯示面板的時(shí)序控制方法,其特征在于其中該第二間極充 電時(shí)序?yàn)樵摰谝婚l極充電時(shí)序與該第二閘極充電時(shí)序的平均值減去該時(shí)序差異值。
5.根據(jù)權(quán)利要求1所述的顯示面板的時(shí)序控制方法,其特征在于更包含測(cè)量相鄰副 畫素的亮度差異,藉以決定該時(shí)序差異值。
6.根據(jù)權(quán)利要求1所述的顯示面板的時(shí)序控制方法,其特征在于還包含利用一數(shù)據(jù) 在線的電容,藉以決定該時(shí)序差異值。
7.—種顯示面板的時(shí)序控制方法,其特征在于,包括以下步驟 利用一時(shí)序控制器產(chǎn)生復(fù)數(shù)時(shí)序相等的閘極時(shí)序訊號(hào);利用一時(shí)序修改器設(shè)定一時(shí)序差異值;利用該時(shí)序修改器根據(jù)該時(shí)序差異值將該復(fù)數(shù)相等的間極時(shí)序訊號(hào)修改為復(fù)數(shù)奇數(shù) 閘極時(shí)序訊號(hào)及復(fù)數(shù)偶數(shù)閘極時(shí)序訊號(hào)并傳輸至至少一閘極驅(qū)動(dòng)器;利用該至少一間極驅(qū)動(dòng)器輸出該復(fù)數(shù)奇數(shù)間極時(shí)序訊號(hào)至復(fù)數(shù)條奇數(shù)間極線,且利用 該至少一閘極驅(qū)動(dòng)器輸出該復(fù)數(shù)偶數(shù)閘極時(shí)序訊號(hào)至復(fù)數(shù)條偶數(shù)閘極線;以及利用該復(fù)數(shù)條奇數(shù)間極線根據(jù)該復(fù)數(shù)奇數(shù)間極時(shí)序訊號(hào)啟動(dòng)復(fù)數(shù)個(gè)奇數(shù)副畫素的充 電過程,且利用該復(fù)數(shù)條偶數(shù)閘極線根據(jù)該偶數(shù)閘極時(shí)序訊號(hào)啟動(dòng)復(fù)數(shù)個(gè)偶數(shù)副畫素的充 電過程;其中,該復(fù)數(shù)奇數(shù)閘極時(shí)序訊號(hào)是由一奇數(shù)閘極充電時(shí)序所定義,該偶數(shù)閘極時(shí)序訊 號(hào)是由一偶數(shù)閘極充電時(shí)序所定義,且該奇數(shù)閘極充電時(shí)序是大于該偶數(shù)閘極充電時(shí)序。
8.根據(jù)權(quán)利要求7所述的顯示面板的時(shí)序控制方法,其特征在于其中該時(shí)序修改器 包含一控制IC及一緩存器。
9.根據(jù)權(quán)利要求7所述的顯示面板的時(shí)序控制方法,其特征在于其中該奇數(shù)間極充 電時(shí)序?yàn)樵撈鏀?shù)閘極充電時(shí)序與該偶數(shù)閘極充電時(shí)序的平均值加上該時(shí)序差異值。
10.根據(jù)權(quán)利要求7所述的顯示面板的時(shí)序控制方法,其特征在于其中該奇數(shù)閘極 充電時(shí)序?yàn)樵撈鏀?shù)閘極充電時(shí)序與該偶數(shù)閘極充電時(shí)序的平均值減去該時(shí)序差異值。
11.根據(jù)權(quán)利要求7所述的顯示面板的時(shí)序控制方法,其特征在于還包含測(cè)量相鄰 副畫素的亮度差異,藉以決定該時(shí)序差異值。
12.根據(jù)權(quán)利要求7所述的顯示面板的時(shí)序控制方法,其特征在于還包含利用復(fù)數(shù) 數(shù)據(jù)在線的電容,藉以決定該時(shí)序差異值。
全文摘要
本發(fā)明是揭露一種顯示面板的時(shí)序控制方法,如下所述利用一時(shí)序修改器設(shè)定一時(shí)序差異值;利用上述時(shí)序修改器根據(jù)上述時(shí)序差異值將復(fù)數(shù)時(shí)序相等的閘極時(shí)序訊號(hào)修改為復(fù)數(shù)奇數(shù)閘極時(shí)序訊號(hào)及復(fù)數(shù)偶數(shù)閘極時(shí)序訊號(hào)并對(duì)應(yīng)輸出至復(fù)數(shù)條奇數(shù)閘極線及復(fù)數(shù)條偶數(shù)閘極線,藉以對(duì)應(yīng)啟動(dòng)復(fù)數(shù)個(gè)奇數(shù)副畫素與復(fù)數(shù)個(gè)偶數(shù)副畫素的充電過程;其中,上述復(fù)數(shù)奇數(shù)閘極時(shí)序訊號(hào)所對(duì)應(yīng)的奇數(shù)閘極充電時(shí)序是大于上述偶數(shù)閘極時(shí)序訊號(hào)所對(duì)應(yīng)的偶數(shù)閘極充電時(shí)序。據(jù)此,將可解決雙閘極式顯示面板的垂線問題。
文檔編號(hào)G09G3/20GK102074181SQ20101027513
公開日2011年5月25日 申請(qǐng)日期2010年9月7日 優(yōu)先權(quán)日2010年9月7日
發(fā)明者卓世家, 廖元億 申請(qǐng)人:中華映管股份有限公司, 福建華映顯示科技有限公司