專利名稱:像素電路及其驅(qū)動方法
技術(shù)領(lǐng)域:
本發(fā)明是關(guān)于一種畫面插黑(Black Frame Insertion)技術(shù),且特別是關(guān)于一 種應(yīng)用于畫面插黑/灰的像素電路及其驅(qū)動方法。
背景技術(shù):
近年來,由于液晶顯示器(Liquid Crystal Display, LCD)需求量大增,并且 有往大尺寸發(fā)展的趨勢。當液晶顯示器面板尺寸增大時,不僅其分辨率隨之增高, 再加上電視動態(tài)影像顯示需求大量增加,因液晶顯示器的驅(qū)動方式為保持式 (Hold-type),而非陰極射線管(Cathode Ray Tube, CRT)的脈沖式(Impulse-type), 且其液晶反應(yīng)速度較慢,因此在顯示動態(tài)影像時產(chǎn)生影像模糊、拖曳或顏色移位等 現(xiàn)象。有鑒于消費者對于動態(tài)影像品質(zhì)的要求日漸嚴苛,消除保持式顯示器所造成 的模糊效應(yīng)(blur effect)漸成重要的課題,而插黑畫面技術(shù)(Black Frame Insertion Technology)便是其中一種方法。目前解決動態(tài)影像模糊技術(shù)主要分為 三類,包括頻率加倍、動態(tài)背光控制(Dynamic Backlight Control)以及插入黑畫 面數(shù)據(jù)等,其目的都是要將液晶顯示器的保持式驅(qū)動方式改成接近脈沖式的驅(qū)動方式,以期達到更佳的動態(tài)影像顯示品質(zhì)。在美國公開文件US2006/0164380中,所提供的插黑技術(shù)是將液晶顯示面板分 為多個顯示區(qū)域,利用多任務(wù)器及算法來決定插黑畫面的顯示區(qū)塊。面板所分成的 顯示區(qū)塊愈多,其插黑的效果愈好,但顯示區(qū)塊的區(qū)分個數(shù)受限于面板的分辨率而 有其上限值,故面板分辨率愈高,此技術(shù)的改善效果愈好。而美國專利US6819311所提出的動態(tài)影像品質(zhì)改善技術(shù),其特點在于像素中 設(shè)置兩個獨立的晶體管,以及利用獨立的柵極驅(qū)動器與源極驅(qū)動器來進行像素的數(shù) 據(jù)寫入與插黑,進而改善動態(tài)影像的顯示品質(zhì)。但其面板需要兩倍數(shù)目的柵極線, 以及兩組獨立的驅(qū)動芯片,因此其驅(qū)動電路的設(shè)計較為復(fù)雜,成本較高。發(fā)明內(nèi)容本發(fā)明提供一種像素電路,在像素電極上增加一晶體管,利用柵極線的使能 信號將像素電極的偏壓導(dǎo)通至灰階電壓或共同電壓,以達到畫面插黑/灰的效果。本發(fā)明提供一種顯示面板,配合本發(fā)明的像素電路,當一柵極線使能時,可 同時對兩條像素列的像素分別進行數(shù)據(jù)寫入與畫面插黑,以改善動態(tài)畫面的顯示效 果。本發(fā)明提供一種驅(qū)動方法,適用于本發(fā)明的顯示面板。首先,將畫面周期分 為第一期間與第二期間,在第一期間中驅(qū)動奇數(shù)條柵極線,在第二期間中驅(qū)動偶數(shù) 條柵極線,通過隔行驅(qū)動的方式,在同一畫面周期中同時完成數(shù)據(jù)寫入與畫面插黑 /灰的效果,以改善畫面顯示品質(zhì)。承上述,本發(fā)明提出一種顯示面板,包括N條像素列、N條柵極線以及多條 數(shù)據(jù)線,其中每一該些像素列具有多個像素,而柵極線對應(yīng)于該些像素列,其中第 i+l條柵極線,電性連接于第i像素列與第i+l像素列所對應(yīng)到的該些像素,i為正 整數(shù),且l^i<N。多條數(shù)據(jù)線則對應(yīng)于該些像素列的該些像素,其中當?shù)趇+l柵 極線使能時,第i+l條像素列開啟以接收該些數(shù)據(jù)線所輸出的多個像素驅(qū)動電壓, 而第i像素列則接收一灰階電壓以進行畫面插黑/灰。在本發(fā)明一實施例中,上述的顯示面板,其中第i條像素列上的每一該些像素 電路包括第一像素電容、第一儲存電容、第一晶體管以及第二晶體管。第一像素電 容電性連接于第一共享端與共同電壓之間,第一儲存電容一端電性連接于第一共享 端,第一晶體管電性連接于相對應(yīng)的數(shù)據(jù)線之一與第一共享端之間,且第一晶體管 的柵極電性連接于第i條柵極線,而第二晶體管電性連接于第一共享端與第一灰階 電壓之間,且第二晶體管的柵極電性連接于第i+l條柵極線。在本發(fā)明一實施例中,上述第i條像素列中的每一該些像素電路還包括耦合電 容、第二像素電容、第二儲存電容以及第三晶體管。其中耦合電容電性連接于第一 共享端與第二共享端之間,第二像素電容電性連接于第二共享端與共同電壓之間。 第二儲存電容一端電性連接于第二共同端;而第三晶體管則電性連接于第二共享端 與第二灰階電壓之間,且第三晶體管的柵極電性連接于第i+l條柵極線。在本發(fā)明一實施例中,上述第一儲存電容的另一端電性連接于第一灰階電壓或共同電壓,而第二儲存電容的另一端則電性連接于第二灰階電壓或共同電壓。在本發(fā)明一實施例中,上述第一灰階電壓與第二灰階電壓可等于共同電壓或?qū)?應(yīng)于一灰階畫面的電壓值。在本發(fā)明一實施例中,上述第i條像素列中的每一該些像素電路包括第一像素 電容、第一儲存電容、第一晶體管、第二晶體管、第二像素電容、第二儲存電容以 及第三晶體管。其中,第一像素電容電性連接于第一共享端與共同電壓之間,而第 一儲存電容的一端電性連接于第一共同端。第一晶體管電性連接于相對應(yīng)的數(shù)據(jù)線 之一與第一共享端之間,且第一晶體管的柵極電性連接于第i條柵極線;第二晶體管電性連接于第一共享端與第二共享端之間,且第二晶體管的柵極電性連接于第i 條柵極線;第二像素電容電性連接于第二共享端與共同電壓之間;第二儲存電容的 一端電性連接于第二共同端,而第三晶體管電性連接于第二共享端與第一灰階電壓 之間,且第三晶體管的柵極電性連接于第i+l條柵極線。在本發(fā)明 一實施例中,上述第一儲存電容與第二儲存電容的另 一端電性連接于 第一灰階電壓或共同電壓。從一個觀點來看,本發(fā)明另提出一種像素電路,可應(yīng)用于畫面插黑/灰,上述 像素電路包括第一像素電容、第一儲存電容、第一晶體管以及第二晶體管。其中第 一像素電容電性連接于第一共享端與共同電壓之間,第一儲存電容的一端電性連接 于第一共享端。第一晶體管電性連接于數(shù)據(jù)線與第一共享端之間,且第一晶體管的 柵極電性連接于第一柵極線,而第二晶體管電性連接于第一共享端與第一灰階電壓 之間,且第二晶體管的柵極電性連接于一第二柵極線,其中第一柵極線與第二柵極 線相鄰。本發(fā)明又提出一種像素電路,包括第一像素電容、第一儲存電容、第一晶體管、 第二晶體管、第二像素電容、第二儲存電容以及第三晶體管。其中第一像素電容電 性連接于第一共享端與共同電壓之間,而第一儲存電容的一端電性連接于該第一共 同端。第一晶體管電性連接于數(shù)據(jù)線與第一共享端之間,且第一晶體管的柵極電性 連接于一第一柵極線,第二晶體管電性連接于第一共享端與第二共享端之間,且第 二晶體管的柵極電性連接于該第一柵極線。第二像素電容電性連接于第二共享端與 共同電壓之間,而第二儲存電容的一端電性連接于該第二共同端,第三晶體管電性 連接于第二共享端與第一灰階電壓之間,且第三晶體管的柵極電性連接于第二柵極線,其中第一柵極線與第二柵極線相鄰。配合上述顯示面板與像素電路,本發(fā)明提出一種驅(qū)動方法,適用于驅(qū)動上述的顯示面板,此顯示面板包括N條像素列,分別對應(yīng)于N條柵極線,其中當?shù)趇+l柵極線使能時,第i+l條像素列開啟以接收該些數(shù)據(jù)線所輸出的多個像素驅(qū)動電壓,而第i像素列則接收灰階電壓以進行畫面插黑/灰,N、 i為正整數(shù),且l^i<N,該驅(qū)動方法包括將一畫面周期分為一第一期間與一第二期間,然后在畫面周期的 第一期間,依序掃描該些柵極線中的奇數(shù)條柵極線;在畫面周期的第二期間,依序 掃描該些柵極線中的偶數(shù)條柵極線。在本發(fā)明一實施例中,上述的第二期間在第一期間之后,或者第一期間在第二 期間之后皆可。本發(fā)明利用獨特的像素電路與結(jié)構(gòu)設(shè)計,將其整合至顯示面板中,并配合間 隔掃描的驅(qū)動方式,讓顯示面板的像素電路隨著柵極線的使能同步對相鄰的像素列 進行數(shù)據(jù)寫入與畫面插黑/灰。在電路設(shè)計上,本發(fā)明僅需在像素結(jié)構(gòu)中增加插黑/ 灰用的晶體管,不需額外的驅(qū)動電路設(shè)計,即可適用于大部分的液晶顯示器上,可 以較低成本的方式達到畫面插黑/灰的效果。為讓本發(fā)明的上述和其它目的、特征和優(yōu)點能更明顯易懂,下文特舉本發(fā)明 的較佳實施例,并配合附圖,作詳細說明如下。
圖1為根據(jù)本發(fā)明一實施例的顯示器的電路圖。圖2為根據(jù)本實施例的信號時序圖。圖3為根據(jù)本實施例的面板驅(qū)動狀態(tài)圖。圖4為根據(jù)本發(fā)明第一實施例的柵極線驅(qū)動狀態(tài)圖。圖5A為根據(jù)本發(fā)明第二實施例的像素電路圖。圖5B為根據(jù)圖5A的像素布局圖。圖6A為根據(jù)本發(fā)明第三實施例的像素電路圖。圖6B為根據(jù)圖6A的像素布局圖。圖7A為根據(jù)本發(fā)明第四實施例的像素電路圖。圖7B為根據(jù)圖7A的像素布局圖。圖8為根據(jù)本發(fā)明第五實施例的顯示器驅(qū)動方法的流程圖。
具體實施方式
第一實施例圖1為根據(jù)本發(fā)明一實施例的顯示器的電路圖。液晶顯示器IOO包括顯示面板110、柵極驅(qū)動器120以及源極驅(qū)動器130,其中顯示面板110中包括像素列Si S2n、柵極線G, Gh, n為正整數(shù)。柵極驅(qū)動器120用以輸出柵極掃描信號,而源極驅(qū)動器130則用以輸出像素驅(qū)動信號。在本實施例中, 一條柵極線所對應(yīng)到的所有像素以一像素列表示,因此每一像素列均具有多個像素,并以像素電路表示其像 素結(jié)構(gòu)的等效電路。在顯示面板110中,每一像素列Si S2n均包括多個像素電路(如111 113、 121 123、 131 133),并對應(yīng)電性連接于上下相鄰的柵極線Gi G2n,而每一柵 極線G, Gh則同樣電性連接于上下相鄰的像素電路。以柵極線G2為例,其中像 素電路111 113、 121 123皆電性連接于柵極線G2。當柵極線G2使能時,像素 列S2所對應(yīng)的像素電路121 123開啟并接收數(shù)據(jù)線D1 D3所輸出的像素驅(qū)動電 壓,而像素列Si所對應(yīng)的像素電路111 113則導(dǎo)通至灰階電壓以進行畫面插黑/ 灰。因此,當柵極線G2使能時,其相鄰的像素列之一會進行正常數(shù)據(jù)的寫入,而 另一像素列則進行畫面插黑/灰。其余柵極線的操作方式同理類推,不再累述。利用上述特性,本實施例利用隔行驅(qū)動的方式(間隔一條柵極線的掃描方式), 將一個畫面周期分為兩個期間,先掃描奇數(shù)條柵極線(例如G^ G3、 G5...),然 后再掃描偶數(shù)條柵極線(例如G2、 G4、 G6...),其掃描順序可依照不同驅(qū)動方式 而定。以相鄰的柵極線Gn、 G^為例,當柵極線GJ吏能時,需經(jīng)過半個畫面周期 后,柵極線Gn+1才會使能。當掃描奇數(shù)條柵極線時,相對應(yīng)的奇數(shù)條像素列(例 如S" S3、 S5...)會進行正常信號的寫入,而偶數(shù)條像素列(例如S2、 S4、 S6...) 則會進行畫面插黑/灰。反之,當掃描偶數(shù)條柵極線時,相對應(yīng)的偶數(shù)條像素列(例 如S2、 S4、 S6...)會進行正常信號的寫入,而奇數(shù)條像素列(例如S!、 S3、 S5...) 則會進行畫面插黑/灰。藉此,每一條像素列會在數(shù)據(jù)寫入(接收像素驅(qū)動電壓) 后維持半個畫面周期,然后進行插黑/灰(接收黑畫面或灰畫面之灰階電壓)半個畫面周期。接下來,配合圖2的波形圖,進一步說明本實施例的驅(qū)動方法,圖2為根據(jù) 本實施例的信號時序圖。波形W1、 W2用來表示不同驅(qū)動極性時的驅(qū)動時序,以 第一畫面F1為例,將畫面周期分為第一期間T1與第二期間T2,其掃描方式則如 圖2所示。在第一期間T1中,依序進行奇數(shù)條柵極線(Gi、 G3、 Gs…G2n.!)的掃 描,在第二期間T2中,依序進行偶數(shù)條柵極線(G2、 G4、 G6...G2n)的掃描。本 實施利亦可配合不同的掃描方式(由下而上、由中間向外、區(qū)塊掃描),以不同順 序進行柵極線的掃描,只要配合間隔的掃描方式即可。此外,利用本實施例的驅(qū)動方法,柵極驅(qū)動器120僅需半數(shù)的柵極驅(qū)動信號 GP, GP。即可驅(qū)動整個顯示面板110的柵極線G, Gh。由于在同一期間(Tl或 T2)中僅有半數(shù)的柵極線(奇數(shù)條或偶數(shù)條)需要驅(qū)動,因此柵極驅(qū)動信號GPi GPn可在第一期間Tl中掃描奇數(shù)條柵極線(Gi、 G3、 G5…G2w),然后在第二期 間T2中切換至偶數(shù)條柵極線(G2、 G4、 G6...G2n)。在電路設(shè)計中,可設(shè)計一切 換開關(guān)切換柵極驅(qū)動信號GP, GPn的輸出路徑,在第一期間T1中切換至奇數(shù)條 柵極線,在第二期間T2中,切換至偶數(shù)條柵極線。在本發(fā)明另一實施例中,上述 驅(qū)動方式,亦可先驅(qū)動偶數(shù)條柵極線(G2、 G4、 G6...G2n),然后再驅(qū)動奇數(shù)條柵 極線(G,、 G3、 G5...G2l>1)。圖3為根據(jù)本實施例的面板驅(qū)動狀態(tài)圖。圖3左側(cè)圖式表示第一期間Tl中的 驅(qū)動狀態(tài),白色部分表示奇數(shù)條柵極線(G,、 G3、 G5…G2n.。的像素屬于正常顯 示狀態(tài),而斜線部分則表示偶數(shù)條柵極線(G2、 G4、 G6 ...G2n)的像素屬于插黑/ 灰狀態(tài)。圖3右側(cè)圖式則表示第二期間T2中的驅(qū)動狀態(tài),其中奇數(shù)條柵極線(G,、 G3、 G5...G2")與偶數(shù)條柵極線(G2、 G4、 G6...G2n)的顯示狀態(tài)對調(diào)。圖4為根據(jù)本發(fā)明第一實施例的柵極線驅(qū)動狀態(tài)圖。圖4中僅以顯示面板110 中的部分柵極線G, G6為例說明,在第一期間T1中,柵極驅(qū)動器120依序驅(qū)動 柵極線G,、 G3、 G5,而柵極線G2、G4所對應(yīng)的像素(即像素列S2、 S4上的像素電 路,如121 123、 141 143)則因為柵極線G3、 G5的使能而導(dǎo)通至灰階電壓。當 進入第二期間T2時,柵極線G2、 G4、 G6會依序驅(qū)動,分別以畫面410 430來表 示。在畫面410,柵極線G2使能,所以柵極線G!所對應(yīng)的像素則導(dǎo)通至灰階電壓 以進行畫面插黑/灰,而柵極線G2則進行正常數(shù)據(jù)的寫入,柵極線G3的像素則還 處于保持式(Hold-type)的狀態(tài)。依此類推,柵極線G4、 G6使能時的畫面顯示狀態(tài)則如畫面420、 430所示。當進入下一畫面的第一期間Tl時,則依序使能奇數(shù)條 柵極線Gi、 G3、 G5,其畫面顯示狀態(tài)如畫面440 460所示,其操作細節(jié)類推,不 再累述。第二實施例接下來,進一步說明本發(fā)明的像素電路,以像素電路lll為例,圖5A為根據(jù) 本發(fā)明第二實施例的像素電路圖。像素電路500表示像素電路111的其中一種實施 方式。像素電路500包括晶體管TFT1、 TFT2、像素電容CLC以及儲存電容CST, 并電性連接于相鄰的柵極線G。 02之間。其中像素電容CLC與儲存電容CST具 有一共享端510,像素電容CLC的另一端電性連接于共同電壓(commonvoltage, 可為接地電壓電平或一特定電壓電平)VCOM,儲存電容CST電性連接于共享端 510與灰階電壓VCS之間。晶體管TFT1電性連接于數(shù)據(jù)線D1與共享端510之間, 且晶體管TFT1的柵極電性連接于柵極線Gp而晶體管TFT2電性連接于共享端 510與灰階電壓VCS之間,且晶體管TFT2的柵極電性連接于柵極線G2。在共享端510上的電壓則稱為像素驅(qū)動電壓VP。像素驅(qū)動電壓VP主要由數(shù) 據(jù)線D1所提供,當柵極線G,使能時,晶體管TFT1開啟,數(shù)據(jù)線D1便輸出像素 驅(qū)動電壓VP至共享端510,對像素電容CLC與儲存電容CST充電。當柵極線G2 使能時,晶體管TFT2會導(dǎo)通,因此共享端510的電壓電平(原本為像素驅(qū)動電壓 VP)會受到灰階電壓VCS影響而改變至灰階電壓VCS。因此,像素電路lll便會 根據(jù)被改變的像素驅(qū)動電壓VP而顯示黑畫面或灰畫面。若灰階電壓VCS等于共 同電壓VCOM,則像素電容CLC兩端的壓差會趨向于零,液晶的偏向角會趨向關(guān) 閉,像素電路111便具有插入黑畫面的效果。若灰階電壓VCS不等于共同電壓 VCOM,則像素電路111會隨著灰階電壓VCS的電壓值而顯示不同灰階程度的灰 畫面,因此只要調(diào)整灰階電壓VCS便可設(shè)定所插入的灰畫面的灰階值。在本發(fā)明 另一實施例中,也可以將晶體管TFT2電性連接于共享端510與共同電壓VCOM 之間或是獨立設(shè)置的灰階電壓(不與儲存電容CST共享),同樣具有像素插黑/灰的 效果。在顯示面板110中的其余像素的等效電路與像素電路111相同,在此不加累 述。圖5B為根據(jù)圖5A的像素布局圖,其中與已知的主要的差別在于晶體管TFT2, 晶體管TFT2位于像素右下角,并聯(lián)電性連接于儲存電容,至于像素電極(pixelelectrode)布局圖案則可依照不同顯示需求而變,本實施例并不限定。 第三實施例接下來,本發(fā)明將第二實施例的電路設(shè)計概念,應(yīng)用在不同的像素結(jié)構(gòu)中, 圖6A為根據(jù)本發(fā)明第三實施例的像素電路圖。同樣以像素電路111的所在位置為 例,像素電路600表示像素電路111的另一種實施方式。像素電路600包括晶體管 TFT1 TFT3、像素電容CLC1、 CLC2、儲存電容CST1、 CST2。在本實施例,像 素電路600主要由兩個子像素結(jié)構(gòu)所形成,像素電容CLC1與儲存電容CST1形成 一個子像素,而像素電容CLC2與儲存電容CST2形成另一個子像素。此種像素結(jié) 構(gòu)具有不同的應(yīng)用方式,例如應(yīng)用于廣視角(wide view angle)液晶顯示器。像素電容CLC1、儲存電容CST1、晶體管TFT1的電路架構(gòu)類似于圖5A的電 路架構(gòu),不再累述。像素電容CLC2與儲存電容CST2的一端皆電性連接于共享端 620,而像素電容CLC2的另一端電性連接于共同電壓VCOM,儲存電容CST2的 另一端電性連接于灰階電壓VCS。晶體管TFT3電性連接于共享端620與灰階電壓 VCS之間,且晶體管TFT3的柵極電性連接于柵極線G2,而晶體管TFT2電性連 接于共享端620與共享端510之間,且晶體管TFT2的柵極電性連接于柵極線G"當柵極線G,使能時,晶體管TFT1、 TFT2導(dǎo)通,數(shù)據(jù)線Dl寫入像素驅(qū)動電 壓VP1與VP2至像素電路600中,在不考慮路徑損耗的情況下,像素驅(qū)動電壓VP1 與VP2相等。當柵極線G2使能時,共享端620會經(jīng)由晶體管TFT3導(dǎo)通至灰階電 壓VCS,使得共享端620的電壓電平(原本為像素驅(qū)動電壓VP2)等于灰階電壓VCS (若考慮電容充放電的影響,則共享端620的電壓電平會逐漸趨近于灰階電壓 VCS),此時,像素電路111所呈現(xiàn)的畫面為黑畫面或灰畫面(根據(jù)灰階電壓VCS 的電壓值而定)。在本發(fā)明另一實施例中,晶體管TFT3亦可設(shè)置于共享端510與 共同電壓VCOM之間,或是增設(shè)一個晶體管于共享端510與共同電壓VCOM之間, 并同時受控于柵極線G2。藉此,共享端510、 620的電壓電平在柵極線G2使能后 的改變速度會更快,畫面插黑/灰的效果會更顯著。此外,灰階電壓VCS的電壓電 平可與共同電壓VCOM相等,同樣具有畫面插黑/灰的效果。圖6B為根據(jù)圖6A的像素布局圖,其中晶體管TFT1 TFT3的設(shè)置位置則如 圖6B所示。像素電容CLC1的像素電極630與像素電容CLC2的像素電極640分 別如圖6B所示。圖6B僅為圖6A像素電路的布局方式之一,本實施例并不受限于此布局方式。 第四實施例圖7A為根據(jù)本發(fā)明第四實施例的像素電路圖。像素電路700為像素電路111 的另一種實施方式,同樣由兩個子像素結(jié)構(gòu)所形成。像素電路700包括晶體管 TFT1 TFT3、像素電容CLC1、 CLC2、儲存電容CST1、 CST2以及耦合電容CCP。 耦合電容CCP電性連接于共享端510與共享端720之間,像素電容CLC2電性連 接于共享端720與共同電壓VCOM之間。儲存電容CST2電性連接于共享端720 與灰階電壓VCS之間,晶體管TFT3電性連接于共享端720與灰階電壓VCS之間, 且晶體管TFT3的柵極電性連接于柵極線G2,而像素電容CL1、儲存電容CST1、 晶體管TFT1的電路架構(gòu)類似于圖5A的電路架構(gòu),不再累述。當柵極線G^吏能時,晶體管TFT1導(dǎo)通,數(shù)據(jù)線Dl輸出像素驅(qū)動電壓VP1 至共享端510,并經(jīng)由耦合電容CCP,耦合至共享端720以形成像素驅(qū)動電壓VP2。 此時,像素電路700處于正常顯示狀態(tài),而當柵極線G2使能時,晶體管TFT2、 TFT3導(dǎo)通,共享端510與共享端720皆會被導(dǎo)通至灰階電壓VCS,使得原本的像 素驅(qū)動電壓VP1、 VP2會等于或趨近于灰階電壓VCS。此時,像素電路700處于 畫面插黑/灰的狀態(tài)。圖7B為根據(jù)圖7A的像素布局圖,其中晶體管TFT1 TFT3的設(shè)置位置則如 圖7B所示。像素電容CLC1的像素電極730、像素電容CLC2的像素電極740以 及耦合電容CCP的布局位置則分別如圖7B所示。圖7B僅為圖7A像素電路的布 局方式之一,本實施例并不受限于此布局方式。當像素電路500、 600或700應(yīng)用于顯示面板110的像素設(shè)計時,配合第一實 施例中的隔行驅(qū)動方式,可同時進行數(shù)據(jù)寫入與畫面插黑/灰的動作,進而產(chǎn)生如 圖3以及圖4的畫面插黑/灰效果。由于相鄰柵極線的使能時間會間隔半個畫面周 期,因此,每一個像素在數(shù)據(jù)寫入后會維持半個畫面周期,然后因下一條柵極線使 能而造成畫面插黑/灰現(xiàn)象。也就是說,在下半個畫面周期,像素會被導(dǎo)通至灰階 電壓,使得像素的驅(qū)動波形類似于脈沖式的驅(qū)動波形,以改善動態(tài)畫面的顯示品質(zhì)。第五實施例綜合上述實施例之實施方式與技術(shù)手段,可歸納出一種顯示器的驅(qū)動方法, 適用于上述實施例的顯示面板與像素,圖8為根據(jù)本發(fā)明第五實施例的顯示器驅(qū)動方法的流程圖。在本實施例中,若顯示面板包括N條像素列,則分別對應(yīng)于N條柵極線,其中當?shù)趇+l條柵極線使能時,第i+l條像素列開啟以接收該些數(shù)據(jù)線所輸出的多個像素驅(qū)動電壓,而第i條像素列則接收一灰階電壓,其中N、 i為正整 數(shù),且lSi〈N。本實施例的驅(qū)動方法包括下列步驟首先,步驟S810將畫面周期 分為第一期間與第二期間,然后步驟S820在畫面周期的第一期間,依序掃描柵極 線中的奇數(shù)條柵極線;而步驟S830則在畫面周期的第二期間,依序掃描柵極線中 的偶數(shù)條柵極線。換句話說,本實施例以隔行驅(qū)動的方式來驅(qū)動顯示面板中的柵極線,讓相鄰 的柵極線可同時分別進行數(shù)據(jù)寫入與畫面插黑/灰。在畫面周期的前半段掃描顯示 面板中的半數(shù)柵極線,而在畫面周期的后半段時間在掃描顯示面板中的其余半數(shù)柵 極線。此外,配合顯示面板的驅(qū)動方式(由下而上或由上而下)或驅(qū)動極性(如點 反轉(zhuǎn)或列反轉(zhuǎn))的變化,每一畫面的掃描順序亦可隨之改變(如先掃描偶數(shù)條柵極 線,然后再掃描奇數(shù)條柵極線),即讓第一期間與第二期間的順序調(diào)換。本驅(qū)動方 式的其余細節(jié)皆以詳述于上述實施例中,在本技術(shù)領(lǐng)域具有通常知識者,經(jīng)由本發(fā) 明的揭露,應(yīng)可輕易推知,在此不加累述。本發(fā)明利用時序控制信號與不同以往的像素電路設(shè)計,將每一個畫面的掃描 方式改變隔行驅(qū)動的方式(先掃描奇數(shù)條再掃描偶數(shù)條,或是先掃描偶數(shù)條再掃描 奇數(shù)條的驅(qū)動方式),使液晶顯示器可以同時進行數(shù)據(jù)寫入與畫面插黑/灰。利用本 發(fā)明的像素電路設(shè)計,不需復(fù)雜的電路設(shè)計或是增加驅(qū)動芯片,即可達到畫面插黑 /灰的效果,同時畫面插黑/灰的效果也不會因畫面分辨率而有所受限。雖然本發(fā)明已以較佳實施例揭露如上,然其并非用以限定本發(fā)明,任何所屬 技術(shù)領(lǐng)域具有通常知識者,在不脫離本發(fā)明的精神和范圍內(nèi),當可作些許更動與潤 飾,因此本發(fā)明的保護范圍當以權(quán)利要求所界定的為準。
權(quán)利要求
1.一種顯示面板,包括N條像素列,每一該些像素列具有多個像素電路;N條柵極線,對應(yīng)于該些像素列,其中第i+1條柵極線電性連接于第i條像素列與第i+1像素列所對應(yīng)到的該些像素電路,其中i、N為正整數(shù),且1≤i<N;以及多條數(shù)據(jù)線,對應(yīng)于該些像素列的該些像素電路;其中,當?shù)趇+1條柵極線使能時,第i+1條像素列開啟以接收該些數(shù)據(jù)線所輸出的多個像素驅(qū)動電壓,而第i條像素列則接收一第一灰階電壓以進行畫面插黑/灰。
2. 如權(quán)利要求1所述的顯示面板,其特征在于,第i條像素列中的每一該些像素電路包括一第一像素電容,電性連接于一第一共享端與一共同電壓之間;一第一儲存電容,該第一儲存電容的一端電性連接于該第一共享端;一第一晶體管,電性連接于相對應(yīng)的該些數(shù)據(jù)線之一與該第一共享端之間,且該第一晶體管的柵極電性連接于第i條柵極線;以及一第二晶體管,電性連接于該第一共享端與該第一灰階電壓之間,且該第二晶體管的柵極電性連接于第i+l條柵極線。
3. 如權(quán)利要求2所述的顯示面板,其特征在于,該第一儲存電容的另一端電性連接于該第一灰階電壓或該共同電壓。
4. 如權(quán)利要求2所述的顯示面板,其特征在于,該第一灰階電壓等于該共同電壓。
5. 如權(quán)利要求2所述的顯示面板,其特征在于,第i條像素列上的每一該些像素電路還包括一耦合電容,電性連接于該第一共享端與一第二共享端之間;一第二像素電容,電性連接于該第二共享端與該共同電壓之間;一第二儲存電容,該第二儲存電容的一端電性連接于該第二共同端;以及一第三晶體管,電性連接于該第二共享端與一第二灰階電壓之間,且該第三晶體管的柵極電性連接于第i+l條柵極線。
6. 如權(quán)利要求5所述的顯示面板,其特征在于,該第二儲存電容的另一端電性連接于該第二灰階電壓或該共同電壓。
7. 如權(quán)利要求5所述的顯示面板,其特征在于,該第二灰階電壓等于該共同電壓。
8. 如權(quán)利要求1所述的顯示面板,其特征在于,第i條像素列中的每一該些像素電路包括一第一像素電容,電性連接于一第一共享端與一共同電壓之間;一第一儲存電容,該第一儲存電容的一端電性連接于該第一共同端;一第一晶體管,電性連接于相對應(yīng)的該些數(shù)據(jù)線之一與該第一共享端之間,且該第一晶體管的柵極電性連接于第i條柵極線;一第二晶體管,電性連接于該第一共享端與一第二共享端之間,且該第二晶體管的柵極電性連接于第i條柵極線;一第二像素電容,電性連接于該第二共享端與該共同電壓之間;一第二儲存電容,該第二儲存電容的一端電性連接于該第二共同端;以及一第三晶體管,電性連接于該第二共享端與該第一灰階電壓之間,且該第三晶體管的柵極電性連接于第i+l條柵極線。
9. 如權(quán)利要求8所述的顯示面板,其特征在于,該第一儲存電容與該第二儲存電容的另 一端電性連接于該第一灰階電壓或該共同電壓。
10. 如權(quán)利要求8所述的顯示面板,其特征在于,該第一灰階電壓等于該共同電壓。
11. 一種像素電路,包括一第一像素電容,電性連接于一第一共享端與一共同電壓之間;一第一儲存電容,該第一儲存電容的一端電性連接于該第一共享端;一第一晶體管,電性連接于一數(shù)據(jù)線與該第一共享端之間,且該第一晶體管的柵極電性連接于一第一柵極線;以及一第二晶體管,電性連接于該第一共享端與一第一灰階電壓之間,且該第二晶體管的柵極電性連接于一第二柵極線;其中,該第一柵極線與該第二柵極線相鄰。
12. 如權(quán)利要求11所述的像素電路,其特征在于,該第一儲存電容的另一端電性連接于該第一灰階電壓或該共同電壓。
13. 如權(quán)利要求11所述的像素電路,其特征在于,該第一灰階電壓等于該共同電壓。
14. 如權(quán)利要求ll所述的像素電路,其特征在于,還包括一耦合電容,電性連接于該第一共享端與一第二共享端之間;一第二像素電容,電性連接于該第二共享端與該共同電壓之間;一第二儲存電容,該第二儲存電容的一端電性連接于該第二共同端;以及一第三晶體管,電性連接于該第二共享端與一第二灰階電壓之間,且該第三晶體管的柵極電性連接于該第二柵極線。
15. 如權(quán)利要求14所述的像素電路,其特征在于,該第二儲存電容的另一端電性連接于該第二灰階電壓或該共同電壓。
16. 如權(quán)利要求14所述的像素電路,其特征在于,該第二灰階電壓等于該共同電壓。 .
17. —種像素電路,包括一第一像素電容,電性連接于一第一共享端與一共同電壓之間;一第一儲存電容,該第一儲存電容的一端電性連接于該第一共同端;一第一晶體管,電性連接于一數(shù)據(jù)線與該第一共享端之間,且該第一晶體管的柵極電性連接于一第一柵極線;一第二晶體管,電性連接于該第一共享端與一第二共享端之間,且該第二晶體管的柵極電性連接于該第一柵極線;一第二像素電容,電性連接于該第二共享端與該共同電壓之間;一第二儲存電容,該第二儲存電容的一端電性連接于該第二共同端;以及一第三晶體管,電性連接于該第二共享端與一第一灰階電壓之間,且該第三晶體管的柵極電性連接于該第二柵極線;其中,該第一柵極線與該第二柵極線相鄰。
18. 如權(quán)利要求17所述的像素電路,其特征在于,該第一儲存電容與該第二儲存電容的另一端電性連接于該第一灰階電壓或該共同電壓。
19. 如權(quán)利要求17所述的像素電路,其特征在于,該第一灰階電壓等于該共同電壓。
20. —種驅(qū)動方法,用于驅(qū)動一顯示面板,該顯示面板包括N條像素列,分別對應(yīng)于N條柵極線,其中當?shù)趇+l條柵極線使能時,第i+l條像素列開啟以接收該些數(shù)據(jù)線所輸出之多個像素驅(qū)動電壓,而第i像素列則接收一灰階電壓以進行畫面插黑/灰,其中N、 i為正整數(shù),且l^i〈N,該驅(qū)動方法包括將一畫面周期分為一第一期間與一第二期間;在該畫面周期的一第一期間,依序掃描該些柵極線中的奇數(shù)條柵極線;以及在該畫面周期的一第二期間,依序掃描該些柵極線中的偶數(shù)條柵極線。
21. 如權(quán)利要求20所述的驅(qū)動方法,其特征在于,該第二期間在該第一期間之后。
22. 如權(quán)利要求20所述的驅(qū)動方法,其特征在于,該第一期間在該第二期間之后。
全文摘要
本發(fā)明公開了一種像素電路及其驅(qū)動方法,該像素電路包括像素電容、儲存電容、第一晶體管以及第二晶體管,其中儲存電容與像素電容具有一共享端,而第一晶體管電性連接于數(shù)據(jù)線與共享端之間,且第一晶體管的柵極電性連接于第一柵極線,第二晶體管電性連接于共享端與一灰階電壓之間,且第二晶體管的柵極電性連接于第二柵極線,其中第一柵極線與第二柵極線相鄰。
文檔編號G09G3/36GK101625836SQ20081013341
公開日2010年1月13日 申請日期2008年7月9日 優(yōu)先權(quán)日2008年7月9日
發(fā)明者王賢軍, 黃子建 申請人:中華映管股份有限公司