專利名稱:多屏顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及在將多個圖像顯示裝置排列成矩陣狀構(gòu)成一個畫面的 多屏顯示裝置中具有的數(shù)字鏈電路,特別是涉及用于在多個圖像顯示
裝置之間從屬連接(也稱為數(shù)字鏈連接)TMDS (Transition Minimized Differential Signaling:最小化傳輸差分信號)禾卩LVDS (Low Voltage Differential Signal:低分差動信號)等串行差動傳送格式的高速數(shù)字圖 像信號的各圖像顯示裝置中具有的數(shù)字鏈電路。
背景技術(shù):
在JP-A-2000-184315和JP-A-2004-347739中,公開了在將多個圖 像顯示裝置排列成矩陣狀(二維狀)構(gòu)成一個畫面的多屏顯示裝置, 在現(xiàn)有技術(shù)中,從屬連接多個圖像顯示裝置(以下稱為數(shù)字鏈連接), 利用TMDS (Transition Minimized Differential Signaling:最小化傳輸差 分信號)和LVDS (Low Voltage Differential Signal:低分差動信號)等 的串行差動傳送格式的高速傳送技術(shù),將數(shù)字圖像信號從前段逐個順 次地傳送到后段的圖像顯示裝置。
發(fā)明內(nèi)容
但是,專利文獻(xiàn)1中記載的通過數(shù)字鏈連接實施的數(shù)字圖像信號 傳送,利用內(nèi)置于將串行的高速圖像信號變換成并行的數(shù)字信號的數(shù) 字接口接收機(jī)和進(jìn)行與其相反的變換的數(shù)字接口發(fā)射機(jī)中的PLL (Phase Locked Loop:鎖相環(huán)),再現(xiàn)像素時鐘(也稱為點時鐘)時產(chǎn) 生抖動。該抖動加在數(shù)字鏈連接后段的圖像顯示裝置中,抖動量增加。 結(jié)果,在數(shù)字鏈連接后段的圖像顯示裝置的數(shù)字接口發(fā)射機(jī)中,生成 圖像數(shù)據(jù)的取入誤差,限制了數(shù)字鏈連接的段數(shù)。
與此相對,專利文獻(xiàn)2公開了可以無限制地數(shù)字鏈連接圖像顯示 裝置的數(shù)字鏈電路。
專利文獻(xiàn)2中記載的數(shù)字鏈電路公開了生成與輸入像素時鐘(WCLK)不同的輸出像素時鐘(RCLK),利用該輸出像素時鐘對輸 入圖像數(shù)據(jù)進(jìn)行再取樣并輸出的數(shù)字鏈電路。根據(jù)該電路,由時鐘的 抖動等引起的噪聲不會傳播到后段,對圖像顯示裝置的數(shù)字鏈連接的 臺數(shù)沒有限制。 一旦將數(shù)字圖像數(shù)據(jù)取入到存儲器,利用由水晶等生 成的穩(wěn)定的時鐘讀出存儲器的圖像數(shù)據(jù),又通過該時鐘鎖存并輸出同 步信號,除去在數(shù)字接口內(nèi)部的PLL中生成的時鐘信號的抖動。因此,
在各圖像顯示裝置中沒有由數(shù)字鏈連接引起的時鐘信號抖動的增加, 即便增加圖像顯示裝置的連接段數(shù),在數(shù)字接口發(fā)射電路中也不會生 成圖像數(shù)據(jù)的取入誤差。
但是,上述數(shù)字鏈電路,為了進(jìn)行再取樣,需要暫時取入輸入的 數(shù)字圖像數(shù)據(jù)的存儲器和生成輸出像素時鐘的振蕩電路和控制存儲器 的控制電路等。從而,使電路規(guī)模增大,構(gòu)成變得復(fù)雜。
此外,當(dāng)輸出像素時鐘鎖存輸入同步信號得到輸出同步信號時, 存在發(fā)生問題的擔(dān)心。如圖13所示,如果輸入同步信號903的周期Tl 是輸出像素時鐘905A的周期的整數(shù)倍,則輸入同步信號903的下降沿 和該下降沿后的輸出像素時鐘905A的上升沿(鎖存定時)的間隔一定, 即鎖存定時一定,輸出同步信號907A的周期T2—定。但是,例如當(dāng) 輸入同步信號卯3的周期Tl不是輸出像素時鐘信號905B的周期的整 數(shù)倍時,輸入同步信號卯3的下降沿和該下降沿后的輸出像素時鐘 905B的上升沿(鎖存定時)的間隔不一定,這時的輸出同步信號907B 的周期(T3、 T4、 T5)不一定。當(dāng)輸入這種周期不一定的同步信號時, 在冷陰極管等對同步信號敏感的顯示器中存在有在圖像中生成噪聲等 問題。
本發(fā)明就是鑒于上述實際情況而作成,本發(fā)明的目的是即便增加 連接段數(shù)也能夠提供高圖像質(zhì)量的圖像。
為了解決上述課題,在數(shù)字鏈電路中,將由上述移相器輸出的像 素時鐘用作數(shù)字接口發(fā)射電路的像素時鐘。
根據(jù)本發(fā)明,即便增加數(shù)字鏈電路的連接段數(shù)也可以提供高圖像 質(zhì)量的圖像。
圖1是說明表示本發(fā)明的第一實施例的圖像顯示裝置構(gòu)成的框圖。
圖2是說明表示第一實施例的多屏顯示裝置構(gòu)成的框圖。
圖3是說明第一實施例的移相器的動作的信號波形圖。
圖4是說明表示本發(fā)明的第二實施例的圖像顯示裝置構(gòu)成的框圖。
圖5是說明表示第一實施例的多屏顯示裝置構(gòu)成的框圖。
圖6是表示第一實施例的變形例的框圖。
圖7是表示第二實施例的變形例的框圖。
圖8是說明表示本發(fā)明的第三實施例的圖像顯示裝置構(gòu)成的框圖。 圖9是說明第三實施例的多屏顯示裝置構(gòu)成的框圖。 圖IO是表示第三實施例的變形例的框圖。 圖11是說明第四實施例的多屏顯示裝置構(gòu)成的框圖。 圖12是說明第四實施例的多屏顯示裝置的輸像素時鐘的抖動量變 動的示意圖。
圖13是說明當(dāng)由時鐘鎖存輸入同步信號時在輸出同步信號中生成 的抖動的發(fā)生要因的示意圖。
具體實施例方式
下面,參照附圖詳細(xì)說明本發(fā)明的最佳實施方式。在用于說明本 發(fā)明的實施例的全部附圖中,在具有相同功能的要素上附加相同的標(biāo) 號進(jìn)行表示,并省略它們的重復(fù)說明。而且,下面,在說明情形中, 作為用于數(shù)字鏈連接的串行差動傳送格式,用TMDS的傳送格式,但 是不限于此。
圖1 (a)是構(gòu)成表示本發(fā)明的第一實施例的多屏顯示裝置的圖像 顯示裝置的概略框圖。此外,圖1 (b)是在構(gòu)成圖像顯示裝置的數(shù)字 鏈電路中包含的接收機(jī)的內(nèi)部模式框圖。
在圖l (a)中,構(gòu)成多屏顯示裝置的圖像顯示裝置50,在端部具 有輸入TMDS的串行高速傳送格式的高速數(shù)字圖像信號100的圖像信 號輸入端子21、從外部輸入基準(zhǔn)信號(以下稱為"基準(zhǔn)輸入信號")104 的基準(zhǔn)信號輸入端子22、輸出串行高速傳送格式的高速數(shù)字圖像信號 108的圖像信號輸出端子31、和將基準(zhǔn)信號(以下稱為"基準(zhǔn)輸出信號")105輸出到外部的基準(zhǔn)信號輸出端子32。
此外,高速數(shù)字圖像信號IOO在TMDS的傳送格式時,至少具有 傳送圖像數(shù)據(jù)(所謂的圖像像素數(shù)據(jù))和經(jīng)過編碼的水平同步信號數(shù) 據(jù)的信道、和傳送像素時鐘(所謂的圖像像素時鐘)的信道。
對于基準(zhǔn)信號輸入端子22,在后面說明其詳細(xì)情況,但是當(dāng)數(shù)字 鏈連接圖像顯示裝置時,是用于將從前段的圖像顯示裝置的基準(zhǔn)信號 輸出端子32輸出的基準(zhǔn)輸出信號作為基準(zhǔn)信號(基準(zhǔn)輸入信號)輸入 的端子。在本實施例中,基準(zhǔn)輸出信號是基準(zhǔn)同步信號(在后面說明 其詳細(xì)情況),從外部(前段的圖像顯示裝置的基準(zhǔn)信號輸出端子)將 基準(zhǔn)同步信號作為基準(zhǔn)信號(基準(zhǔn)輸入信號)輸入到基準(zhǔn)信號輸入端 子22。為了與輸出的基準(zhǔn)同步信號區(qū)別開來,將輸入的該基準(zhǔn)同步信 號附加外部兩字,稱為外部基準(zhǔn)同步信號。
此外,圖像顯示裝置50在其內(nèi)部包括數(shù)字鏈電路40、圖像處理電 路10和顯示器11而構(gòu)成。
數(shù)字鏈電路40在構(gòu)成多屏顯示裝置的數(shù)字鏈連接的多個圖像顯示 裝置50之間,利用TMDS的串行高速傳送發(fā)送接收數(shù)字圖像信息(圖 像像素數(shù)據(jù)和像素時鐘等)。此外,從接收的串行的數(shù)字圖像信息再現(xiàn) 像素時鐘102、水平同步信號103、并行的數(shù)字圖像信號101等。
圖像處理電路10使來自數(shù)字鏈電路40的并行的數(shù)字圖像信號101 與圖像顯示裝置50顯示的內(nèi)容一致,進(jìn)行掃描變換和放大縮小等規(guī)定 的圖像處理,輸出圖像信號109。顯示器11是顯示來自圖像處理電路 10的圖像信號109的顯示模塊。
下面說明數(shù)字鏈電路40的詳細(xì)構(gòu)成。
上述數(shù)字鏈電路40構(gòu)成為包括數(shù)字接口接收機(jī)(以下,省略為"接 收機(jī)")1、數(shù)字接口發(fā)射機(jī)(以下,省略為"發(fā)射機(jī)")2、選擇器3、 PLL4和移相器5。
接收從圖像信號輸入端子21輸入的串行的高速數(shù)字圖像信號100 的接收機(jī)l,如圖1 (b)所示,包括PLLla和串并聯(lián)變換電路lb而構(gòu) 成。PLLla根據(jù)包含在高速數(shù)字圖像信號100中的像素時鐘100a再現(xiàn) 同一頻率的像素時鐘102,并且生成當(dāng)將串行數(shù)據(jù)變換成并行數(shù)據(jù)時的 位時鐘(BCLK)和定時信號(未圖示)。
串并聯(lián)變換電路lb與BCLK同步地取入包含在高速數(shù)字圖像信號 100中的串行數(shù)據(jù)100b,與像素時鐘102同步地變換成并聯(lián)數(shù)據(jù),輸 出并行(并聯(lián))的數(shù)字圖像信號101和水平同步信號103。這樣,接收 機(jī)1從高速數(shù)字圖像信號100再現(xiàn)像素時鐘102,此外,輸出數(shù)字圖像 信號101和水平同步信號103。
選擇器3選擇由接收機(jī)1再現(xiàn)的水平同步信號103和從基準(zhǔn)信號 輸入端子22輸入的基準(zhǔn)輸入信號104中的任一方。這里,基準(zhǔn)輸入信 號104是從數(shù)字鏈連接的前段的圖像顯示裝裝置供給的后述的外部基 準(zhǔn)同步信號(外部水平同步信號)。而且,將由選擇器3選出的一方的 水平同步信號供給到PLL4,并且從基準(zhǔn)信號輸出端子32輸出作為基 準(zhǔn)輸出信號105的基準(zhǔn)同步信號。
這里,為了使下面的說明簡單起見,在本實施例中,只要不產(chǎn)生 疑義就可以將基準(zhǔn)輸出信號105稱為基準(zhǔn)同步信號105。此外,選擇器 3例如內(nèi)置在未圖示的圖像顯示裝置中,通過進(jìn)行整個圖像顯示裝置 50的控制的未圖示的計算控制模塊(以下,稱為"CPU: Central Processing Unit:中央處理單元"),接受例如由未圖示的用戶經(jīng)過遙控 器(所謂的遙控)發(fā)出的指示或者經(jīng)過外部的控制設(shè)備(例如所謂的 PC)的指令,進(jìn)行切換。
PLL4與輸入的高速數(shù)字圖像信號IOO的分辨率一致地,根據(jù)由選 擇器3選出的基準(zhǔn)同步信號105生成像素時鐘106。此外,像素時鐘 106具有與像素時鐘102相同的頻率。此外,移相器5調(diào)整由PLL4生 成的像素時鐘106和由接收機(jī)1再現(xiàn)的數(shù)字圖像信號101的相位(在 后面利用圖3說明其詳細(xì)情況),輸出輸出像素時鐘107。
發(fā)射機(jī)2接收來自接收機(jī)1的數(shù)字圖像信號101和來自移相器5 的輸出像素時鐘107。而且,根據(jù)輸出像素時鐘107由內(nèi)置的未圖示的 PLL生成當(dāng)將并行數(shù)據(jù)變換成串行數(shù)據(jù)時需要的位時鐘(未圖示),將 數(shù)字圖像信號101變換成高速數(shù)字圖像信號108,輸出到圖像信號輸出 端子31。
圖2是用n個圖1的圖像顯示裝置構(gòu)成n面(n:整數(shù))數(shù)字鏈連 接的多屏顯示裝置的構(gòu)成例。此外,在圖2中,當(dāng)需要區(qū)別各圖像顯 示裝置及其構(gòu)成要素時,在標(biāo)號后面附加添加字-1、 -2、……-n進(jìn)行表示,當(dāng)不需要區(qū)別時省略該添加字。
如圖2所示,本實施例的多屏顯示裝置形成由多個圖像顯示裝置
50-l 50-n構(gòu)成,利用數(shù)字圖像信號傳送電纜200和基準(zhǔn)信號傳送電 纜300依次將前段圖像顯示裝置的輸出端子(圖像信號輸出端子31、 基準(zhǔn)信號輸出端子32)與后段圖像顯示裝置的輸入端子(圖像信號輸 入端子21、基準(zhǔn)信號輸入端子22)從屬連接(數(shù)字鏈連接)起來而構(gòu) 成。
此外,在初段圖像顯示裝置50-1中,從圖像信號源80將高速數(shù)字 圖像信號100-1供給到圖像信號輸入端子21-1。但是,不將信號供給 到基準(zhǔn)信號輸入端子22-l。
下面說明本實施例的動作。
首先說明基準(zhǔn)同步信號的傳送動作。
初段圖像顯示裝置50-1利用接收機(jī)1-1由從圖像信號源80輸入的 高速數(shù)字圖像信號100-1再現(xiàn)水平同步信號103-1。而且,利用選擇器 3-1選擇水平同步信號103-1作為基準(zhǔn)同步信號105-1,從基準(zhǔn)信號輸 出端子32-1將基準(zhǔn)同步信號105-1輸出到下段圖像顯示裝置50-2。
但是,利用接收機(jī)1-1再現(xiàn)的水平同步信號103-1,因為根據(jù)由內(nèi) 置在接收機(jī)1-1中的PLLla-l再現(xiàn)的位時鐘(BCLK)、像素時鐘102-1 進(jìn)行再現(xiàn),所以嚴(yán)格地說具有微小的抖動,但是在該階段中,可以看 作幾乎不具有抖動。即,可以認(rèn)為基準(zhǔn)同步信號105-1不具有抖動。
以后的圖像顯示裝置50 (50-2、 50-3、……)由選擇器3將來自 從前段供給的外部基準(zhǔn)同步信號的基準(zhǔn)信號輸入端子22的基準(zhǔn)輸入信 號104作為基準(zhǔn)同步信號105而選擇,從基準(zhǔn)信號輸出端子32將基準(zhǔn) 同步信號105輸出到下段的圖像顯示裝置。
通過以上做法,能夠以成為初段圖像顯示裝置50-l的水平同步信 號103-1的方式傳送輸入到數(shù)字鏈連接的全部圖像顯示裝置50的PLL4 的基準(zhǔn)同步信號105。 g卩,通過在初段再現(xiàn)的水平同步信號103-1的數(shù) 字鏈傳送,能夠使輸入到全部圖像顯示裝置50的PLL4的基準(zhǔn)同步信 號105的抖動與初段的基準(zhǔn)同步信號105-1 (即水平同步信號103-1) 的抖動程度大致相同。從而,在全部圖像顯示裝置50的PLL4中,能 夠使根據(jù)基準(zhǔn)同步信號105生成的像素時鐘106的抖動減小。
下面說明圖像信號的傳送動作。在初段圖像顯示裝置50-l中,由 接收機(jī)1-1將來自圖像信號源80的高速數(shù)字圖像信號100-1變換成數(shù) 字圖像信號101-1,將數(shù)字圖像信號101-1輸入到圖像處理電路10-1 和發(fā)射機(jī)2-l。圖像處理電路10-1對上述數(shù)字圖像信號101-1進(jìn)行規(guī)定 的圖像處理(例如掃描變換和放大縮小等的處理),作為圖像在顯示器 11-1上顯示出來。發(fā)射機(jī)2-l利用根據(jù)基準(zhǔn)同步信號105-1,由PLL4-1 生成,由移相器5-1進(jìn)行過相位調(diào)整的輸出像素時鐘107-1,將上述數(shù) 字圖像信號101-1變換成高速數(shù)字圖像信號108-1,將高速數(shù)字圖像信 號108-1傳送到下段圖像顯示裝置50-2。即便在圖像顯示裝置50-2以 后,同樣也通過傳送圖像信號,將圖像信號傳送到數(shù)字鏈連接的全部 圖像顯示裝置。
但是,在接收機(jī)1中從被多路化成高速數(shù)字圖像信號100的數(shù)字 圖像信息再現(xiàn)數(shù)字圖像信號101。從而,數(shù)字圖像信號101與根據(jù)基準(zhǔn) 同步信號105由PLL4生成的像素時鐘106比較, 一般由于傳送路徑不 同引起的電纜容量和電路延遲差的影響而使相位延遲。若存在該延遲, 當(dāng)由發(fā)射機(jī)2將并行的數(shù)字圖像信號101變換成串行的高速數(shù)字圖像 信號108時,存在有產(chǎn)生數(shù)據(jù)誤差的擔(dān)心。因此,在PLL4與發(fā)射機(jī)2 之間插入修正像素時鐘106和數(shù)字圖像信號101的相位差的移相器5。
這里,利圖3具體地述說移相器5的作用。
圖3是說明移相器的動作的信號波形圖。如圖3所示,當(dāng)像素時 鐘106的上升沿位于數(shù)字圖像信號101的數(shù)字圖像數(shù)據(jù)的變化附近時, 在發(fā)射機(jī)2中產(chǎn)生數(shù)據(jù)圖像數(shù)據(jù)的取入誤差。因此,由移相器5使像 素時鐘106的相位延遲規(guī)定量,修正到來自接收機(jī)1的數(shù)字圖像信號 101的圖像數(shù)據(jù)的大致中心,能夠由發(fā)射機(jī)2正確地讀取數(shù)字圖像數(shù) 據(jù)。
如上所述,在本實施例的多屏顯示裝置中,根據(jù)通過在初段再現(xiàn) 的水平同步信號103-1的數(shù)字鏈傳送得到的同一基準(zhǔn)信號105,由PLL4 生成輸入到數(shù)字鏈連接的各圖像顯示裝置50的發(fā)射機(jī)2的輸出像素時 鐘107。因此,各圖像顯示裝置50的輸出像素時鐘107的抖動量成為 大致一定的小值。所以,在各圖像顯示裝置50中,利用輸出像素時鐘 107,由發(fā)射機(jī)2生成的高速數(shù)字圖像信號108的抖動量也成為大致一
定的小值。結(jié)果,即便無限制地數(shù)字鏈連接圖像顯示裝置,在全部圖 像顯示裝置中也沒有發(fā)射機(jī)2的數(shù)字圖像數(shù)據(jù)的取入誤差,能夠防止 顯示畫面發(fā)生噪聲。
此外,根據(jù)本實施例,因為根據(jù)通過水平同步信號103-1的數(shù)字鏈 傳送得到的基準(zhǔn)同步信號105生成輸出像素時鐘107,所以輸出像素時 鐘107的周期整數(shù)倍與水平同步信號103的周期相等。所以,在專利 文獻(xiàn)2中記載的多屏顯示裝置中,不生成令人擔(dān)心的同步信號周期的 混亂。
此外,本實施例的多屏顯示裝置的數(shù)字鏈電路,能夠由作為現(xiàn)有 電路的構(gòu)成要素的接收機(jī)1和發(fā)射機(jī)2中只追加選擇器3、 PLL4、移 相器5的簡單電路構(gòu)成來實現(xiàn)。
圖4是構(gòu)成表示本發(fā)明的第二實施例的多屏顯示裝置的圖像顯示 裝置的概略框圖。
在實施例2中,在基準(zhǔn)信號輸入端子22與選擇器3之間插入修正 由PLL4生成的像素時鐘106的相位的移相器這點上與實施例1不同。
如圖4所示,實施例2的圖像顯示裝置50A構(gòu)成為包括數(shù)字鏈電 路40A、圖像處理電路IO和顯示器11。
數(shù)字鏈電路40A構(gòu)成為包括接收機(jī)1、發(fā)射機(jī)2、移相器5A、選 擇器3和PLL4。
接收機(jī)1接收從圖像信號輸入端子21輸入的串行的高速數(shù)字圖像 信號100。在高速數(shù)字圖像信號100中包括像素時鐘100a,接收機(jī)1 根據(jù)像素時鐘100a,生成利用內(nèi)置的PLLla將串行數(shù)據(jù)變換成并行數(shù) 據(jù)時需要的位時鐘(BCLK),利用位時鐘再現(xiàn)水平同步信號103和并 行的數(shù)字圖像信號101等。而且將數(shù)字圖像信號101供給到發(fā)射機(jī)2 和圖像處理電路10。圖像處理電路IO對輸入的數(shù)字圖像信號101進(jìn)行 規(guī)定的圖像處理,在顯示器ll上顯示出來。
移相器5A調(diào)整從基準(zhǔn)信號輸入端子22輸入的基準(zhǔn)輸入信號104 的相位,輸出經(jīng)過調(diào)整的基準(zhǔn)信號(以下,稱為"調(diào)整基準(zhǔn)信號")113。 此外,這里基準(zhǔn)輸入信號104是外部基準(zhǔn)同步信號(外部水平同步信 號)。
選擇器3選擇來自移相器5A的調(diào)整基準(zhǔn)信號113和由接收機(jī)1再
現(xiàn)的水平同步信號103中的任一方。而且,將由選擇器3選擇的一方 的水平同步信號供給到PLL4,并且作為基準(zhǔn)同步信號105從基準(zhǔn)信號 輸出端子32輸出。
PLL4與輸入的高速數(shù)字圖像信號100的圖像分辨率一致,根據(jù)由 選擇器3選擇的基準(zhǔn)同步信號105生成輸出像素時鐘107。
發(fā)射機(jī)2接收來自接收機(jī)1的數(shù)字圖像信號101和來自PLL4的輸 出像素時鐘107。而且,根據(jù)輸出像素時鐘107,由內(nèi)置的未圖示的PLL 生成將并行數(shù)據(jù)變換成串行數(shù)據(jù)時需要的位時鐘(未圖示),將數(shù)字圖 像信號101變換成高速數(shù)字圖像信號108,并輸出到圖像信號輸出端子 31。
圖5是將圖4的圖像顯示裝置應(yīng)用于圖2的多屏顯示裝置的構(gòu)成 例。在圖5中,也形成關(guān)于各信號的連接,與實施例1的圖2相同, 利用數(shù)字圖像信號傳送電纜200和基準(zhǔn)信號傳送電纜300依次將前段 的圖像顯示裝置的輸出端子(圖像信號輸出端子31、基準(zhǔn)信號輸出端 子32)與后段的圖像顯示裝置的輸入端子(圖像信號輸入端子21、基 準(zhǔn)信號輸入端子22)從屬連接(數(shù)字鏈連接)起來而構(gòu)成。
下面說明本實施例的動作。
首先說明基準(zhǔn)同步信號的傳送動作。
初段的圖像顯示裝置50A-1由接收機(jī)1-1從圖像信號源80輸入的 高速數(shù)字圖像信號100-1再現(xiàn)水平同步信號103-1。而且,由選擇器3-l 選擇水平同步信號103-1作為基準(zhǔn)同步信號105-1,從基準(zhǔn)信號輸出端 子32-1將基準(zhǔn)同步信號105-1輸出到下段的圖像顯示裝置50A-2。
以后的圖像顯示裝置50A (50A-2、 50A-3、……),利用移相器5 對來自基準(zhǔn)信號輸入端子22的基準(zhǔn)輸入信號104進(jìn)行相位調(diào)整,形成 調(diào)整基準(zhǔn)信號113。而且,由選擇器3選擇調(diào)整基準(zhǔn)信號113作為基準(zhǔn) 同步信號105,將基準(zhǔn)同步信號105從基準(zhǔn)信號輸出端子32輸出到下 段的圖像顯示裝置,并供給到PLL4。
PLL4生成輸出像素時鐘107,供給到發(fā)射機(jī)2。由移相器5A以使 該輸出像素時鐘107的上升沿位于由接收機(jī)1再現(xiàn)的數(shù)字圖像信號101 的圖像數(shù)據(jù)的大致中心的方式,對該輸出像素時鐘107進(jìn)行修正。從 而,發(fā)射機(jī)2能夠正確地讀取數(shù)字圖像信號101的圖像數(shù)據(jù)。
如上所述,能夠以輸入到使數(shù)字鏈連接的全部圖像顯示裝置50A 的PLL4的基準(zhǔn)同步信號105成為初段的圖像顯示裝置50A-1的水平同 步信號103-1的方式傳送該基準(zhǔn)同步信號105。 B卩,通過在初段再現(xiàn)的 水平同步信號103-1的數(shù)字鏈傳送,能夠使輸入到全部圖像顯示裝置 50A的PLL4的基準(zhǔn)同步信號105的抖動與初段的基準(zhǔn)同步信號105-1 (即水平同步信號103-1)的抖動大致相同。從而,在全部圖像顯示裝 置50A的PLL4中,能夠減小根據(jù)基準(zhǔn)同步信號105生成的輸出像素 時鐘107的抖動。
其次,說明圖像信號的傳送動作。在實施例2中,在發(fā)射機(jī)2的 數(shù)字圖像信號101到高速數(shù)字圖像信號108的變換中,使用根據(jù)基準(zhǔn) 同步信號105由PLL4生成的輸出像素時鐘107。除此以外的傳送動作 與實施例l相同,省略對其的詳細(xì)說明。
如上所述,在本實施例的多屏顯示裝置中,與實施例1相同,根 據(jù)通過在初段再現(xiàn)的水平同步信號103-1的數(shù)字鏈傳送得到的同一基 準(zhǔn)同步信號105,由PLL4生成輸入到數(shù)字鏈連接的各圖像顯示裝置 50A的發(fā)射機(jī)2的輸出像素時鐘107。因此,各圖像顯示裝置50A的 輸出像素時鐘107的抖動量成為大致一定的小值。所以,在各圖像顯 示裝置50A中,利用輸出像素時鐘107,由發(fā)射機(jī)2生成的高速數(shù)字 圖像信號108的抖動量也成為大致一定的小值。結(jié)果,即便無限制地 數(shù)字鏈連接圖像顯示裝置,在全部圖像顯示裝置中也沒有發(fā)射機(jī)2的 數(shù)字圖像數(shù)據(jù)的取入誤差,能夠防止顯示畫面發(fā)生噪聲。
這里說明實施例1和2的變形實施例。圖6是表示實施例1的變 形例的示意圖,圖7是表示實施例2的變形例的示意圖。
變形例如圖6、 7所示,在實施例1禾n 2中,追加了檢測有無來自 基準(zhǔn)信號輸入端子22的基準(zhǔn)輸入信號104的信號檢測電路14、從由接 收機(jī)1再現(xiàn)的水平同步信號103和像素時鐘102計測水平像素數(shù)的計 數(shù)器12、和作為設(shè)定PLL4的分頻比的計算裝置的微計算機(jī)13的構(gòu)成。
信號檢測電路14檢測有無基準(zhǔn)輸入信號104。而且,如果檢測出, 則輸出選擇器控制信號112,將選擇器3切換到基準(zhǔn)輸入信號104側(cè)(或 者調(diào)整基準(zhǔn)信號113側(cè)),如果沒有檢測出,則切換到水平同步信號103 側(cè)。微計算機(jī)13根據(jù)由計數(shù)器12計測得到的水平像素數(shù)的計數(shù)器計
測信號110,算出應(yīng)該設(shè)定在PLL4中的分頻比,將PLL控制信號1U 供給到PLL4,將算出的分頻比設(shè)定在PLL4中。
根據(jù)上述的電路構(gòu)成,在圖像顯示裝置自身中能夠進(jìn)行選擇器3 和PLL4的內(nèi)部控制,能夠不需要由外部的控制用PC或遙控器操作等 進(jìn)行的外部控制。
圖8是構(gòu)成表示本發(fā)明的第三實施例的多屏顯示裝置的圖像顯示 裝置的概略框圖。
在實施例3中,在由選擇器6選擇像素時鐘102或作為從外部輸 入的基準(zhǔn)輸入信號的外部像素時鐘中的任一方,對選擇的像素時鐘的 相位進(jìn)行延遲修正后,作為輸出像素時鐘這一點與實施例1不同。從 而,在本實施例中,不需要用于生成輸出像素時鐘的PLL。其它與實 施例1相同,在具有相同功能的要素上附加相同的標(biāo)號進(jìn)行表示,并 省略對它們的重復(fù)說明。
本實施例的圖像顯示裝置50B的數(shù)字鏈電路40B構(gòu)成為包括接收 機(jī)l、發(fā)射機(jī)2、選擇器6和移相器5。
接收機(jī)1接收從圖像信號輸入端子21輸入的串行的高速數(shù)字圖像 信號100,根據(jù)包括在高速數(shù)字圖像信號100中的像素時鐘100a,利 用內(nèi)置的PLLla生成當(dāng)將串行數(shù)據(jù)變換成并行數(shù)據(jù)時需要的位時鐘 (BCLK),利用位時鐘再現(xiàn)水平同步信號103和并行的數(shù)字圖像信號 101等。而且,將數(shù)字圖像信號101供給到發(fā)射機(jī)2和圖像處理電路 10。圖像處理電路IO對輸入的數(shù)字圖像信號101進(jìn)行規(guī)定的圖像處理, 在顯示器ll上顯示出來。
選擇器6選擇作為從基準(zhǔn)信號輸入端子22輸入的基準(zhǔn)輸入信號的 外部像素時鐘115和由接收機(jī)1再現(xiàn)的像素時鐘102中的任一方。將 由選擇器3選出的一方的像素時鐘供給到移相器5,并且作為基準(zhǔn)輸出 信號的基準(zhǔn)像素時鐘116從基準(zhǔn)信號輸出端子32輸出。
移相器5調(diào)整由選擇器6選出的基準(zhǔn)像素時鐘116和由接收機(jī)1 再現(xiàn)的數(shù)字圖像信號101的相位,輸出輸出像素時鐘107。
發(fā)射機(jī)2接收來自接收機(jī)1的數(shù)字圖像信號101和來自移相器5 的輸出像素時鐘107。而且,根據(jù)輸出像素時鐘107,生成由內(nèi)置的未 圖示的PLL將并行數(shù)據(jù)變換成串行數(shù)據(jù)時需要的位時鐘(未圖示),將數(shù)字圖像信號101變換成高速數(shù)字圖像信號108,輸出到圖像信號輸出 端子31。
圖9是將圖8的圖像顯示裝置應(yīng)用于圖2的多屏顯示裝置的構(gòu)成 例。在圖9中,關(guān)于各信號的連接與實施例1的圖2相同,也形成利 用數(shù)字圖像信號傳送電纜200和基準(zhǔn)信號傳送電纜300依此將前段的 圖像顯示裝置的輸出端子(圖像信號輸出端子31、基準(zhǔn)信號輸出端子 32)與后段的圖像顯示裝置的輸入端子(圖像信號輸入端子21、基準(zhǔn) 信號輸入端子22)從屬連接(數(shù)字鏈連接)起來的構(gòu)成。
下面說明本實施例的動作。
首先說明基準(zhǔn)像素時鐘的傳送動作。
在初段的圖像顯示裝置50B-1中,由接收機(jī)1-1從圖像信號源80 輸入的高速數(shù)字圖像信號100-1再現(xiàn)像素時鐘102-1。而且,由選擇器 6-1選擇像素時鐘102-1作為基準(zhǔn)像素時鐘116-1,將基準(zhǔn)像素時鐘 116-1從基準(zhǔn)信號輸出端子32-1輸出到下段的圖像顯示裝置50B-2。
以后的圖像顯示裝置50B (50B-2、 50B-3、……),由選擇器6選 擇來自基準(zhǔn)信號輸入端子22的外部像素時鐘115作為基準(zhǔn)像素時鐘 116,將基準(zhǔn)像素時鐘116從基準(zhǔn)信號輸出端子32輸出到下段的圖像 顯示裝置,并且供給到移相器5。
移相器5調(diào)整外部像素時鐘116和由接收機(jī)1再現(xiàn)的數(shù)字圖像信 號101的相位,將輸出像素時鐘107供給到發(fā)射機(jī)2。以由移相器5 使輸出像素時鐘107的上升沿位于由接收機(jī)1再現(xiàn)的數(shù)字圖像信號101 的圖像數(shù)據(jù)的大致中心的方式,對該輸出像素時鐘107進(jìn)行修正。從 而,發(fā)射機(jī)2能夠正確地讀取數(shù)字圖像信號101的圖像數(shù)據(jù)。
通過以上的做法,能夠以成為初段的圖像顯示裝置50B-1的像素 時鐘102-1的方式傳送輸入到數(shù)字鏈連接的全部圖像顯示裝置50B的 發(fā)射機(jī)2的基準(zhǔn)像素時鐘116。 g卩,通過在初段再現(xiàn)的像素時鐘102-1 的數(shù)字鏈傳送,能夠使經(jīng)過移相器5輸入到全部圖像顯示裝置50B的 發(fā)射機(jī)2的基準(zhǔn)像素時鐘116的抖動與初段的基準(zhǔn)像素時鐘116-1 (即 像素時鐘102-1)的抖動程度大致相同。從而,在全部圖像顯示裝置50B 中,能夠減小輸出像素時鐘107的抖動。
下面說明圖像信號的傳送動作。在實施例3的發(fā)射機(jī)2中,為了
將數(shù)字圖像信號101變換成高速數(shù)字圖像信號108,使用由選擇器6 選擇的,由移相器5調(diào)整了相位的輸出像素時鐘107。除此以外的傳送 動作與實施例l相同,省略對它們的詳細(xì)說明。
如上所述,在本實施例的多屏顯示裝置中,與實施例1同樣,因 為輸入到數(shù)字鏈連接的各圖像顯示裝置50B的發(fā)射機(jī)2的輸出像素時 鐘107是通過在初段再現(xiàn)的像素時鐘102-1的數(shù)字鏈傳送得到的同一基 準(zhǔn)像素時鐘116,所以各圖像顯示裝置50B的輸出像素時鐘107的抖 動量成為大致一定的小值。所以,在各圖像顯示裝置50B中,利用輸 出像素時鐘107,由發(fā)射機(jī)2生成的高速數(shù)字圖像信號108的抖動量也 成為大致一定的小值。結(jié)果,即便無限制地數(shù)字鏈連接圖像顯示裝置, 在全部圖像顯示裝置中,也沒有發(fā)射機(jī)2的數(shù)字圖像數(shù)據(jù)的取入誤差, 能夠防止發(fā)生顯示畫面的噪聲。
在上述本實施例的多屏顯示裝置中用于基準(zhǔn)信號的像素時鐘,因 為頻率高,所以當(dāng)電纜傳送時容易引起波形惡化。因此,難以傳送像 素時鐘頻率更高的分辨率高的圖像信號的像素時鐘。但是,如果是像 素時鐘的頻率比較低的分辨率低的圖像信號的像素時鐘則可以傳送。 所以,本實施例的多屏顯示裝置,在設(shè)定被稱為處理圖像分辨率低的 圖像信號的專用裝置的位置方面,電路構(gòu)成比實施例l、 2簡單,可以 廉價地構(gòu)成這方面是有效的。
這里說明實施例3的變形實施例。圖10是表示實施例3的變形例 的示意圖。
對于變形例,如圖10所示,在實施例3中形成追加了檢測有無作 為來自基準(zhǔn)信號輸入端子22的基準(zhǔn)輸入信號的外部像素時鐘115的信 號檢測電路140的構(gòu)成。
信號檢測電路140檢測有無作為基準(zhǔn)輸入信號的外部像素時鐘 115。而且,如果檢測出,則輸出選擇器控制信號112,將選擇器6切 換到基準(zhǔn)輸入信號側(cè)(這里外部像素時鐘115偵ij),如果沒有檢測出, 則切換到內(nèi)部像素時鐘102側(cè)。
如果形成上述那樣的電路構(gòu)成,則在圖像顯示裝置自身中,能夠 進(jìn)行選擇器6的內(nèi)部控制,能夠不需要由外部的控制用PC或遙控器操 作等進(jìn)行的外部控制。
圖11是構(gòu)成表示本發(fā)明的第四實施例的多屏顯示裝置的構(gòu)成例。 如圖11所示,本實施例的多屏顯示裝置由圖1所述的實施例1的
圖像顯示裝置50-l 50-n構(gòu)成。
各圖像顯示裝置50-l 50-n構(gòu)成為在高速數(shù)字圖像信號100的傳 送中,利用數(shù)字圖像信號傳送電纜200將前段的圖像信號輸出端子31 和后段的圖像信號輸入端子21之間數(shù)字鏈連接起來。
另一方面,在基準(zhǔn)同步信號105的傳送中,將規(guī)定數(shù)(這里為4) 的圖像顯示裝置作為一個單位塊,將各圖像顯示裝置50-l 50-n分割 成多個塊。具體地說,分割成由圖像顯示裝置50-1到50-4構(gòu)成的塊 500-1、由圖像顯示裝置50-5到50-8構(gòu)成的塊500-2、由圖像顯示裝置 50-9到50-12構(gòu)成的塊500-3、......。
而且,在構(gòu)成這些各單位塊的各圖像顯示裝置中,除去前頭的各 圖像顯示裝置(50-5、 50-9、……),選擇器3選擇水平同步信號103。 但是,在圖像顯示裝置50-l中,選擇器3選擇水平同步信號103。
此外,在位于各單位塊前頭的圖像顯示裝置,具體地說,圖像顯 示裝置50-l、 50-5、 50-9、……的組500R中,除了圖像顯示裝置50-1、 選擇器3選擇作為外部基準(zhǔn)同步信號的基準(zhǔn)輸入信號104。而且,在構(gòu) 成組500R的圖像顯示裝置之間,初段的圖像顯示裝置50-1的基準(zhǔn)信 號輸出端子32與圖像顯示裝置50-5的基準(zhǔn)信號輸入端子22,圖像顯 示裝置50-5的基準(zhǔn)信號輸出端子32與圖像顯示裝置50-9的基準(zhǔn)信號 輸入端子,……這樣基準(zhǔn)同步信號105通過基準(zhǔn)信號傳送電纜300數(shù) 字鏈連接起來而構(gòu)成。
下面說明本實施例的動作。
說明基準(zhǔn)同步信號的傳送動作。此外,圖像信號的傳送動作與實 施例1相同,省略對其的說明。
初段的圖像顯示裝置50-1利用接收機(jī)1 ,由從圖像信號源80輸入 的高速數(shù)字圖像信號100-1再現(xiàn)水平同步信號103,由選擇器3選擇水 平同步信號103作為基準(zhǔn)同步信號105。而且,將基準(zhǔn)同步信號105 從基準(zhǔn)信號輸出端子32輸出到4段前的圖像顯示裝置50-5。
在輸入屬于組500R的圖像顯示裝置50-5以后的基準(zhǔn)輸入信號104 的圖像顯示裝置中,由選擇器3選擇來自基準(zhǔn)信號輸入端子22的基準(zhǔn)
輸入信號104作為基準(zhǔn)同步信號105,將基準(zhǔn)同步信號105輸出到4 段前的圖像顯示裝置。
另一方面,在屬于各塊500 (500-1、 500-2、……)的各塊的前頭 以外的圖像顯示裝置中,由接收機(jī)1從前段的圖像顯示裝置輸入的高 速數(shù)字圖像信號100再現(xiàn)水平同步信號103,由選擇器3選擇水平同步 信號103作為基準(zhǔn)同步信號105。
在本實施例的多屏顯示裝置中,如圖12所示,在不輸入基準(zhǔn)輸入 信號104的圖像顯示裝置(例如塊500-1的50-2、 50-3、 50-4,塊500-2 的50-6、 50-7、 50-8等)中,形成單純的現(xiàn)有型的數(shù)字鏈連接。因此 輸出像素時鐘107的抖動量增加。但是,這里現(xiàn)有連接的段數(shù)(數(shù)字 鏈連接段數(shù))是構(gòu)成各塊500的最多3段,不是在發(fā)射機(jī)2中生成誤 差那樣的抖動量。相反地可以說,以作為不生成誤差的抖動量的方式 決定各塊500的從屬連接的段數(shù)。
另一方面,輸入基準(zhǔn)輸入信號104的組500R的圖像顯示裝置(例 如塊50-5、 50-9等)具有與實施例1同樣的效果。S卩,利用輸出像素 時鐘107和輸出像素時鐘107,由發(fā)射機(jī)2生成的高速數(shù)字圖像信號 108的抖動量成為大致一定的小值。所以,能夠?qū)γ總€輸入基準(zhǔn)輸入信 號104的組500R的圖像顯示裝置抑制高速數(shù)字圖像信號108的抖動 量。結(jié)果,即便無限制地數(shù)字鏈連接圖像顯示裝置,在全部圖像顯示 裝置中,也沒有發(fā)射機(jī)2的數(shù)字圖像數(shù)據(jù)的取入誤差,能夠防止發(fā)生 顯示畫面的噪聲。
如以上所述,在本多屏顯示裝置中,具有能夠利用少的基準(zhǔn)信號 傳送電纜數(shù)實現(xiàn)與實施例1同樣效果的優(yōu)點。在本實施例中,基準(zhǔn)信 號傳送電纜300的數(shù)量與實施例1的情形比較,為實施例1的1/4。
此外,在上述中,說明了分成4段連接基準(zhǔn)信號傳送電纜300的 情形,但是一般地,也可以是分成k (k:整數(shù))段連接的構(gòu)成。但是, 當(dāng)增大輸入基準(zhǔn)輸入信號104的圖像顯示裝置50的間隔時,與現(xiàn)有型 的數(shù)字鏈連接同樣,由于增加了輸出像素時鐘107的抖動量,由發(fā)射 機(jī)2生成數(shù)字圖像數(shù)據(jù)的取入誤差。因此,在現(xiàn)有型的數(shù)字鏈連接中, 當(dāng)令引起取入誤差的連接段數(shù)為m (m:整數(shù))時,連接基準(zhǔn)信號傳送 電纜300的間隔k的條件是k^m即可,這是明白的。
此外,以上說明了在多屏顯示裝置的構(gòu)成中使用實施例1的圖像 顯示裝置的情形,但是即便關(guān)于其它實施例的圖像顯示裝置也能夠同 樣地應(yīng)用,得到同樣的效果。
權(quán)利要求
1.一種多屏顯示裝置,通過將多個具有數(shù)字鏈電路的圖像顯示裝置組合起來而構(gòu)成,其特征在于所述數(shù)字鏈電路具有數(shù)字接口接收電路,接收串行數(shù)據(jù)的數(shù)字圖像信號,變換成并行數(shù)據(jù)的數(shù)字圖像信號并再現(xiàn)同步信號和像素時鐘;數(shù)字接口發(fā)射電路,將來自所述數(shù)字接口接收電路的并行數(shù)據(jù)的數(shù)字圖像信號變換成串行數(shù)據(jù)的數(shù)字圖像信號并發(fā)送出去;和基準(zhǔn)信號輸入端子,輸入外部基準(zhǔn)同步信號;并具有選擇電路,選擇來自所述數(shù)字接口接收電路的同步信號和來自所述基準(zhǔn)信號輸入端子的外部基準(zhǔn)同步信號中的任一方;基準(zhǔn)信號輸出端子,將由所述選擇電路選擇的同步信號作為基準(zhǔn)同步信號輸出到外部;PLL(Phase Locked Loop鎖相環(huán)),根據(jù)所述選擇電路的輸出信號,配合所述數(shù)字圖像信號的圖像分辨率生成像素時鐘;和移相器,使由所述PLL生成的像素時鐘與由所述數(shù)字接口接收電路再現(xiàn)的數(shù)字圖像信號的數(shù)據(jù)相位一致,將由所述移相器輸出的像素時鐘用作所述數(shù)字接口發(fā)射電路的像素時鐘。
2. 根據(jù)權(quán)利要求l所述的多屏顯示裝置,其特征在于 所述移相器配置在所述PLL與所述數(shù)字接口發(fā)射電路之間。
3. 根據(jù)權(quán)利要求1所述的多屏顯示裝置,其特征在于 所述移相器插入所述基準(zhǔn)信號輸入端子與所述選擇器之間,調(diào)整所述外部基準(zhǔn)同步信號的相位。
4. 根據(jù)權(quán)利要求2或3所述的多屏顯示裝置,其特征在于 具有根據(jù)由所述數(shù)字接口接收電路再現(xiàn)的像素時鐘和水平同步信號計測水平像素數(shù)的計數(shù)器,根據(jù)由所述計數(shù)器檢測出的數(shù)據(jù)設(shè)定所述PLL的分頻比。
5. 根據(jù)權(quán)利要求1 4中任一項所述的多屏顯示裝置,其特征在于具有根據(jù)輸入到所述基準(zhǔn)信號輸入端子的外部基準(zhǔn)同步信號檢測有無信號的信號檢測電路和設(shè)定所述PLL的分頻比的運算器,所述運算器,當(dāng)在所述信號檢測電路中判斷沒有來自所述基準(zhǔn)信 號輸入端子的信號輸入時,使所述選擇電路選擇圖像信號的同步信號。
6. 根據(jù)權(quán)利要求1 5中任一項所述的多屏顯示裝置,其特征在于連接所述數(shù)字鏈電路的所述基準(zhǔn)信號輸出端子與后段的數(shù)字鏈電 路的基準(zhǔn)信號輸入端子,與圖像信號平行地傳送基準(zhǔn)同步信號。
7. —種多屏顯示裝置,通過將多個具有數(shù)字鏈電路的圖像顯示裝置組合起來而構(gòu)成,其特征在于 所述數(shù)字鏈電路具有數(shù)字接口接收電路,接收數(shù)字圖像信號;數(shù)字接口發(fā)射電路,以數(shù)字信號發(fā)送來自所述數(shù)字接口接收電路的圖像信號;和基準(zhǔn)信號輸入端子,從外部輸入數(shù)字圖像信號的像素時鐘,并具有選擇電路,選擇來自所述數(shù)字接口接收電路的像素時鐘和來自所述基準(zhǔn)信號輸入端子的像素時鐘中的任一方;基準(zhǔn)信號輸出端子,將由所述選擇電路選擇的同步信號作為基準(zhǔn) 同步信號輸出到外部;和移相器,使由所述選擇電路選擇的像素時鐘與來自所述數(shù)字接口 接收電路的圖像信號的數(shù)據(jù)相位一致,將由所述移相器輸出的像素時鐘用作數(shù)字接口發(fā)射電路的像素時鐘。
8. 根據(jù)權(quán)利要求7所述的多屏顯示裝置,其特征在于 具有根據(jù)輸入到所述基準(zhǔn)信號輸入端子的外部基準(zhǔn)同步信號檢測有無信號的信號檢測電路,當(dāng)在所述信號檢測電路中判斷沒有來自所 述基準(zhǔn)信號輸入端子的信號時,所述選擇電路選擇圖像信號的同步信 號。
9. 一種多屏顯示裝置,通過數(shù)字鏈連接具有權(quán)利要求7或8所述 的數(shù)字鏈電路的圖像顯示裝置而構(gòu)成,其特征在于-連接數(shù)字鏈電路的基準(zhǔn)信號輸出端子與后段的數(shù)字鏈電路的基準(zhǔn) 信號輸入端子,與圖像信號平行地傳送基準(zhǔn)同步信號。
10. 根據(jù)權(quán)利要求7 9中任一項所述的多屏顯示裝置,其特征在于使所述數(shù)字鏈電路的基準(zhǔn)信號輸出端子與后段的數(shù)字鏈電路的所 述基準(zhǔn)信號輸入端子之間隔著多個圖像顯示裝置的數(shù)字鏈電路連接而 傳送基準(zhǔn)同步信號。
全文摘要
本發(fā)明提供電路規(guī)模小且構(gòu)成簡單,可無限制地數(shù)字鏈連接圖像顯示裝置的多屏顯示裝置和其所使用的數(shù)字鏈電路。在本發(fā)明中,將像素時鐘(107)用作數(shù)字接口發(fā)射電路(2)的像素時鐘,其中該像素時鐘(107)由移相器(5)輸出,該移相器(5)與通過數(shù)字接口接收電路(1)將由PLL4生成的像素時鐘再現(xiàn)而得到的數(shù)字圖像信號(101)的數(shù)據(jù)相位一致。
文檔編號G09G5/00GK101202032SQ200710108600
公開日2008年6月18日 申請日期2007年6月8日 優(yōu)先權(quán)日2006年12月13日
發(fā)明者浦田浩之, 澀谷敏, 砂原裕亮 申請人:株式會社日立制作所