專利名稱:顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及顯示裝置,尤其是涉及適用于液晶顯示裝置的有效技術(shù)。
背景技術(shù):
以往,作為顯示裝置,有使用了液晶顯示板的液晶顯示裝置。上述液晶顯示板,是將液晶材料封入到一對(duì)基板之間的顯示板。其中,在上述基板上,例如按矩陣狀配置有多條柵極線和多條漏極線。而且,將由鄰接的2條柵極線和鄰接的2條漏極線所包圍的區(qū)域作為1個(gè)像素區(qū)域,在各像素區(qū)域內(nèi)配置有TFT元件和像素電極。
當(dāng)在上述液晶顯示板上使圖像或影像顯示時(shí),例如,對(duì)各漏極線預(yù)先輸入顯示數(shù)據(jù)信號(hào)、依次對(duì)各柵極線輸入掃描信號(hào)。
這時(shí),輸入到上述各漏極線的顯示數(shù)據(jù)信號(hào)的生成和輸入的時(shí)序,由時(shí)序控制器和數(shù)據(jù)驅(qū)動(dòng)器(漏極驅(qū)動(dòng)器)來(lái)執(zhí)行。另外,輸入到上述各柵極線的掃描信號(hào)的生成和輸入的時(shí)序,由上述時(shí)序控制器和掃描驅(qū)動(dòng)器(柵極驅(qū)動(dòng)器)來(lái)執(zhí)行。
上述數(shù)據(jù)驅(qū)動(dòng)器,例如,包括保持顯示數(shù)據(jù)直到其達(dá)到1水平同步期間的鎖存電路、變換上述顯示數(shù)據(jù)的信號(hào)電平的電平移動(dòng)器電路、基于變換了信號(hào)電平的顯示數(shù)據(jù)生成模擬信號(hào)(灰度等級(jí)電壓)的譯碼電路、將由上述譯碼電路生成的模擬信號(hào)放大的輸出電路、以及將由上述輸出電路放大后的模擬信號(hào)輸出到漏極線的開(kāi)關(guān)電路等(例如,參照專利文獻(xiàn)1)。
上述電平移動(dòng)器電路是電壓變換電路,一般為低電壓動(dòng)作部和高電壓動(dòng)作部的2級(jí)結(jié)構(gòu)。這時(shí),上述高電壓動(dòng)作部,例如,形成為由4個(gè)或6個(gè)MOS晶體管構(gòu)成的被稱為交叉方式的電路結(jié)構(gòu)(例如,參照專利文獻(xiàn)2)。
另外,在上述液晶顯示裝置中,近年來(lái),為提高動(dòng)圖像的畫(huà)質(zhì),例如,提出了在顯示數(shù)據(jù)之間插入黑顯示的方法(例如,參照專利文獻(xiàn)3)。
日本特開(kāi)2004-301946號(hào)公報(bào)[專利文獻(xiàn)2]日本特開(kāi)2004-289329號(hào)公報(bào)[專利文獻(xiàn)3]日本特開(kāi)2003-208599號(hào)公報(bào)但是,本申請(qǐng)的發(fā)明人發(fā)現(xiàn),在上述以往的液晶顯示裝置中,存在例如下述那樣的問(wèn)題。
(a)當(dāng)從上述數(shù)據(jù)驅(qū)動(dòng)器向各漏極線輸出顯示數(shù)據(jù)信號(hào)時(shí),以相同的時(shí)序輸出到所有的漏極線。但是,在柵極線的靠近掃描信號(hào)輸入端的像素和柵極線的遠(yuǎn)離掃描信號(hào)輸入端的像素上,掃描信號(hào)的波形不同,因此,存在著在TFT元件的顯示數(shù)據(jù)信號(hào)(灰度等級(jí)電壓信號(hào))的寫(xiě)入時(shí)間上產(chǎn)生離差這樣的問(wèn)題。
(b)在上述數(shù)據(jù)驅(qū)動(dòng)器中,在根據(jù)水平同步信號(hào)匯總地進(jìn)行數(shù)據(jù)鎖存的時(shí)刻產(chǎn)生瞬時(shí)電流。這時(shí),存在著因瞬時(shí)電流引起的電源電壓變動(dòng)而使數(shù)據(jù)驅(qū)動(dòng)器和顯示裝置的可靠性降低這樣的問(wèn)題。
(c)在上述數(shù)據(jù)驅(qū)動(dòng)器由多個(gè)驅(qū)動(dòng)IC構(gòu)成的情況下,存在著輸出上述顯示數(shù)據(jù)用的掃描信號(hào)的柵極線和輸出黑顯示插入用的掃描信號(hào)的柵極線之間必須空出不小于芯片間距的間隔這樣的問(wèn)題。其原因是,無(wú)法對(duì)連接在同一個(gè)驅(qū)動(dòng)IC上的2條柵極線進(jìn)行使其中1條柵極線輸出顯示數(shù)據(jù)用的掃描信號(hào)、使另1條柵極線輸出黑顯示插入用的掃描信號(hào)這樣的控制。因此,在將多個(gè)驅(qū)動(dòng)IC串聯(lián)連接時(shí),存在著在顯示數(shù)據(jù)用的柵極線和黑顯示插入用的柵極線的間隔的設(shè)定上有一定的限度的問(wèn)題。
(d)在上述驅(qū)動(dòng)器中,與移位寄存器的前級(jí)的邏輯電路的動(dòng)作電壓相比,提供給上述TFT元件的電壓非常高,因而存在著無(wú)法用以往的電平移動(dòng)器電路的MOS晶體管的尺寸進(jìn)行動(dòng)作的問(wèn)題。而且,為使電平移動(dòng)器電路動(dòng)作,需要尺寸為以往的一倍以上的MOS晶體管,因而存在著使驅(qū)動(dòng)IC變大的問(wèn)題。
具體地說(shuō)明上述問(wèn)題(a),該問(wèn)題(a)是由于輸入到柵極線的掃描信號(hào)在輸入端的附近為陡峭的波形、隨著遠(yuǎn)離輸入端而變?yōu)槠骄彽牟ㄐ嗡a(chǎn)生的。在以往的數(shù)據(jù)驅(qū)動(dòng)器中,由于是匯總地向各漏極線輸出顯示數(shù)據(jù)信號(hào),所以寫(xiě)入時(shí)序設(shè)于柵極線的輸入端的近端或遠(yuǎn)端中的任一者。因此,存在著在其中的一端會(huì)發(fā)生寫(xiě)入不充分的狀況,使顯示品質(zhì)降低這樣的問(wèn)題。
具體地說(shuō)明上述問(wèn)題(b),在上述數(shù)據(jù)驅(qū)動(dòng)器中,根據(jù)水平同步信號(hào)從鎖存電路匯總輸出的數(shù)據(jù),同時(shí)驅(qū)動(dòng)電平移動(dòng)器電路,并選擇譯碼電路的預(yù)定的灰度等級(jí)電壓。這時(shí),在高耐壓系統(tǒng)(高電壓動(dòng)作部)的電源和地(GND)之間,將流過(guò)與輸出數(shù)相當(dāng)?shù)碾娖揭苿?dòng)器電路的電流,因此,如輸出數(shù)增加,則瞬時(shí)電流與之相應(yīng)地增大。因而電源電壓的變動(dòng)增大。這種問(wèn)題,例如在汽車(chē)導(dǎo)航系統(tǒng)等的車(chē)載用液晶顯示裝置中尤為顯著。
發(fā)明內(nèi)容
本發(fā)明的目的在于,提供一種在液晶顯示裝置中能夠減小柵極線延伸方向的像素的TFT元件的寫(xiě)入時(shí)間的離差的技術(shù)。
本發(fā)明的另一個(gè)目的在于,提供一種在液晶顯示裝置中能夠減小在數(shù)據(jù)驅(qū)動(dòng)器中產(chǎn)生的瞬時(shí)電流的峰值,能夠使數(shù)據(jù)驅(qū)動(dòng)器和顯示裝置的可靠性提高的技術(shù)。
本發(fā)明的另一個(gè)目的在于,提供一種在液晶顯示裝置中能夠?qū)⒍鄠€(gè)掃描驅(qū)動(dòng)IC串聯(lián)連接、且提高輸出顯示數(shù)據(jù)用的掃描信號(hào)的柵極線和輸出黑顯示插入用的掃描信號(hào)的柵極線的組合自由度的技術(shù)。
本發(fā)明的另一個(gè)目的在于,提供一種在液晶顯示裝置中能夠用以往的尺寸的MOS晶體管使電平移動(dòng)器電路動(dòng)作的技術(shù)。
本發(fā)明的上述以及其他的優(yōu)點(diǎn)和新的特征,將通過(guò)本說(shuō)明書(shū)的記述和附圖來(lái)得到明確。
說(shuō)明本申請(qǐng)所公開(kāi)的發(fā)明的概要如下。
(1)一種顯示裝置,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各柵極線輸出掃描信號(hào)的掃描驅(qū)動(dòng)器、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器、以及控制從上述掃描驅(qū)動(dòng)器輸出掃描信號(hào)的時(shí)序和從上述數(shù)據(jù)驅(qū)動(dòng)器輸出數(shù)據(jù)信號(hào)的時(shí)序的顯示控制電路,所述顯示裝置的特征在于上述數(shù)據(jù)驅(qū)動(dòng)器,包括內(nèi)部控制信號(hào)生成電路,將上述多條漏極線劃分為多個(gè)塊,基于來(lái)自上述顯示控制電路的水平同步時(shí)鐘信號(hào)生成按每個(gè)塊設(shè)定向各塊的漏極線輸出數(shù)據(jù)信號(hào)的時(shí)序的內(nèi)部控制信號(hào);寄存電路,記錄了上述塊的劃分的設(shè)定、輸出上述數(shù)據(jù)信號(hào)的時(shí)序的延遲方向和延遲寬度的設(shè)定、內(nèi)部控制信號(hào)的上升沿和下降沿的設(shè)定,是一種具有按每個(gè)塊輸出上述數(shù)據(jù)信號(hào)的功能的顯示裝置。
(2)在上述(1)的顯示裝置中,上述內(nèi)部控制信號(hào)生成電路,從上述柵極線的靠近上述掃描信號(hào)的輸入端的塊到離得遠(yuǎn)的塊,使輸出上述數(shù)據(jù)信號(hào)的時(shí)序越來(lái)越延遲。
(3)在上述(1)或(2)的顯示裝置中,上述數(shù)據(jù)驅(qū)動(dòng)器,由連接在公用總線布線上的多個(gè)驅(qū)動(dòng)IC構(gòu)成,上述各驅(qū)動(dòng)IC,分別具有上述內(nèi)部控制信號(hào)生成電路和寄存電路,上述顯示控制電路,生成按每個(gè)上述驅(qū)動(dòng)IC匯集了上述塊的劃分的設(shè)定、輸出上述數(shù)據(jù)信號(hào)的時(shí)序的延遲方向和延遲寬度的設(shè)定、內(nèi)部控制信號(hào)的上升沿和下降沿的設(shè)定的寄存數(shù)據(jù),將其輸出到各驅(qū)動(dòng)IC,上述各驅(qū)動(dòng)IC,基于所輸入的寄存數(shù)據(jù)中的分配給自身的驅(qū)動(dòng)IC的寄存數(shù)據(jù),生成內(nèi)部控制信號(hào)。
(4)在上述(3)的顯示裝置中,上述各驅(qū)動(dòng)IC,具有對(duì)各自進(jìn)行識(shí)別的地址信息,上述顯示控制電路,生成包含上述地址信息的寄存數(shù)據(jù),將其輸出到各驅(qū)動(dòng)IC。
(5)在上述(3)的顯示裝置中,上述各驅(qū)動(dòng)IC,在分配給自身的驅(qū)動(dòng)IC的寄存數(shù)據(jù)的讀入結(jié)束后,向下一級(jí)的驅(qū)動(dòng)IC傳送載波信號(hào)。
(6)一種顯示裝置,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各柵極線輸出掃描信號(hào)的掃描驅(qū)動(dòng)器、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器、以及控制從上述掃描驅(qū)動(dòng)器輸出掃描信號(hào)的時(shí)序和從上述數(shù)據(jù)驅(qū)動(dòng)器輸出數(shù)據(jù)信號(hào)的時(shí)序的顯示控制電路,該顯示裝置的特征在于上述數(shù)據(jù)驅(qū)動(dòng)器,包括暫時(shí)保持顯示數(shù)據(jù)的數(shù)據(jù)鎖存電路;保持從上述數(shù)據(jù)鎖存電路按時(shí)分方式傳送來(lái)的顯示數(shù)據(jù)直到其達(dá)到1水平同步期間的第一鎖存電路;保持上述1水平同步期間的顯示數(shù)據(jù)的第二鎖存電路;接收由上述第二鎖存電路保持著的顯示數(shù)據(jù),變換上述顯示數(shù)據(jù)的信號(hào)電平的電平移動(dòng)器電路;生成與由上述電平移動(dòng)器電路變換后的顯示數(shù)據(jù)的信號(hào)電平對(duì)應(yīng)的模擬信號(hào)的譯碼電路;將由上述譯碼電路生成的模擬信號(hào)放大的輸出電路;將由上述輸出電路放大后的模擬信號(hào)輸出到漏極線的開(kāi)關(guān)電路;以及從上述第二鎖存電路向上述電平移動(dòng)器電路傳送上述顯示數(shù)據(jù)時(shí)將上述多條漏極線劃分為多個(gè)塊,使對(duì)每個(gè)塊傳送上述顯示數(shù)據(jù)的時(shí)序錯(cuò)開(kāi)的水平同步信號(hào)延遲電路。
(7)在上述(6)的顯示裝置中,上述第二鎖存電路,具有鎖存電路和多路復(fù)用電路,上述水平同步信號(hào)延遲電路,具有上述鎖存電路用的延遲電路和上述多路復(fù)用電路用的延遲電路。
(8)在上述(6)或(7)的顯示裝置中,上述水平同步信號(hào)延遲電路,隨著從上述漏極線的配置方向的中央附近的塊到端部的塊,使傳送上述顯示數(shù)據(jù)的時(shí)序延遲。
(9)一種顯示裝置,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各柵極線輸出掃描信號(hào)的掃描驅(qū)動(dòng)器、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器、以及控制從上述掃描驅(qū)動(dòng)器輸出掃描信號(hào)的時(shí)序和從上述數(shù)據(jù)驅(qū)動(dòng)器輸出數(shù)據(jù)信號(hào)的時(shí)序的顯示控制電路,該顯示裝置的特征在于上述掃描驅(qū)動(dòng)器,由多個(gè)驅(qū)動(dòng)IC構(gòu)成,各驅(qū)動(dòng)IC,包括顯示數(shù)據(jù)控制用的第一移位寄存電路;黑插入數(shù)據(jù)用的第二移位寄存電路;選擇上述第一移位寄存電路的輸出或第二移位寄存電路的輸出的任何一個(gè)的選擇開(kāi)關(guān)電路。
(10)在上述(9)的顯示裝置中,上述掃描驅(qū)動(dòng)器,具有接收上述第一移位寄存電路或第二移位寄存電路的輸出并變換上述接收到的輸出的信號(hào)電平的電平移動(dòng)器電路,在上述選擇開(kāi)關(guān)電路和上述移位寄存電路之間,具有將上述移位寄存電路的輸出信號(hào)變換為具有3值的不同電壓電平的輸出信號(hào)的鎖存電路。
(11)在(9)或(10)的顯示裝置中,上述各驅(qū)動(dòng)IC串聯(lián)連接。
(12)一種顯示裝置,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各柵極線輸出掃描信號(hào)的掃描驅(qū)動(dòng)器、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器、以及控制從上述掃描驅(qū)動(dòng)器輸出掃描信號(hào)的時(shí)序和從上述數(shù)據(jù)驅(qū)動(dòng)器輸出數(shù)據(jù)信號(hào)的時(shí)序的顯示控制電路,所述顯示裝置的特征在于上述掃描驅(qū)動(dòng)器,具有變換從移位寄存電路輸出的信號(hào)的信號(hào)電平的電平移動(dòng)器電路,上述電平移動(dòng)器電路,具有以低電壓電源進(jìn)行動(dòng)作的第一電路部和以高電壓電源進(jìn)行動(dòng)作的第二電路部,上述第一電路部,具有暫時(shí)保持所輸入的信號(hào)的鎖存電路,上述第二電路部,至少具有2個(gè)P溝道MOS晶體管和2個(gè)N溝道MOS晶體管,第一N溝道MOS晶體管,它的柵電極與上述第一電路部的第一輸出端連接,它的漏電極與第一P溝道MOS晶體管的漏電極及第二P溝道MOS晶體管的柵電極連接,第二N溝道MOS晶體管,它的柵電極與上述第一電路部的第二輸出端連接,它的漏電極與上述第二P溝道MOS晶體管的漏電極、上述第一P溝道MOS晶體管的柵電極連接。
(13)在(12)的顯示裝置中,上述第一電路部,具有第三P溝道MOS晶體管、第三N溝道MOS晶體管、第四N溝道MOS晶體管、第五N溝道MOS晶體管,上述第三P溝道MOS晶體管的柵電極與基于上述移位寄存電路的輸出端和第一允許信號(hào)的輸入信號(hào)的輸入端連接,上述第三N溝道MOS晶體管,它的柵電極與第二允許信號(hào)的輸入端連接,它的漏電極通過(guò)上述第三P溝道MOS晶體管的漏電極和“非”門(mén)與上述第四N溝道MOS晶體管的柵電極連接,上述第四N溝道MOS晶體管的源電極,與上述第三P溝道MOS晶體管的漏電極連接,上述第五N溝道MOS晶體管,它的柵電極與第三允許信號(hào)的輸入端連接,它的漏電極與上述第四N溝道MOS晶體管的漏電極連接,上述第一輸出端,與上述第三P溝道MOS晶體管的漏電極連接,上述第二輸出端,從上述第三P溝道MOS晶體管的漏電極和上述第四N溝道MOS晶體管的源電極的節(jié)點(diǎn)通過(guò)“非”門(mén)與后級(jí)連接。
(14)在上述(13)的顯示裝置中,上述第二允許信號(hào)和上述第三允許信號(hào),由差動(dòng)放大電路生成。
在本發(fā)明的顯示裝置中,為了減小對(duì)沿柵極線的延伸方向排列的各像素的TFT元件的寫(xiě)入時(shí)間的離差,使上述數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)和對(duì)數(shù)據(jù)驅(qū)動(dòng)器輸入的控制數(shù)據(jù)按上述方式(1)~方式(5)實(shí)施。即,如上述方式(1)所示,在上述數(shù)據(jù)驅(qū)動(dòng)器中,生成上述內(nèi)部控制信號(hào),并按對(duì)每個(gè)塊不同的時(shí)序輸出顯示數(shù)據(jù)信號(hào)。這時(shí),向各塊的漏極線輸出顯示數(shù)據(jù)信號(hào)的時(shí)序,例如,如上述方式(2)所示,使離柵極線的輸入端遠(yuǎn)的塊的輸出時(shí)序延遲。按照這種方式,能夠調(diào)整對(duì)靠近上述掃描信號(hào)的波形陡峭的輸入端的像素的TFT元件的寫(xiě)入時(shí)間和對(duì)離輸入端遠(yuǎn)的像素的TFT元件的寫(xiě)入時(shí)間。因此,可以防止因?qū)懭霑r(shí)間的離差而引起的顯示品質(zhì)的降低。
另外,當(dāng)上述數(shù)據(jù)驅(qū)動(dòng)器由連接在公用總線布線上的多個(gè)驅(qū)動(dòng)IC構(gòu)成時(shí),例如,如上述方式(3)所示,按每個(gè)驅(qū)動(dòng)IC匯集內(nèi)部控制信號(hào)的設(shè)定所需的寄存數(shù)據(jù),輸入到各驅(qū)動(dòng)IC即可。這時(shí),若上述各驅(qū)動(dòng)IC具有地址信息,則上述寄存數(shù)據(jù)按上述方式(4)那樣做成即可。另外,當(dāng)不具備地址信息時(shí),按上述方式(5)那樣做成即可。
另外,在本發(fā)明的顯示裝置中,為減小在數(shù)據(jù)驅(qū)動(dòng)器中產(chǎn)生的瞬時(shí)電流的峰值并提高數(shù)據(jù)驅(qū)動(dòng)器和顯示裝置的可靠性,而使上述數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)按上述方式(6)~方式(8)實(shí)施。即,當(dāng)從上述第二鎖存電路向電平移動(dòng)器電路傳送顯示數(shù)據(jù)時(shí),劃分為多個(gè)塊并分多次傳送。這時(shí),第二鎖存電路的結(jié)構(gòu),例如按上述方式(7)那樣實(shí)施。而且,當(dāng)按上述每個(gè)塊傳送顯示數(shù)據(jù)時(shí),例如,按上述方式(8)那樣進(jìn)行。按照這種方式,能夠?qū)Ⅱ?qū)動(dòng)了電平移動(dòng)器電路時(shí)產(chǎn)生的瞬時(shí)電流分散,由此能使峰值降低,因此,能夠提高數(shù)據(jù)驅(qū)動(dòng)器和顯示裝置的可靠性。
另外,在本發(fā)明的顯示裝置中,為了將多個(gè)掃描驅(qū)動(dòng)IC串聯(lián)連接、且將黑顯示插入用的掃描信號(hào)輸出到任意的柵極線上,而使掃描驅(qū)動(dòng)器的結(jié)構(gòu)按上述方式(9)實(shí)施。按照這種方式,能夠?qū)εc同一個(gè)驅(qū)動(dòng)IC連接的不同的柵極線同時(shí)輸出顯示數(shù)據(jù)用的掃描信號(hào)和黑顯示插入用的掃描信號(hào)。這時(shí),若按照上述方式(10),則能夠延長(zhǎng)數(shù)據(jù)的取入時(shí)間,使顯示畫(huà)質(zhì)進(jìn)一步提高。另外,在構(gòu)成如上述方式(9)和方式(10)那樣的結(jié)構(gòu)的情況下,能夠如上述方式(11)那樣將多個(gè)驅(qū)動(dòng)IC串聯(lián)連接。
另外,在本發(fā)明的顯示裝置中,為了用以往的尺寸的MOS晶體管使電平移動(dòng)器電路動(dòng)作,使電平移動(dòng)器電路的結(jié)構(gòu)按上述方式(12)實(shí)施。這時(shí),上述第一電路部的結(jié)構(gòu),例如,按上述方式(13)和方式(14)實(shí)施。這樣,上述第一電路部的MOS晶體管能以最小的尺寸構(gòu)成,并且不需要為進(jìn)行反轉(zhuǎn)而流過(guò)電流。因此,能夠抑制消耗電流,不增大MOS晶體管的尺寸也能使電平移動(dòng)器電路動(dòng)作。
圖1是表示應(yīng)用本發(fā)明的顯示裝置的概略結(jié)構(gòu)的示意圖,是表示液晶顯示裝置的結(jié)構(gòu)例的框圖。
圖2是表示應(yīng)用本發(fā)明的顯示裝置的概略結(jié)構(gòu)的示意圖,是表示液晶顯示板的結(jié)構(gòu)例的電路圖。
圖3是表示應(yīng)用本發(fā)明的顯示裝置的概略結(jié)構(gòu)的示意圖,是說(shuō)明1個(gè)像素的結(jié)構(gòu)和動(dòng)作的圖。
圖4是用于說(shuō)明本發(fā)明的實(shí)施例1的液晶顯示裝置的動(dòng)作原理的示意圖,是說(shuō)明漏極線的劃分方法的圖。
圖5是用于說(shuō)明本發(fā)明的實(shí)施例1的液晶顯示裝置的動(dòng)作原理的示意圖,是說(shuō)明顯示數(shù)據(jù)的輸出方法的圖。
圖6是用于說(shuō)明本發(fā)明的實(shí)施例1的液晶顯示裝置的動(dòng)作原理的示意圖,是說(shuō)明延遲量的設(shè)定方法的圖。
圖7是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是表示數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例的框圖。
圖8是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是說(shuō)明顯示數(shù)據(jù)的輸出時(shí)序的圖。
圖9是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是說(shuō)明內(nèi)部控制信號(hào)的生成方法的圖。
圖10是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是表示內(nèi)部控制信號(hào)生成電路的初級(jí)的結(jié)構(gòu)例的電路圖。
圖11是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是表示內(nèi)部控制信號(hào)生成電路的移位寄存器用時(shí)鐘信號(hào)的結(jié)構(gòu)例的電路圖。
圖12是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是表示內(nèi)部控制信號(hào)生成電路的第2級(jí)以后的結(jié)構(gòu)例的電路圖。
圖13是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是說(shuō)明移位寄存器的輸入方法的圖。
圖14是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是說(shuō)明移位寄存器的輸入方法的圖。
圖15是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是說(shuō)明移位寄存器的輸入例的圖。
圖16是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是說(shuō)明移位寄存器的輸入例的圖。
圖17是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,是說(shuō)明移位寄存器的輸入例的圖。
圖18是用于說(shuō)明顯示數(shù)據(jù)的傳送方法的示意圖,是表示僅將掃描驅(qū)動(dòng)器配置在一邊時(shí)的傳送方法的例子的圖。
圖19是用于說(shuō)明顯示數(shù)據(jù)的傳送方法的示意圖,是表示將掃描驅(qū)動(dòng)器配置在相對(duì)的2邊時(shí)的傳送方法的例的圖。
圖20是表示本發(fā)明的實(shí)施例2的顯示裝置的概略結(jié)構(gòu)的示意圖,是表示數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例的框圖。
圖21是表示本發(fā)明的實(shí)施例2的顯示裝置的概略結(jié)構(gòu)的示意圖,是表示從水平同步信號(hào)延遲電路到譯碼電路的結(jié)構(gòu)例的電路框圖。
圖22是表示本發(fā)明的實(shí)施例2的顯示裝置的概略結(jié)構(gòu)的示意圖,是表示從水平同步信號(hào)延遲電路到譯碼電路的結(jié)構(gòu)例的電路框圖。
圖23是用于說(shuō)明顯示數(shù)據(jù)的取入的延遲方法的示意圖。
圖24是表示本發(fā)明的實(shí)施例3的顯示裝置的概略結(jié)構(gòu)的示意圖,是表示掃描驅(qū)動(dòng)器的結(jié)構(gòu)例的框圖。
圖25是表示本發(fā)明的實(shí)施例3的顯示裝置的概略結(jié)構(gòu)的示意圖,是表示移位寄存電路的結(jié)構(gòu)例的電路框圖。
圖26是表示本發(fā)明的實(shí)施例3的顯示裝置中的掃描信號(hào)的時(shí)序波形的示意圖。
圖27是表示本發(fā)明的實(shí)施例3的掃描驅(qū)動(dòng)器中的3值選擇器電路的結(jié)構(gòu)例的電路圖。
圖28是說(shuō)明3值選擇器電路的動(dòng)作的波形圖。
圖29是表示3值輸出時(shí)的掃描信號(hào)的輸出波形的圖。
圖30是說(shuō)明3值輸出的作用效果的圖。
圖31是表示移位寄存電路的結(jié)構(gòu)例的圖,是示意地示出的電路圖。
圖32是表示移位寄存電路的結(jié)構(gòu)例的圖,是具體地示出圖31的電路的電路圖。
圖33是表示本發(fā)明的實(shí)施例4的顯示裝置的概略結(jié)構(gòu)的示意圖,是表示掃描驅(qū)動(dòng)器的結(jié)構(gòu)例的框圖。
圖34是表示本發(fā)明的實(shí)施例4的顯示裝置的概略結(jié)構(gòu)的示意圖,是表示電平移動(dòng)器電路的結(jié)構(gòu)例的框圖。
圖35是說(shuō)明本發(fā)明的實(shí)施例4的電平移動(dòng)器電路的動(dòng)作的示意圖。
圖36是表示用于與本發(fā)明的實(shí)施例4的電平移動(dòng)器電路進(jìn)行比較的以往的電平移動(dòng)器電路的結(jié)構(gòu)例的圖。
圖37是表示圖36中示出的電平移動(dòng)器電路的動(dòng)作的圖。
圖38是表示生成高耐壓的允許信號(hào)的差動(dòng)電路的結(jié)構(gòu)例的電路圖。
圖39是說(shuō)明本發(fā)明的實(shí)施例4的效果的示意圖。
具體實(shí)施例方式
以下,參照附圖并與實(shí)施方式(實(shí)施例)一起詳細(xì)說(shuō)明本發(fā)明。
此外,在用于說(shuō)明實(shí)施例的所有附圖中,具有相同功能的標(biāo)以相同的標(biāo)號(hào),其重復(fù)的說(shuō)明從略。
圖1~圖3是表示應(yīng)用本發(fā)明的顯示裝置的概略結(jié)構(gòu)的示意圖,圖1是表示液晶顯示裝置的結(jié)構(gòu)例的框圖,圖2是表示液晶顯示板的結(jié)構(gòu)的電路圖,圖3是說(shuō)明1個(gè)像素的結(jié)構(gòu)和動(dòng)作的圖。
應(yīng)用本發(fā)明的顯示裝置,例如,如圖1所示,是具有液晶顯示板1、數(shù)據(jù)驅(qū)動(dòng)器2、掃描驅(qū)動(dòng)器3、時(shí)序控制器4、以及液晶驅(qū)動(dòng)電源5的液晶顯示裝置。
上述液晶顯示板1,例如,如圖2和圖3所示,按矩陣狀配置有多條漏極線DL和多條柵極線GL,各漏極線DL與數(shù)據(jù)驅(qū)動(dòng)器2連接,各柵極線GL與掃描驅(qū)動(dòng)器3連接。而且,在液晶顯示板1上,由鄰接的2條漏極線DL和鄰接的2條柵極線GL所包圍的區(qū)域?yàn)?個(gè)像素區(qū)域,并在各像素區(qū)域內(nèi)配置有TFT元件、像素電極PX和公用電極CT。這時(shí),TFT元件的柵電極與上述鄰接的2條柵極線中的一條柵極線GL連接,漏電極與上述鄰接的2條漏極線中的一條漏極線DL連接。而且,TFT元件的源電極與像素電極PX連接。另外,在像素電極PX和與公用信號(hào)線CL連接的公用電極CT之間形成電容元件。
當(dāng)由這種液晶顯示板1顯示圖像時(shí),在從數(shù)據(jù)驅(qū)動(dòng)器2向各漏極線DL輸出顯示數(shù)據(jù)信號(hào)的狀態(tài)下,從掃描驅(qū)動(dòng)器3向各柵極線GL依次輸出掃描信號(hào)。這時(shí),數(shù)據(jù)驅(qū)動(dòng)器2和掃描驅(qū)動(dòng)器3的各信號(hào)的輸出的時(shí)序由時(shí)序控制器4控制。
圖4~圖6是用于說(shuō)明本發(fā)明的實(shí)施例1的液晶顯示裝置的動(dòng)作原理的示意圖,圖4是說(shuō)明漏極線的劃分方法的圖,圖5是說(shuō)明顯示數(shù)據(jù)的輸出方法的圖,圖6是說(shuō)明延遲量的設(shè)定方法的圖。
本實(shí)施例1的液晶顯示裝置,是以防止對(duì)上述液晶顯示板1上沿柵極線GL的延伸方向排列的各像素的TFT元件寫(xiě)入數(shù)據(jù)的時(shí)間的離差的發(fā)生為目的的顯示裝置。在這種液晶顯示裝置中,例如,如圖4所示,將配置在液晶顯示板1上的多條漏極線DL劃分為多個(gè)塊DBL1~DBLn。而且,當(dāng)從數(shù)據(jù)驅(qū)動(dòng)器2向各漏極線DL輸出顯示數(shù)據(jù)信號(hào)(灰度等級(jí)電壓信號(hào))時(shí),例如圖5所示,使對(duì)各塊DBL1~DBLn輸出的時(shí)序錯(cuò)開(kāi)。這時(shí),具體地說(shuō),如圖5所示,從柵極線GL的最靠近輸入端(掃描驅(qū)動(dòng)器3)的塊DBL1到離得最遠(yuǎn)的塊DBLn,使輸出的時(shí)序越來(lái)越延遲。
另外,將顯示數(shù)據(jù)信號(hào)的輸出時(shí)序延遲時(shí)的延遲量(延遲時(shí)間),基于各塊DBL2~DBLn內(nèi)的柵極線GL的掃描信號(hào)的波形的平緩程度來(lái)設(shè)定。輸入到柵極線GL的掃描信號(hào)的理想波形,例如,是像圖6中用虛線示出的掃描信號(hào)的波形Vg(ideal)那樣的矩形。但是,從掃描驅(qū)動(dòng)器3向柵極線GL輸出的掃描信號(hào),在到達(dá)各塊的區(qū)域之前波形變得平緩了。這時(shí),離掃描驅(qū)動(dòng)器3最近的塊DBL1內(nèi)的掃描信號(hào)的波形Vg(DBL1),如圖6所示,上升沿陡峭、下降沿也陡峭。另一方面,離掃描驅(qū)動(dòng)器3最遠(yuǎn)的塊DBLn內(nèi)的掃描信號(hào)的波形Vg(DBLn),如圖6所示,上升沿平緩,下降沿也平緩。
在以往的液晶顯示裝置中,如圖6的下側(cè)所示,對(duì)所有的漏極線以相同的時(shí)序輸出顯示數(shù)據(jù)信號(hào)DATA。另外,在液晶顯示裝置中,掃描信號(hào)和顯示數(shù)據(jù)信號(hào)的時(shí)序,通常根據(jù)柵極遠(yuǎn)端的波形Vg(far)和顯示數(shù)據(jù)信號(hào)DATA的最低電位的關(guān)系來(lái)決定,以免寫(xiě)入下一個(gè)顯示數(shù)據(jù)信號(hào)。因此,像柵極近端的波形Vg(near)那樣的上升沿和下降沿陡峭的區(qū)域上的寫(xiě)入時(shí)間WTne、WTne′,比柵極遠(yuǎn)端的寫(xiě)入時(shí)間WTf、WTf短。
因此,在本實(shí)施例1的液晶顯示裝置中,對(duì)塊DBL1,根據(jù)掃描信號(hào)的波形Vg(DBL1)和顯示數(shù)據(jù)信號(hào)DATA(DBL1)的最低電位的關(guān)系確定顯示數(shù)據(jù)信號(hào)DATA(DBL1)的輸出時(shí)序。而且,對(duì)塊DBLn,根據(jù)掃描信號(hào)的波形Vg(DBLn)和顯示數(shù)據(jù)信號(hào)DATA(DBLn)的最低電位的關(guān)系確定顯示數(shù)據(jù)信號(hào)DATA(DBLn)的輸出時(shí)序。按照這種方式,例如,如圖6所示,柵極近端的塊DBL1的顯示數(shù)據(jù)信號(hào)DATA(DBL1)的重寫(xiě)時(shí)刻與柵極遠(yuǎn)端的塊DBLn的顯示數(shù)據(jù)信號(hào)DATA(DBLn)的重寫(xiě)時(shí)刻產(chǎn)生Δt(秒)的時(shí)間差。就是說(shuō),能夠通過(guò)將對(duì)柵極近端的塊DBL1的顯示數(shù)據(jù)信號(hào)的輸出時(shí)序提早Δt(秒)而彌補(bǔ)在柵極近端的塊DBL1內(nèi)的寫(xiě)入時(shí)間的不足。由此,能夠使柵極近端的塊DBL1內(nèi)的寫(xiě)入時(shí)間WT1、WT1′與柵極遠(yuǎn)端的塊DBLn內(nèi)的寫(xiě)入時(shí)間WTn、WTn′大致相等。此外,在圖6中僅示出離掃描驅(qū)動(dòng)器3最近的塊DBL1和最遠(yuǎn)的塊DBLn,但實(shí)際上為了使所有的塊DBL1~DBLn內(nèi)的顯示數(shù)據(jù)的寫(xiě)入時(shí)間大致相等而設(shè)定輸出時(shí)序。
圖7~圖17是說(shuō)明本實(shí)施例1的液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例和動(dòng)作的示意圖,圖7是表示數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例的框圖,圖8是說(shuō)明顯示數(shù)據(jù)的輸出時(shí)序的圖,圖9是說(shuō)明內(nèi)部控制信號(hào)的生成方法的圖,圖10是表示內(nèi)部控制信號(hào)生成電路的初級(jí)的結(jié)構(gòu)例的電路圖,圖11是表示內(nèi)部控制信號(hào)生成電路的移位寄存器用時(shí)鐘信號(hào)的結(jié)構(gòu)例的電路圖,圖12是表示內(nèi)部控制信號(hào)生成電路的第2級(jí)以后的結(jié)構(gòu)例的電路圖,圖13和圖14是說(shuō)明移位寄存器的輸入方法的圖,圖15~圖17是說(shuō)明移位寄存器的輸入例的圖。
在本實(shí)施例1的液晶顯示裝置中,在將從數(shù)據(jù)驅(qū)動(dòng)器2向各塊DBL1~DBLn的漏極線DL輸出顯示數(shù)據(jù)信號(hào)的時(shí)序錯(cuò)開(kāi)(延遲)的情況下,例如,使數(shù)據(jù)驅(qū)動(dòng)器2為如圖7所示的結(jié)構(gòu)。在圖7所示的數(shù)據(jù)驅(qū)動(dòng)器2的結(jié)構(gòu)中,數(shù)據(jù)鎖存電路201、移位寄存電路202、第1鎖存電路203、第2鎖存電路204A、第3鎖存電路204B、電平移動(dòng)器電路205、譯碼電路206、基準(zhǔn)電壓生成電路207、輸出電路208、以及開(kāi)關(guān)電路209的結(jié)構(gòu),是以往的數(shù)據(jù)驅(qū)動(dòng)器也具備的結(jié)構(gòu)。另外,在本實(shí)施例1的顯示裝置中,除上述各構(gòu)成電路以外,還備有生成上述內(nèi)部控制信號(hào)的內(nèi)部控制信號(hào)生成電路210、預(yù)先存儲(chǔ)用于內(nèi)部控制信號(hào)的生成的設(shè)定的延遲寄存電路211。
在數(shù)據(jù)驅(qū)動(dòng)器2中,首先由數(shù)據(jù)鎖存電路201暫時(shí)保持從外部輸入的顯示數(shù)據(jù),并按時(shí)分方式傳送到第1鎖存電路203。第1鎖存電路203,保持按時(shí)分方式傳送來(lái)的顯示數(shù)據(jù)直到達(dá)到1水平同步期間。然后,只要達(dá)到1水平同步期間就傳送到第2鎖存電路204A。第2鎖存電路204A,根據(jù)水平同步信號(hào),將所保持的顯示數(shù)據(jù)傳送到第3鎖存電路204B,第3鎖存電路204B,根據(jù)來(lái)自內(nèi)部控制信號(hào)生成電路210的內(nèi)部控制信號(hào),將顯示數(shù)據(jù)傳送到電平移動(dòng)器電路205。電平移動(dòng)器電路205,將接收到的顯示數(shù)據(jù)的信號(hào)電平變換后傳送到譯碼電路206。譯碼電路206,根據(jù)由基準(zhǔn)電壓生成電路207生成的基準(zhǔn)電壓和從電平移動(dòng)器電路205接收到的顯示數(shù)據(jù),生成與顯示數(shù)據(jù)的信號(hào)電平對(duì)應(yīng)的灰度等級(jí)電壓信號(hào)(模擬信號(hào)),將其傳送到輸出電路208。
另外,第1鎖存電路203,一邊將顯示數(shù)據(jù)傳送到第2鎖存電路204A,一邊將指示各塊DBL1~DBLn的輸出時(shí)序的寄存數(shù)據(jù)傳送到延遲寄存電路211。延遲寄存電路211,根據(jù)寄存數(shù)據(jù)將輸出時(shí)序的設(shè)定所需的信息傳送到內(nèi)部控制信號(hào)生成電路210。內(nèi)部控制信號(hào)生成電路210,根據(jù)接收到的信息生成內(nèi)部控制信號(hào),將其傳送到第3鎖存電路204B和輸出電路208。此時(shí)生成的內(nèi)部控制信號(hào),例如,如圖8的CL1D1~CL1Dn所示,是將各塊DBL1~DBLn的輸出時(shí)序設(shè)定為使其與在數(shù)據(jù)驅(qū)動(dòng)器2的內(nèi)部生成的時(shí)鐘信號(hào)CL2同步的信號(hào)。
輸出電路208,將從譯碼電路206接收到的灰度等級(jí)電壓信號(hào)放大,并根據(jù)內(nèi)部控制信號(hào)以對(duì)每個(gè)塊設(shè)定的時(shí)序?qū)⒒叶鹊燃?jí)電壓信號(hào)傳送到開(kāi)關(guān)電路209。然后,開(kāi)關(guān)電路209按接收到的灰度等級(jí)電壓信號(hào)順序?qū)⑦@些灰度等級(jí)電壓信號(hào)依次輸出到漏極線DL。
當(dāng)由內(nèi)部控制信號(hào)生成電路210生成內(nèi)部控制信號(hào)時(shí),例如,如圖9所示,需要內(nèi)部控制信號(hào)CL1D1~CL15的上升沿設(shè)定RS1及CL1D1和EQ2的下降沿設(shè)定RS2、延遲寬度的設(shè)定RS3、延遲塊的劃分的設(shè)定RS4、所延遲的方向的設(shè)定RS5、均衡信號(hào)EQ的設(shè)定。這時(shí),內(nèi)部控制信號(hào)的上升沿設(shè)定RS1和下降沿設(shè)定RS2,例如,通過(guò)寄存器設(shè)定而用內(nèi)部時(shí)鐘信號(hào)CL2的計(jì)數(shù)值來(lái)設(shè)定。另外,延遲寬度的設(shè)定RS3,由將內(nèi)部時(shí)鐘信號(hào)CL2分頻后的移位寄存用時(shí)鐘信號(hào)設(shè)定。延遲塊的劃分的設(shè)定RS4,例如,相對(duì)于前級(jí)的內(nèi)部時(shí)鐘信號(hào)延遲時(shí)設(shè)定為“1”、不延遲時(shí)設(shè)定為“0”。在所延遲的方向的設(shè)定RS5中,設(shè)定從第1個(gè)塊DBL1向第N個(gè)塊DBLN延遲還是按其相反順序延遲。
這時(shí),最初輸出的塊的內(nèi)部控制信號(hào)CL1D1由計(jì)數(shù)電路生成、其余的內(nèi)部控制信號(hào)CL1D2~CL1D5由移位寄存器生成。
生成上述最初輸出的塊的內(nèi)部控制信號(hào)CL1D1和均衡信號(hào)EQP1的計(jì)數(shù)電路,例如,具有如圖10所示的結(jié)構(gòu)。在該計(jì)數(shù)電路中,利用觸發(fā)電路、內(nèi)部控制信號(hào)的上升沿設(shè)定RS1和下降沿設(shè)定RS2、以及均衡信號(hào)的下降沿設(shè)定RS6,根據(jù)由時(shí)序控制器所輸入的水平同步時(shí)鐘信號(hào)CL1P和內(nèi)部時(shí)鐘信號(hào)CL2等生成內(nèi)部控制信號(hào)CL1D1和均衡信號(hào)EQP1。
另外,其余的內(nèi)部控制信號(hào),由移位寄存器用時(shí)鐘信號(hào)電路和移位寄存電路基于由上述計(jì)數(shù)電路生成的內(nèi)部控制信號(hào)CL1D1設(shè)定對(duì)該內(nèi)部控制信號(hào)CL1D1延遲多少而生成。這時(shí),移位寄存器用時(shí)鐘信號(hào)電路,例如,具有如圖11所示的結(jié)構(gòu)。在該移位寄存器用時(shí)鐘信號(hào)電路中,以內(nèi)部時(shí)鐘信號(hào)CL2的1個(gè)周期為基準(zhǔn),生成為其2倍、4倍、8倍、16倍的延遲時(shí)鐘信號(hào)。
另外,上述移位寄存電路,例如,具有如圖12所示的結(jié)構(gòu)。在該移位寄存器中,根據(jù)由上述計(jì)數(shù)電路生成的內(nèi)部控制信號(hào)CL1D1、由上述移位寄存器用時(shí)鐘信號(hào)電路生成的延遲時(shí)鐘信號(hào)、延遲塊的劃分的設(shè)定RS4和所延遲的方向的設(shè)定RS5,生成其余塊的內(nèi)部控制信號(hào)CL1D2~CL1DN。
上述數(shù)據(jù)驅(qū)動(dòng)器,通常由多個(gè)驅(qū)動(dòng)IC(驅(qū)動(dòng)器芯片)DD構(gòu)成,如圖13和圖14所示,各驅(qū)動(dòng)ICDD由公用總線布線連接。這時(shí),要傳送到各驅(qū)動(dòng)ICDD的數(shù)據(jù)匯總地傳送到各布線上。因此,各驅(qū)動(dòng)ICDD,需要預(yù)先能夠判別在接收到的數(shù)據(jù)中哪個(gè)部分是用于其自身的驅(qū)動(dòng)IC的數(shù)據(jù)。這時(shí),例如,如圖13所示,如果在各驅(qū)動(dòng)ICDD中具有用于識(shí)別的地址信息,則將地址信息附加在各驅(qū)動(dòng)ICDD用的數(shù)據(jù)的起始進(jìn)行發(fā)送。按照這種方式,各驅(qū)動(dòng)ICDD能夠讀取附加了自身的地址信息的部分的數(shù)據(jù)作為所分配的數(shù)據(jù)。
另外,當(dāng)在各驅(qū)動(dòng)ICDD中沒(méi)有用于識(shí)別的地址信息時(shí),預(yù)先指定從最初的1個(gè)數(shù)據(jù)起逐個(gè)地計(jì)數(shù)的第幾個(gè)數(shù)據(jù)為各驅(qū)動(dòng)ICDD的數(shù)據(jù)的輸入開(kāi)始數(shù)據(jù),如圖14所示,在各驅(qū)動(dòng)ICDD讀完分配給其自身的數(shù)據(jù)的時(shí)刻,向下一級(jí)驅(qū)動(dòng)IC傳送載波信號(hào)。
以下,作為數(shù)據(jù)驅(qū)動(dòng)器的輸入接口的一例,用圖15~圖17說(shuō)明被稱為mini-LVDS的接口時(shí)的顯示數(shù)據(jù)的輸入方法。
在上述mini-LVDS接口中,通常,數(shù)據(jù)輸入線(公用總線布線)為6條,顯示數(shù)據(jù)如圖15所示,以串行數(shù)據(jù)的方式從時(shí)序控制器4進(jìn)行傳送。這時(shí),第2驅(qū)動(dòng)器(driver),將來(lái)自第1驅(qū)動(dòng)器(driver)的載波作為允許信號(hào)EIO,開(kāi)始取入數(shù)據(jù)。
然后,例如圖16所示,若將CS信號(hào)變?yōu)镠(高電平)這一情況作為寄存器設(shè)定模式,并將生成內(nèi)部控制信號(hào)所需的寄存器設(shè)定用的值寫(xiě)入到數(shù)據(jù)的起始的8位(bit)的值中,則基于該值設(shè)定延遲寄存電路211的值。
當(dāng)在顯示數(shù)據(jù)的起始寫(xiě)入寄存器設(shè)定用的值時(shí),例如,如圖17所示,寫(xiě)入由數(shù)據(jù)線LV0傳送的數(shù)據(jù)的起始的8位部分R00~R07、由數(shù)據(jù)線LV1傳送的數(shù)據(jù)的開(kāi)頭的8位的R10~R17、由數(shù)據(jù)線LV2傳送的數(shù)據(jù)的開(kāi)頭的8位的R20~R27、由數(shù)據(jù)線LV3傳送的數(shù)據(jù)的起始的8位的R30~R37、由數(shù)據(jù)線LV4傳送的數(shù)據(jù)的起始的8位的R40~R47、由數(shù)據(jù)線LV5傳送的數(shù)據(jù)的起始的8位的R50~R57。這時(shí),對(duì)于由數(shù)據(jù)線LV0傳送的數(shù)據(jù)的起始的8位的R00~R07,例如,如下面的表1所示,寫(xiě)入設(shè)定延遲方向和延遲寬度的值。就是說(shuō),當(dāng)延遲方向?yàn)閺牡?塊到第17塊時(shí),例如,使由數(shù)據(jù)線LV0傳送的數(shù)據(jù)位R01為“1”、數(shù)據(jù)位R02為“0”。另外,關(guān)于延遲寬度,只使與要設(shè)定的寬度對(duì)應(yīng)的數(shù)據(jù)位為“1”、其余的數(shù)據(jù)位為“0”。
表1
另外,對(duì)由數(shù)據(jù)線LV1傳送的數(shù)據(jù)的起始的8位的R10~R17和由數(shù)據(jù)線LV2傳送的數(shù)據(jù)的起始的8位的R20~R27,例如,如下面的表2和表3所示,寫(xiě)入設(shè)定延遲塊的劃分、即使哪個(gè)塊和塊之間延遲的值。就是說(shuō),只使與要產(chǎn)生延遲的塊之間對(duì)應(yīng)的數(shù)據(jù)位為“1”、其余的數(shù)據(jù)位為“0”。
表2
表3
另外,對(duì)由數(shù)據(jù)線LV3傳送的數(shù)據(jù)的起始的8位的R30~R37,例如,如下面的表4-1所示,寫(xiě)入設(shè)定內(nèi)部控制(內(nèi)部CL1)信號(hào)的上升沿的值。該上升沿的設(shè)定,用時(shí)鐘信號(hào)的8位計(jì)數(shù)值指定,并根據(jù)各數(shù)據(jù)位R30~R37的值(“1”或“0”)的組合設(shè)定上升時(shí)間。這時(shí),具體地說(shuō),例如,如下面的表4-2所示,根據(jù)取決于各數(shù)據(jù)位R30~R37的值的8位計(jì)數(shù)值,將上升時(shí)間(延遲時(shí)鐘脈沖數(shù))設(shè)定為從0時(shí)鐘脈沖(無(wú)延遲)到255時(shí)鐘脈沖中的任一個(gè)值。
表4-1
表4-2
另外,對(duì)由數(shù)據(jù)線LV4傳送的數(shù)據(jù)的起始的8位的R40~R47,例如,如下面的表5-1所示,寫(xiě)入設(shè)定內(nèi)部控制(內(nèi)部CL1)信號(hào)的下降沿的值。該下降沿的設(shè)定,也用時(shí)鐘信號(hào)的8位計(jì)數(shù)值指定,并根據(jù)各數(shù)據(jù)位R40~R47的值(“1”或“0”)的組合設(shè)定下降時(shí)間。這時(shí),具體地說(shuō),例如,如下面表5-2所示,根據(jù)由各數(shù)據(jù)位R40~R47的值確定的8位計(jì)數(shù)值,將下降時(shí)間(延遲時(shí)鐘脈沖數(shù))設(shè)定為從0時(shí)鐘脈沖(無(wú)延遲)到255時(shí)鐘脈沖中的任一個(gè)值。
表5-1
表5-2
另外,對(duì)由數(shù)據(jù)線LV5傳送的數(shù)據(jù)的起始的8位的R50~R57,例如,如下面的表6-1所示,寫(xiě)入設(shè)定均衡信號(hào)的上升沿的值。該上升沿的設(shè)定,用時(shí)鐘信號(hào)的8位計(jì)數(shù)值指定,并根據(jù)各數(shù)據(jù)位R50~R57的值(“1”或“0”)的組合設(shè)定上升時(shí)間。這時(shí),具體地說(shuō),例如,如下面的表6-2所示,根據(jù)取決于各數(shù)據(jù)位R50~R57的值的8位計(jì)數(shù)值,將上升時(shí)間(延遲時(shí)鐘脈沖數(shù))設(shè)定為從0時(shí)鐘脈沖(無(wú)延遲)到8時(shí)鐘脈沖的任一個(gè)值。
表6-1
表6-2
圖18和圖19是用于說(shuō)明顯示數(shù)據(jù)的傳送方法的示意圖,圖18是表示僅將掃描驅(qū)動(dòng)器配置在一邊時(shí)的傳送方法的例子的圖,圖19是表示將掃描驅(qū)動(dòng)器配置在相對(duì)的2邊時(shí)的傳送方法的例子的圖。
在本實(shí)施例1所述的顯示數(shù)據(jù)信號(hào)的輸出方法中,不僅能夠?qū)⒏鲏K的輸出時(shí)序延遲,而且還能夠控制所延遲的方向。
作為上述液晶顯示板1,例如,如圖18所示,一般是將掃描驅(qū)動(dòng)器(驅(qū)動(dòng)ICGD)配置在顯示板的一個(gè)邊上。在這種液晶顯示板的情況下,如圖18所示,可以從離上述掃描驅(qū)動(dòng)器最近的驅(qū)動(dòng)ICDD1到最遠(yuǎn)的驅(qū)動(dòng)IC DD8依次輸入來(lái)自時(shí)序控制器4的顯示數(shù)據(jù)和寄存數(shù)據(jù),并生成延遲寬度隨著遠(yuǎn)離掃描驅(qū)動(dòng)器而增大的內(nèi)部控制信號(hào)。
但是,在上述液晶顯示板1上,例如,如圖19所示,也可以將掃描驅(qū)動(dòng)器的驅(qū)動(dòng)ICGD配置在顯示板的相對(duì)的2邊。在為這種液晶顯示板的情況下,如圖19所示,存在延遲方向彼此相反的2種柵極線。因此,如果像本實(shí)施例1這樣連延遲方向也能夠控制,則即使在如圖19所示的液晶顯示板的情況下,也能夠按照通過(guò)各塊的柵極線的延遲方向延遲各塊的顯示數(shù)據(jù)的輸出時(shí)序。
如上所述,按照本實(shí)施例1的液晶顯示裝置,通過(guò)將漏極線劃分為多個(gè)塊并將對(duì)各塊的顯示數(shù)據(jù)的輸出的時(shí)序錯(cuò)開(kāi)(延遲),能夠調(diào)整沿柵極線的延伸方向排列的各像素的TFT元件的數(shù)據(jù)寫(xiě)入時(shí)間。因此,能夠防止因數(shù)據(jù)寫(xiě)入的不充分而引起的顯示不均勻、顯示品質(zhì)的降低。
圖20~圖22是表示本發(fā)明的實(shí)施例2的顯示裝置的概略結(jié)構(gòu)的示意圖,圖20是表示數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)例的框圖,圖21和圖22是表示從水平同步信號(hào)延遲電路到譯碼電路為止的結(jié)構(gòu)例的電路框圖。
本實(shí)施例2的液晶顯示裝置,是以減小在數(shù)據(jù)驅(qū)動(dòng)器中產(chǎn)生的瞬時(shí)電流的峰值并防止數(shù)據(jù)驅(qū)動(dòng)器和顯示裝置的可靠性降低為目的的顯示裝置。在這種液晶顯示裝置中,數(shù)據(jù)驅(qū)動(dòng)器2,例如具有如圖20所示的結(jié)構(gòu)。在圖20所示的數(shù)據(jù)驅(qū)動(dòng)器2的結(jié)構(gòu)中,數(shù)據(jù)鎖存電路201、移位寄存電路202、第1鎖存電路203、第2鎖存電路204、電平移動(dòng)器電路205、譯碼電路206、基準(zhǔn)電壓生成電路207、輸出電路208、開(kāi)關(guān)電路209、時(shí)鐘信號(hào)生成電路212這樣的結(jié)構(gòu),是以往的數(shù)據(jù)驅(qū)動(dòng)器也具備的結(jié)構(gòu)。在本實(shí)施例2的顯示裝置中,除上述各構(gòu)成電路以外,還備有水平同步信號(hào)延遲電路213。
水平同步信號(hào)延遲電路213,例如圖21和圖22所示,由觸發(fā)電路那樣的時(shí)鐘同步式的延遲電路構(gòu)成。這時(shí),由第2鎖存電路204所保持的將要輸出到各漏極線的顯示數(shù)據(jù),劃分為幾個(gè)塊,并以塊為單位生成使水平同步信號(hào)延遲的延遲信號(hào),輸入到第2鎖存電路。這時(shí),顯示數(shù)據(jù)例如劃分為大約10個(gè)塊到20個(gè)塊。
另外,當(dāng)數(shù)據(jù)驅(qū)動(dòng)器2是與一般的點(diǎn)反轉(zhuǎn)對(duì)應(yīng)的驅(qū)動(dòng)器時(shí),如圖22所示,作為使電平移動(dòng)器電路動(dòng)作的時(shí)序,具有選擇HV譯碼器(Decoder)或LV譯碼器(Decoder)的多路復(fù)用器,所以該切換的時(shí)序也必須改變。因此,在本實(shí)施例2中,在水平同步信號(hào)延遲電路213內(nèi),設(shè)有生成使上述多路復(fù)用脈沖延遲的延遲信號(hào)Φ1的系統(tǒng)和生成使上述第2鎖存電路的數(shù)據(jù)鎖存脈沖延遲的延遲信號(hào)Φ2的系統(tǒng)這2個(gè)系統(tǒng)的延遲電路。
這時(shí),對(duì)于第2鎖存電路204的各塊,輸入由使水平同步信號(hào)CL1與時(shí)鐘信號(hào)同步的延遲電路所生成的延遲信號(hào)Φ2。因此,第2鎖存電路204,按照延遲信號(hào)Φ2的種類,以塊為單位分成多次地取入由第1鎖存電路203所保持的1水平同步期間的顯示數(shù)據(jù)。就是說(shuō),通過(guò)分成多次地取入以往匯總?cè)∪氲娘@示數(shù)據(jù),來(lái)減少同時(shí)驅(qū)動(dòng)的電平移動(dòng)器電路的數(shù)量。因此,能夠避免驅(qū)動(dòng)電平移動(dòng)器電路并由譯碼電路選擇灰度等級(jí)電壓時(shí)產(chǎn)生的瞬時(shí)電流的集中。其結(jié)果是,能夠降低瞬時(shí)電流的峰值,并能減小電源電壓的變動(dòng)。因此,能夠提高數(shù)據(jù)驅(qū)動(dòng)器2和顯示裝置的可靠性。
圖23是用于說(shuō)明顯示數(shù)據(jù)的取入的延遲方法的示意圖。
當(dāng)使第2鎖存電路204的顯示數(shù)據(jù)的取入延遲時(shí),優(yōu)選的是,例如圖23所示,在劃分后的塊中從位于中心的塊開(kāi)始輸出、隨著趨向兩端而延遲輸出。在圖23示出的例子中,將第2鎖存電路204劃分為20個(gè)塊,從一端的塊開(kāi)始依次標(biāo)以序號(hào)1、2、3、...20。這時(shí),從位于中心的第10塊和第11塊開(kāi)始輸出,位于兩端的第1塊和第20塊最后輸出。按照這種方式,例如,當(dāng)數(shù)據(jù)驅(qū)動(dòng)器由多個(gè)驅(qū)動(dòng)IC構(gòu)成、各驅(qū)動(dòng)IC具有如圖20~圖22所示的結(jié)構(gòu)時(shí),能夠降低發(fā)生各驅(qū)動(dòng)IC的塊之間的不均的可能性。
如上所述,按照本實(shí)施例2的顯示裝置,當(dāng)由第2鎖存電路204取入1水平同步期間的顯示數(shù)據(jù)時(shí),通過(guò)劃分為多個(gè)塊進(jìn)行取入,能夠避免驅(qū)動(dòng)電平移動(dòng)器電路時(shí)的瞬時(shí)電流的集中,能夠提高數(shù)據(jù)驅(qū)動(dòng)器2和顯示裝置的可靠性。
另外,由于能夠減小因瞬時(shí)電流引起的電源電壓的變動(dòng),能夠排除旁路電容器等抑制變動(dòng)的電路部件。因此,本實(shí)施例2的結(jié)構(gòu),優(yōu)選的是,例如應(yīng)用于汽車(chē)導(dǎo)航系統(tǒng)之類的車(chē)載用液晶顯示裝置等。
另外,在本實(shí)施例2中,說(shuō)明了避免上述瞬時(shí)電流的集中的數(shù)據(jù)驅(qū)動(dòng)器的結(jié)構(gòu)和動(dòng)作,但當(dāng)然也可以將在上述實(shí)施例1中說(shuō)明過(guò)的結(jié)構(gòu)與本實(shí)施例2的結(jié)構(gòu)進(jìn)行組合。就是說(shuō),也可以設(shè)置水平同步信號(hào)延遲電路213并將電平移動(dòng)器電路204的顯示數(shù)據(jù)的取入分散而避免瞬時(shí)電流的集中,并按每個(gè)塊延遲從數(shù)據(jù)驅(qū)動(dòng)器輸出的時(shí)序。此外,只要是塊間的相位錯(cuò)開(kāi)的結(jié)構(gòu),甚至例如只錯(cuò)開(kāi)了半周期的結(jié)構(gòu),也能同樣地進(jìn)行動(dòng)作。
圖24和圖25是表示本發(fā)明的實(shí)施例3的顯示裝置的概略結(jié)構(gòu)的示意圖,圖24是表示掃描驅(qū)動(dòng)器的結(jié)構(gòu)例的框圖,圖25是表示移位寄存電路的結(jié)構(gòu)例的電路框圖。
本實(shí)施例3的液晶顯示裝置,是以當(dāng)顯示圖像(影像)時(shí)在按一定的間隔插入黑顯示的液晶顯示裝置中將多個(gè)掃描驅(qū)動(dòng)IC串聯(lián)連接、且提高輸出顯示數(shù)據(jù)用的掃描信號(hào)的柵極線和輸出黑顯示插入用的掃描信號(hào)的柵極線的組合自由度為目的的顯示裝置。在這種液晶顯示裝置中,掃描驅(qū)動(dòng)器3,例如,如圖24所示,具有輸入部301、移位寄存部302、電平移動(dòng)器電路303、3值選擇器電路304、輸出緩沖電路305、以及輸出部306。其中,輸入部301、輸出緩沖電路305及輸出部306,也可以是與以往的掃描驅(qū)動(dòng)器3相同的結(jié)構(gòu)。
另外,上述移位寄存部302,如圖24和圖25所示,具有第1移位寄存器(移位寄存器1)302a、第2移位寄存器(移位寄存器2)302b、以及將各移位寄存器302a、302b的輸出的任一者輸出到電平移動(dòng)器電路303的選擇開(kāi)關(guān)302c。這時(shí),第1移位寄存器302a作為顯示數(shù)據(jù)用的移位寄存器,第2移位寄存器302b作為黑顯示插入用的第2移位寄存器。
圖26是表示本實(shí)施例3的顯示裝置中的掃描信號(hào)的時(shí)序波形的示意圖。
本實(shí)施例3的顯示裝置的掃描驅(qū)動(dòng)器3,具有顯示數(shù)據(jù)用的第1移位寄存器302a和黑顯示插入用的第2移位寄存器302b。這時(shí),對(duì)各移位寄存器302a、302b輸入各自獨(dú)立的DIO信號(hào),即,對(duì)第1移位寄存器302a輸入第1DIO信號(hào)DIO1,對(duì)第2移位寄存器302b輸入第2DIO信號(hào)DIO2。這時(shí),第2DIO信號(hào)DIO2由輸入信號(hào)的時(shí)序控制。這時(shí),各DIO信號(hào)DIO1、DIO2與輸入到選擇開(kāi)關(guān)302c的選擇信號(hào)RSRL的時(shí)序波形的關(guān)系,例如圖26所示。
在本實(shí)施例3的顯示裝置中,作為基于來(lái)自第1移位寄存器302a的輸出的顯示數(shù)據(jù)用的掃描信號(hào),例如圖26所示,在開(kāi)始時(shí)刻t1~時(shí)刻t12之間輸出S1-SFT1~S1-SFT17。
而作為基于來(lái)自第2移位寄存器302b的輸出的黑顯示插入用的掃描信號(hào),例如圖26所示,在開(kāi)始時(shí)刻t1~時(shí)刻t12之間輸出S2-SFT1~S2-SFT10。
這時(shí),對(duì)各柵極線GL從端部起依次標(biāo)以序號(hào)X1~XM,在時(shí)間t11~t21之間輸出掃描信號(hào)的柵極線的關(guān)系,如圖26所示。例如,在輸出黑顯示插入用的掃描信號(hào)S2-SFT1、S2-SFT2的時(shí)刻,輸出顯示數(shù)據(jù)用的掃描信號(hào)S1-SFT12。當(dāng)像以往那樣移位寄存器為1個(gè)時(shí),若在同一芯片內(nèi)出現(xiàn)這種狀況,則在想要保留顯示數(shù)據(jù)信號(hào)的像素、即與柵極線GL(X12)連接的像素內(nèi)寫(xiě)入黑數(shù)據(jù)。而如本實(shí)施例3這樣使移位寄存器為2個(gè),就不會(huì)寫(xiě)入黑數(shù)據(jù)。
在圖26示出的例子中,在時(shí)刻t14或t19,選擇S1的寄存器輸出,輸出顯示數(shù)據(jù)用的掃描信號(hào)。即,在與柵極線GL(X12或X16)連接的像素內(nèi)寫(xiě)入顯示數(shù)據(jù)。當(dāng)如本實(shí)施例3這樣使移位寄存器為2個(gè)時(shí),在與t14或t19相同周期內(nèi)的時(shí)刻t15或t20,不選擇S1的移位寄存器輸出而是選擇S2的移位寄存器輸出,輸出黑顯示插入用的掃描信號(hào)。即,在與柵極線GL(X1~X2或X3~X6)連接的像素內(nèi)寫(xiě)入黑顯示數(shù)據(jù)。但是,這時(shí),與在t14或t19輸出顯示數(shù)據(jù)用掃描信號(hào)的柵極線GL(X12或X16)連接的像素不會(huì)受到影響。因此,能夠防止在想保留顯示數(shù)據(jù)信號(hào)的像素、即與柵極線GL(X12)連接的像素內(nèi)寫(xiě)入黑數(shù)據(jù)。因此,可以從同一芯片輸出顯示數(shù)據(jù)用的掃描信號(hào)和黑顯示插入用的掃描信號(hào)。而且,由此,可以將多個(gè)芯片(驅(qū)動(dòng)IC)串聯(lián)連接。
圖27是表示本實(shí)施例3的掃描驅(qū)動(dòng)器中的3值選擇器電路的結(jié)構(gòu)例的電路圖。圖28是說(shuō)明3值選擇器電路的動(dòng)作的波形圖。圖29是表示3值輸出時(shí)的掃描信號(hào)的輸出波形的圖。
在本實(shí)施例3的掃描驅(qū)動(dòng)器中,由電平移動(dòng)器電路303和3值選擇器電路304進(jìn)行3值輸出。這時(shí),3值選擇器電路304,例如具有圖27所示的結(jié)構(gòu)。按照這種結(jié)構(gòu),例如圖28所示,除設(shè)置顯示電平VON、非顯示電平VOFF這2種電平以外,還可以設(shè)置非顯示電平VOFF以下的第3電平VEE。
按照這種方式,實(shí)際上輸出到各柵極線(X1、X2、...)的操作信號(hào)的波形,如圖28所示。
圖30是說(shuō)明3值輸出的作用效果的圖。此外,在圖30中,上側(cè)示出3值輸出時(shí)的波形,下側(cè)示出用于比較的以往的2值輸出時(shí)的波形。
當(dāng)如本實(shí)施例3這樣設(shè)置了顯示電平VON和非顯示電平VOFF、以及非顯示電平VOFF以下的第3電平VEE時(shí),輸入到柵極線的掃描信號(hào)的波形,如圖30所示,當(dāng)從顯示電平VON下降,返回到非顯示電平VOFF的過(guò)程中,將會(huì)出現(xiàn)一次這樣的情況,即變成非顯示電平VOFF以下的第3電平VEE。這時(shí),從顯示電平VON的下降,比以往的2值輸出時(shí)陡峭,這能夠縮短下降時(shí)間。因此,能夠延長(zhǎng)數(shù)據(jù)的取入時(shí)間。
對(duì)于像以往的掃描驅(qū)動(dòng)器那樣只有顯示電平VON和非顯示電平VOFF的2值的電路結(jié)構(gòu)來(lái)說(shuō),進(jìn)行3值輸出就意味著電路規(guī)模的增加。而且,當(dāng)一邊獨(dú)立地控制顯示數(shù)據(jù)用的掃描信號(hào)和黑顯示插入用的掃描信號(hào)一邊進(jìn)行3值輸出時(shí),不僅需要簡(jiǎn)單的邏輯電路的組合,而且需要對(duì)數(shù)據(jù)進(jìn)行鎖存。并且,還需要用高耐壓系統(tǒng)(高電壓動(dòng)作系統(tǒng))構(gòu)成這種電平移動(dòng)器之后的電路。因此,不僅電路規(guī)模變大,其結(jié)構(gòu)也將變得復(fù)雜,驅(qū)動(dòng)IC的芯片的尺寸增大。
而如本實(shí)施例3所示,通過(guò)設(shè)置2個(gè)移位寄存電路302a、302b并選擇其任一者的輸出來(lái)進(jìn)行3值輸出,能夠抑制電路規(guī)模的增大,能夠抑制驅(qū)動(dòng)IC的芯片尺寸的大型化。
如上所述,按照本實(shí)施例3的液晶顯示裝置,通過(guò)由顯示數(shù)據(jù)用的第1移位寄存器302a、黑顯示插入用的第2移位寄存器302b、選擇各移位寄存器的輸出的任一者并傳送到電平移動(dòng)器電路303的選擇開(kāi)關(guān)302c來(lái)構(gòu)成移位寄存部302,可以從同一芯片輸出顯示數(shù)據(jù)用的掃描信號(hào)和黑顯示插入用的掃描信號(hào)。由此,可以將多個(gè)芯片(驅(qū)動(dòng)IC)串聯(lián)連接。
另外,由電平移動(dòng)器電路303和3值選擇器電路304將掃描信號(hào)進(jìn)行3值輸出,能夠延長(zhǎng)各像素的TFT元件的數(shù)據(jù)取入時(shí)間,能夠使顯示畫(huà)質(zhì)提高。
另外,在本實(shí)施例3的掃描驅(qū)動(dòng)器中,對(duì)于黑顯示插入用的數(shù)據(jù),也可以將控制時(shí)序和輸出數(shù)的信號(hào)輸入到各芯片(驅(qū)動(dòng)IC),在芯片內(nèi)用計(jì)數(shù)電路、鎖存電路等生成黑顯示插入用的數(shù)據(jù)并進(jìn)行控制。
另外,由于采用差動(dòng)式電平移動(dòng)器電路作為電平移動(dòng)器電路303,可以用小規(guī)模構(gòu)成并提供由高耐壓系統(tǒng)構(gòu)成的鎖存電路的控制信號(hào)電路。
圖31和圖32是表示移位寄存電路的結(jié)構(gòu)例的圖,圖31是示意地示出的電路圖,圖32是具體地示出圖31的電路的電路圖。
在本實(shí)施例3的掃描驅(qū)動(dòng)器中,各移位寄存電路302a、302b,例如,一般具有如圖31和圖32所示的結(jié)構(gòu)。但是,只要具有傳送數(shù)據(jù)的功能,并不限于這種結(jié)構(gòu),也可以是其他的電路結(jié)構(gòu)。
圖33和圖34是表示本發(fā)明的實(shí)施例4的顯示裝置的概略結(jié)構(gòu)的示意圖,圖33是表示掃描驅(qū)動(dòng)器的結(jié)構(gòu)例的框圖,圖34是表示電平移動(dòng)器電路的結(jié)構(gòu)例的框圖。
本實(shí)施例4的液晶顯示裝置,是目的在于用以往的尺寸的MOS晶體管使電平移動(dòng)器電路動(dòng)作的顯示裝置。在這種液晶顯示裝置中,掃描驅(qū)動(dòng)器3,例如,具有如圖33所示的結(jié)構(gòu)。圖33所示的結(jié)構(gòu),示出排列了輸出數(shù)的量的電路塊和用于控制該塊的信號(hào)的結(jié)構(gòu),具有輸入部301、移位寄存部302、電平移動(dòng)器電路303、輸出緩沖電路305、以及輸出部306。在本實(shí)施例4的掃描驅(qū)動(dòng)器中,移位寄存部302,也可以不是如上述實(shí)施例3所述的結(jié)構(gòu),而是以往的一般的結(jié)構(gòu)。
另外,電平移動(dòng)器電路303,不需要進(jìn)行上述實(shí)施例3那樣的3值輸出,而可以做成為以往的2值輸出的電路結(jié)構(gòu)。在本實(shí)施例4中,電平移動(dòng)器電路303,如圖34所示,使初級(jí)為鎖存方式的電路303a,第2級(jí)為以往的所謂交叉方式的電路303b。
這種結(jié)構(gòu)的電平移動(dòng)器電路303,在初級(jí)的鎖存方式的電路303a中,保持從NAND(“與非”)門(mén)電路輸入的信號(hào)LVIN的時(shí)鐘信號(hào)1個(gè)周期量,在輸入下一個(gè)信號(hào)之前,用3種允許信號(hào)ENBN、HENB、HENBN進(jìn)行輸入信號(hào)LVIN的控制和信號(hào)保持部分的清除(reset)。
圖35是說(shuō)明本實(shí)施例4的電平移動(dòng)器電路的動(dòng)作的示意圖。
在本實(shí)施例4的電平移動(dòng)器電路303中,如圖35所示,首先,由第1允許信號(hào)HENB和第二允許信號(hào)HENBN進(jìn)行保持部分的節(jié)點(diǎn)清除。接著,由第三允許信號(hào)ENBN進(jìn)行輸入信號(hào)LVIN的取入。然后,保持所取入的輸入信號(hào)LVIN的時(shí)鐘信號(hào)1個(gè)周期量,之后,在輸入下一個(gè)周期的信號(hào)之前,由第1允許信號(hào)HENB和第二允許信號(hào)HENBN進(jìn)行保持部分的節(jié)點(diǎn)清除。
當(dāng)進(jìn)行了這種動(dòng)作時(shí),從初級(jí)的電路303a向第2級(jí)的電路303b傳送的兩個(gè)信號(hào)T、B如圖35所示。因此,經(jīng)由第2級(jí)的電路303b輸出的輸出信號(hào)OUT如圖35所示。
圖36是表示用于與本實(shí)施例4的電平移動(dòng)器電路進(jìn)行比較的以往的電平移動(dòng)器電路的結(jié)構(gòu)例的圖。圖37是表示圖36中示出的電平移動(dòng)器電路的動(dòng)作的圖。
以往的電平移動(dòng)器電路,通常是使第2級(jí)的電路303b那樣的交叉方式的電路為2級(jí)的結(jié)構(gòu)。例如,如圖36所示,從2個(gè)反相電路輸出的輸出信號(hào)a、b輸入到初級(jí)的交叉方式的電路的2個(gè)P溝道MOS晶體管的各柵極,并且,將從2個(gè)N溝道MOS晶體管的漏極輸出的輸出信號(hào)c、d輸入到第2級(jí)的交叉方式的電路的2個(gè)N溝道MOS晶體管的各柵極。然后,從2個(gè)P溝道MOS晶體管將輸出分別輸入到反相電路,最終取出2個(gè)輸出信號(hào)OUT1、OUT2。這時(shí),輸入到電平移動(dòng)器電路的信號(hào)LVIN、反相電路的輸出信號(hào)a、b、初級(jí)的交叉方式的電路的輸出信號(hào)c、d、最終取出的2個(gè)輸出信號(hào)OUT1、OUT2,例如圖37所示。這時(shí),圖37中的輸入信號(hào)LVIN和最終的輸出信號(hào)OUT1的關(guān)系,與圖35中的輸入信號(hào)LVIN和輸出信號(hào)OUT的關(guān)系一致。因此,圖34中示出的電平移動(dòng)器電路,具有與圖36中示出的電平移動(dòng)器電路同樣的功能。
另外,當(dāng)比較圖34的電平移動(dòng)器電路和圖36中示出的電平移動(dòng)器電路時(shí),MOS晶體管電路數(shù)相同。但是,圖34中示出的電路結(jié)構(gòu)不需要圖36中示出的電平移動(dòng)器所需的那么大的電流,因此能夠減小每1個(gè)晶體管的尺寸。另外,通過(guò)使初級(jí)的電路從以往的交叉方式變?yōu)殒i存方式的電路303a,能夠減小整個(gè)電平移動(dòng)器電路的尺寸。
但是,在鎖存方式的電路303a中,作為第1允許信號(hào)HENB和第二允許信號(hào)HENBN,必須輸入高耐壓信號(hào)。生成該第1允許信號(hào)HENB和第二允許信號(hào)HENBN的電路,也可以是交叉方式的電路,但是,采用差動(dòng)方式的電路能夠進(jìn)一步減小芯片尺寸。
圖38是表示生成高耐壓的允許信號(hào)的差動(dòng)電路的結(jié)構(gòu)例的電路圖。
為生成第1允許信號(hào)HENB和第二允許信號(hào)HENBN,例如,采用如圖38所示的差動(dòng)放大電路。但是,在本實(shí)施例4中,不是用作放大小信號(hào)的放大器,而是用作電壓變換電路。按照這種方式,可以生成和供給鎖存方式的電路303a中所需的高耐壓的允許信號(hào)HENB、HENBN。
圖39是說(shuō)明本實(shí)施例4的效果的示意圖。在圖39中,從左至右示出本實(shí)施例4的電平移動(dòng)器電路的尺寸、差動(dòng)放大電路的尺寸、以往的電平移動(dòng)器電路的尺寸。
以往的電平移動(dòng)器電路,為增大所流過(guò)的電流而必須加大MOS晶體管的尺寸,因此,例如,如圖39所示,增大了第1級(jí)(初級(jí))的交叉方式的電路的面積。而在本實(shí)施例4的電平移動(dòng)器電路中,無(wú)需流過(guò)用于使MOS晶體管反轉(zhuǎn)的電流,因而能夠減小第1級(jí)的鎖存方式的電路303a。然而,需要用于生成提供給鎖存方式的電路303a的高耐壓的允許信號(hào)HENB、HENBN的電壓變換電路(差動(dòng)放大電路)。
但是,如圖39所示,即使將本實(shí)施例4的電平移動(dòng)器電路303的縱向尺寸(205μm)和電壓變換電路(差動(dòng)放大電路)的縱向尺寸(275μm)加起來(lái)也比以往的電平移動(dòng)器電路的縱向尺寸(635μm)小。
如上所述,按照本實(shí)施例4的液晶顯示裝置,對(duì)于電平移動(dòng)器電路303的結(jié)構(gòu),使其初級(jí)為鎖存方式的電路303a、第2級(jí)為交叉方式的電路303b,因此能夠減小芯片(驅(qū)動(dòng)IC)上的電平移動(dòng)器電路303的面積。
另外,在本實(shí)施例4中,使初級(jí)的電路為鎖存方式的電路303a,但只要是能夠保持輸入信號(hào)LVIN的電路結(jié)構(gòu),也可以是其他的電路。
另外,在本實(shí)施例4中,初級(jí)為鎖存方式的電路303a、第2級(jí)為交叉方式的電路303b,但并不限于此,例如,也可以使第2級(jí)為鎖存方式的電路。
另外,在本實(shí)施例4中,采用如圖38所示的電壓變換電路(差動(dòng)放大電路)生成提供給初級(jí)的鎖存方式的電路303a的高耐壓的允許信號(hào)HENB、HENBN,但并不限于此,例如,也可以從掃描驅(qū)動(dòng)器的外部直接提供高耐壓信號(hào)。
另外,在本實(shí)施例4中,舉出了在以往的結(jié)構(gòu)的掃描驅(qū)動(dòng)器中改變電平移動(dòng)器電路303的結(jié)構(gòu)的例,但也可以將在上述實(shí)施例3中說(shuō)明過(guò)的結(jié)構(gòu)與本結(jié)構(gòu)組合。
以上,根據(jù)實(shí)施例具體地說(shuō)明了本發(fā)明,但是,本發(fā)明并不限于上述實(shí)施例,在不脫離其主旨的范圍內(nèi),當(dāng)然可以進(jìn)行各種變更。
權(quán)利要求
1.一種顯示裝置,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各柵極線輸出掃描信號(hào)的掃描驅(qū)動(dòng)器、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器、以及控制從上述掃描驅(qū)動(dòng)器輸出掃描信號(hào)的時(shí)序和從上述數(shù)據(jù)驅(qū)動(dòng)器輸出數(shù)據(jù)信號(hào)的時(shí)序的顯示控制電路,所述顯示裝置的特征在于上述數(shù)據(jù)驅(qū)動(dòng)器,包括內(nèi)部控制信號(hào)生成電路,將上述多條漏極線劃分為多個(gè)塊,基于來(lái)自上述顯示控制電路的水平同步時(shí)鐘信號(hào),生成按每個(gè)塊設(shè)定向各塊的漏極線輸出數(shù)據(jù)信號(hào)的時(shí)序的內(nèi)部控制信號(hào);寄存電路,記錄了上述塊的劃分的設(shè)定、輸出上述數(shù)據(jù)信號(hào)的時(shí)序的延遲方向和延遲寬度的設(shè)定、內(nèi)部控制信號(hào)的上升沿和下降沿的設(shè)定。
2.根據(jù)權(quán)利要求1所述的顯示裝置,其特征在于上述內(nèi)部控制信號(hào)生成電路,從上述柵極線的靠近上述掃描信號(hào)的輸入端的塊到離得遠(yuǎn)的塊,使輸出上述數(shù)據(jù)信號(hào)的時(shí)序越來(lái)越延遲。
3.根據(jù)權(quán)利要求1所述的顯示裝置,其特征在于上述數(shù)據(jù)驅(qū)動(dòng)器,由連接在公用總線布線上的多個(gè)驅(qū)動(dòng)IC構(gòu)成,上述各驅(qū)動(dòng)IC,分別具有上述內(nèi)部控制信號(hào)生成電路和寄存電路,上述顯示控制電路,生成按每個(gè)上述驅(qū)動(dòng)IC匯集了上述塊的劃分的設(shè)定、輸出上述數(shù)據(jù)信號(hào)的時(shí)序的延遲方向和延遲寬度的設(shè)定、內(nèi)部控制信號(hào)的上升沿和下降沿的設(shè)定的寄存數(shù)據(jù),將其輸出到各驅(qū)動(dòng)IC,上述各驅(qū)動(dòng)IC,基于所輸入的寄存數(shù)據(jù)中的分配給自身的驅(qū)動(dòng)IC的寄存數(shù)據(jù),生成內(nèi)部控制信號(hào)。
4.根據(jù)權(quán)利要求3所述的顯示裝置,其特征在于上述各驅(qū)動(dòng)IC,具有對(duì)各自進(jìn)行識(shí)別的地址信息,上述顯示控制電路,生成包含上述地址信息的寄存數(shù)據(jù),將其輸出到各驅(qū)動(dòng)IC。
5.根據(jù)權(quán)利要求3所述的顯示裝置,其特征在于上述各驅(qū)動(dòng)IC,在分配給自身的驅(qū)動(dòng)IC的寄存數(shù)據(jù)的讀入結(jié)束后,向下一級(jí)的驅(qū)動(dòng)IC傳送載波信號(hào)。
6.一種顯示裝置,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各柵極線輸出掃描信號(hào)的掃描驅(qū)動(dòng)器、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器、以及控制從上述掃描驅(qū)動(dòng)器輸出掃描信號(hào)的時(shí)序和從上述數(shù)據(jù)驅(qū)動(dòng)器輸出數(shù)據(jù)信號(hào)的時(shí)序的顯示控制電路,所述顯示裝置的特征在于上述數(shù)據(jù)驅(qū)動(dòng)器,包括數(shù)據(jù)鎖存電路,暫時(shí)保持顯示數(shù)據(jù);第一鎖存電路,保持從上述數(shù)據(jù)鎖存電路按時(shí)分方式傳送來(lái)的顯示數(shù)據(jù)直到其達(dá)到1水平同步期間;第二鎖存電路,保持上述1水平同步期間的顯示數(shù)據(jù);電平移動(dòng)器電路,接收由上述第二鎖存電路所保持的顯示數(shù)據(jù),變換上述顯示數(shù)據(jù)的信號(hào)電平;譯碼電路,生成與由上述電平移動(dòng)器電路變換后的顯示數(shù)據(jù)的信號(hào)電平對(duì)應(yīng)的模擬信號(hào);輸出電路,將由上述譯碼電路生成的模擬信號(hào)放大;開(kāi)關(guān)電路,將由上述輸出電路放大后的模擬信號(hào)輸出到漏極線;以及水平同步信號(hào)延遲電路,從上述第二鎖存電路向上述電平移動(dòng)器電路傳送上述顯示數(shù)據(jù)時(shí),將上述多條漏極線劃分為多個(gè)塊,使對(duì)每個(gè)塊傳送上述顯示數(shù)據(jù)的時(shí)序錯(cuò)開(kāi)。
7.根據(jù)權(quán)利要求6所述的顯示裝置,其特征在于上述第二鎖存電路,具有鎖存電路和多路復(fù)用電路,上述水平同步信號(hào)延遲電路,具有上述鎖存電路用的延遲電路和上述多路復(fù)用電路用的延遲電路。
8.根據(jù)權(quán)利要求6所述的顯示裝置,其特征在于上述水平同步信號(hào)延遲電路,隨著從上述漏極線的配置方向的中央附近的塊到端部的塊,使傳送上述顯示數(shù)據(jù)的時(shí)序延遲。
9.一種顯示裝置,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各柵極線輸出掃描信號(hào)的掃描驅(qū)動(dòng)器、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器、以及控制從上述掃描驅(qū)動(dòng)器輸出掃描信號(hào)的時(shí)序和從上述數(shù)據(jù)驅(qū)動(dòng)器輸出數(shù)據(jù)信號(hào)的時(shí)序的顯示控制電路,所述顯示裝置的特征在于上述掃描驅(qū)動(dòng)器,由多個(gè)驅(qū)動(dòng)IC構(gòu)成,各驅(qū)動(dòng)IC,包括顯示數(shù)據(jù)控制用的第一移位寄存電路;黑插入數(shù)據(jù)用的第二移位寄存電路;以及選擇上述第一移位寄存電路的輸出或第二移位寄存電路的輸出的任一者的選擇開(kāi)關(guān)電路。
10.根據(jù)權(quán)利要求9所述的顯示裝置,其特征在于上述掃描驅(qū)動(dòng)器,具有接收上述第一移位寄存電路或第二移位寄存電路的輸出并變換上述接收到的輸出的信號(hào)電平的電平移動(dòng)器電路,在上述選擇開(kāi)關(guān)電路和上述移位寄存電路之間,具有將上述移位寄存電路的輸出信號(hào)變換為具有3值的不同電壓電平的輸出信號(hào)的鎖存電路。
11.根據(jù)權(quán)利要求9所述的顯示裝置,其特征在于上述各驅(qū)動(dòng)IC串聯(lián)連接。
12.一種顯示裝置,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各柵極線輸出掃描信號(hào)的掃描驅(qū)動(dòng)器、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器、以及控制從上述掃描驅(qū)動(dòng)器輸出掃描信號(hào)的時(shí)序和從上述數(shù)據(jù)驅(qū)動(dòng)器輸出數(shù)據(jù)信號(hào)的時(shí)序的顯示控制電路,所述顯示裝置的特征在于上述掃描驅(qū)動(dòng)器,具有變換從移位寄存電路輸出的信號(hào)的信號(hào)電平的電平移動(dòng)器電路,上述電平移動(dòng)器電路,具有以低電壓電源進(jìn)行動(dòng)作的第一電路部和以高電壓電源進(jìn)行動(dòng)作的第二電路部,上述第一電路部,具有暫時(shí)保持所輸入的信號(hào)的鎖存電路,上述第二電路部,至少具有2個(gè)P溝道MOS晶體管和2個(gè)N溝道MOS晶體管,第一N溝道MOS晶體管,它的柵電極與上述第一電路部的第一輸出端連接,它的漏電極與第一P溝道MOS晶體管的漏電極和第二P溝道MOS晶體管的柵電極連接,第二N溝道MOS晶體管,它的柵電極與上述第一電路部的第二輸出端連接,它的漏電極與上述第二P溝道MOS晶體管的漏電極和上述第一P溝道MOS晶體管的柵電極連接。
13.根據(jù)權(quán)利要求12所述的顯示裝置,其特征在于上述第一電路部,具有第三P溝道MOS晶體管、第三N溝道MOS晶體管、第四N溝道MOS晶體管、第五N溝道MOS晶體管,上述第三P溝道MOS晶體管的柵電極與基于上述移位寄存電路的輸出端和第一允許信號(hào)的輸入信號(hào)的輸入端連接,上述第三N溝道MOS晶體管,它的柵電極與第二允許信號(hào)的輸入端連接,它的漏電極通過(guò)上述第三P溝道MOS晶體管的漏電極和“非”門(mén)與上述第四N溝道MOS晶體管的柵電極連接,上述第四N溝道MOS晶體管的源電極,與上述第三P溝道MOS晶體管的漏電極連接,上述第五N溝道MOS晶體管,它的柵電極與第三允許信號(hào)的輸入端連接,它的漏電極與上述第四N溝道MOS晶體管的漏電極連接,上述第一輸出端,與上述第三P溝道MOS晶體管的漏電極連接,上述第二輸出端,從上述第三P溝道MOS晶體管的漏電極和上述第四N溝道MOS晶體管的源電極的節(jié)點(diǎn)通過(guò)“非”門(mén)與后級(jí)連接。
14.根據(jù)權(quán)利要求13所述的顯示裝置,其特征在于上述第二允許信號(hào)和上述第三允許信號(hào),由差動(dòng)放大電路生成。
15.一種顯示裝置,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各柵極線輸出掃描信號(hào)的掃描驅(qū)動(dòng)器、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器、以及控制從上述掃描驅(qū)動(dòng)器輸出掃描信號(hào)的時(shí)序和從上述數(shù)據(jù)驅(qū)動(dòng)器輸出數(shù)據(jù)信號(hào)的時(shí)序的顯示控制電路,所述顯示裝置的特征在于從上述數(shù)據(jù)驅(qū)動(dòng)器向上述多條漏極線輸出上述顯示數(shù)據(jù)信號(hào)的時(shí)序,當(dāng)在同一條柵極線進(jìn)行比較時(shí),離上述掃描驅(qū)動(dòng)器遠(yuǎn)的位置的上述時(shí)序比離上述掃描驅(qū)動(dòng)器近的位置延遲。
16.一種顯示裝置,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各柵極線輸出掃描信號(hào)的掃描驅(qū)動(dòng)器、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器、以及控制從上述掃描驅(qū)動(dòng)器輸出掃描信號(hào)的時(shí)序和從上述數(shù)據(jù)驅(qū)動(dòng)器輸出數(shù)據(jù)信號(hào)的時(shí)序的顯示控制電路,所述顯示裝置的特征在于在將上述多條漏極線劃分為多個(gè)塊的情況下,從上述數(shù)據(jù)驅(qū)動(dòng)器向上述多條漏極線輸出上述顯示數(shù)據(jù)信號(hào)的時(shí)序,當(dāng)在同一條柵極線進(jìn)行比較時(shí),離上述掃描驅(qū)動(dòng)器遠(yuǎn)的塊的上述時(shí)序比靠近上述掃描驅(qū)動(dòng)器的塊延遲。
17.根據(jù)權(quán)利要求16所述的顯示裝置,其特征在于當(dāng)在同一條柵極線進(jìn)行比較時(shí),從上述數(shù)據(jù)驅(qū)動(dòng)器向上述多條漏極線輸出上述顯示數(shù)據(jù)信號(hào)的時(shí)序,在同一個(gè)上述塊內(nèi)是相同的。
全文摘要
本發(fā)明提供一種顯示裝置,目的在于減小柵極線延伸方向的像素的TFT元件的寫(xiě)入時(shí)間的離差。在該顯示裝置中,包括按矩陣狀配置了多條柵極線和多條漏極線的顯示板、對(duì)各漏極線輸出顯示數(shù)據(jù)信號(hào)的數(shù)據(jù)驅(qū)動(dòng)器,上述數(shù)據(jù)驅(qū)動(dòng)器,具有內(nèi)部控制信號(hào)生成電路,將上述多條漏極線劃分為多個(gè)塊,生成按每個(gè)塊設(shè)定向各塊的漏極線輸出數(shù)據(jù)信號(hào)的時(shí)序的內(nèi)部控制信號(hào);以及寄存電路,記錄了上述塊的劃分的設(shè)定、輸出上述數(shù)據(jù)信號(hào)的時(shí)序的延遲方向和延遲寬度的設(shè)定、內(nèi)部控制信號(hào)的上升沿和下降沿的設(shè)定。
文檔編號(hào)G09G3/20GK1987990SQ200610169249
公開(kāi)日2007年6月27日 申請(qǐng)日期2006年12月21日 優(yōu)先權(quán)日2005年12月22日
發(fā)明者田中靖洋, 勇廣宣, 飯?zhí)镏尉? 菊池秀德, 尾手幸秀 申請(qǐng)人:株式會(huì)社日立顯示器