專利名稱:基準(zhǔn)電壓發(fā)生電路及發(fā)生方法、顯示驅(qū)動(dòng)電路及顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及基準(zhǔn)電壓發(fā)生電路、顯示驅(qū)動(dòng)電路、顯示裝置及基準(zhǔn)電壓發(fā)生方法。
背景技術(shù):
以液晶裝置等電光學(xué)裝置為代表的顯示裝置要求小型化及高精密化。其中的液晶裝置大多實(shí)現(xiàn)低耗電化,被搭載在便攜式電子設(shè)備中。在作為比如便攜電話機(jī)的顯示部搭載的場(chǎng)合下,要求基于多色調(diào)化的色相豐富的圖像顯示。
一般情況下,用于進(jìn)行圖像顯示的視頻信號(hào)根據(jù)顯示裝置的顯示特性被進(jìn)行伽馬校正。該伽馬校正通過(guò)伽馬校正電路(廣義上的基準(zhǔn)電壓發(fā)生電路)實(shí)施。以液晶裝置為例,伽馬校正電路基于用于進(jìn)行色調(diào)顯示的色調(diào)數(shù)據(jù),生成與像素的透過(guò)率對(duì)應(yīng)的電壓。
這種伽馬校正電路可由階梯形電阻構(gòu)成。在該場(chǎng)合下,構(gòu)成階梯形電阻的各電阻電路兩端的電壓被作為與色調(diào)值對(duì)應(yīng)的多值的基準(zhǔn)電壓輸出。
不過(guò)為防止比如液晶的劣化,需要進(jìn)行使施加于液晶的電壓的極性按配與的周期反轉(zhuǎn)的極性反轉(zhuǎn)驅(qū)動(dòng)。因此由于顯示特性不對(duì)稱,因而有必要在極性的每次反轉(zhuǎn)中校正到最佳的基準(zhǔn)電壓。因此階梯形電阻被插入的電源電壓按極性反轉(zhuǎn)周期被交替施加,由此所需的充放電時(shí)間不能得到完全保證,階梯形電阻的電阻比必須較小。這樣,流經(jīng)階梯形電阻的電流將增大,導(dǎo)致了耗電的增加。
發(fā)明內(nèi)容
本發(fā)明鑒于上述技術(shù)課題,其目的在于提供即使在進(jìn)行極性反轉(zhuǎn)驅(qū)動(dòng)的場(chǎng)合下,也可減少消耗電流的基準(zhǔn)電壓發(fā)生電路、顯示驅(qū)動(dòng)電路、顯示裝置及基準(zhǔn)電壓發(fā)生方法。
為解決上述課題,本發(fā)明是一種基準(zhǔn)電壓發(fā)生電路,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其特征在于包含正極性用階梯形電阻電路,其包含多個(gè)電阻電路被串聯(lián)連接的第1階梯形電阻電路、第1開(kāi)關(guān)電路,其在提供第1電源電壓的第1電源線與上述第1階梯形電阻電路的一端之間被插入、第2開(kāi)關(guān)電路,其在提供第2電源電壓的第2電源線與上述第1階梯形電阻電路的另一端之間被插入、第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第1階梯形電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;負(fù)極性用階梯形電阻電路,其包含多個(gè)電阻電路被串聯(lián)連接的第2階梯形電阻電路、第3開(kāi)關(guān)電路,其在上述第1電源線與上述第2階梯形電阻電路的一端之間被插入、第4開(kāi)關(guān)電路,其在上述第2電源線與上述第2階梯形電阻電路的另一端之間被插入、第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第2階梯形電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入,上述第1及第2開(kāi)關(guān)電路與上述第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第1開(kāi)關(guān)控制信號(hào)而被控制,上述第3及第4開(kāi)關(guān)電路與上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第2開(kāi)關(guān)控制信號(hào)而被控制。
這里的電阻電路可由比如1個(gè)或多個(gè)電阻元件構(gòu)成。在電阻電路由多個(gè)電阻元件構(gòu)成的場(chǎng)合下,可將各電阻元件串聯(lián)或并聯(lián)連接。此外也可構(gòu)成為設(shè)置與各電阻元件串聯(lián)或并聯(lián)連接的開(kāi)關(guān)元件,能可變控制相關(guān)電阻電路的電阻值。
此外在各開(kāi)關(guān)電路被接通時(shí),意味著該開(kāi)關(guān)電路的兩端電連接。各開(kāi)關(guān)電路被斷開(kāi)時(shí),意味著該開(kāi)關(guān)電路的兩端電斷離。
在本發(fā)明中,在提供第1及第2電源電壓的第1及第2電源線之間,設(shè)有正極性用階梯形電阻電路和負(fù)極性用階梯形電阻電路,可使各自的兩端與第1及第2電源線電連接或斷離,并可使各分割節(jié)點(diǎn)與各基準(zhǔn)電壓輸出節(jié)點(diǎn)電連接或斷離。這樣,通過(guò)按只在發(fā)生基準(zhǔn)電壓的期間使階梯形電阻電路流通電流的原則進(jìn)行控制,可減少電流消耗。
本發(fā)明涉及的基準(zhǔn)電壓發(fā)生電路也可以在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,上述第1及第2開(kāi)關(guān)電路與上述第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第1開(kāi)關(guān)控制信號(hào),在正極性的驅(qū)動(dòng)期間被接通,在負(fù)極性的驅(qū)動(dòng)期間被斷開(kāi),上述第3及第4開(kāi)關(guān)電路與上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第2開(kāi)關(guān)控制信號(hào),在正極性的驅(qū)動(dòng)期間被斷開(kāi),在負(fù)極性的驅(qū)動(dòng)期間被接通。
這里的所謂極性反轉(zhuǎn)驅(qū)動(dòng)系指使在顯示元件(比如液晶)兩端施加的電壓的極性反轉(zhuǎn)而進(jìn)行驅(qū)動(dòng)。
根據(jù)本發(fā)明,按照極性反轉(zhuǎn)驅(qū)動(dòng)的極性反轉(zhuǎn)周期定時(shí),不必使第1及第2電源電壓交互切換提供給第1及第2電源線,因而可縮短各分割節(jié)點(diǎn)的充電時(shí)間。因此可增大階梯形電阻電路的電阻值,其結(jié)果是即使在階梯形電阻電路中流通電流,也可減小消耗電流。
本發(fā)明涉及的基準(zhǔn)電壓發(fā)生電路中,上述第1及第2開(kāi)關(guān)控制信號(hào)可利用進(jìn)行對(duì)信號(hào)電極的驅(qū)動(dòng)控制的輸出啟動(dòng)信號(hào)、表示掃描周期定時(shí)的閂銷脈沖信號(hào)、規(guī)定重復(fù)根據(jù)極性反轉(zhuǎn)驅(qū)動(dòng)方式輸出的電壓極性反轉(zhuǎn)的定時(shí)的極性反轉(zhuǎn)信號(hào)來(lái)生成。
根據(jù)本發(fā)明,由于由信號(hào)驅(qū)動(dòng)器所采用的輸出啟動(dòng)信號(hào)與閂銷脈沖信號(hào)及極性反轉(zhuǎn)信號(hào)生成第1及第2開(kāi)關(guān)控制信號(hào),因而可不設(shè)置附加電路而抑制流經(jīng)階梯形電阻電路的電流消耗。
本發(fā)明涉及的基準(zhǔn)電壓發(fā)生電路中,在由用于在以多個(gè)信號(hào)電極為單位的每1個(gè)塊中把與各塊的信號(hào)電極對(duì)應(yīng)的顯示面板的顯示線設(shè)定為顯示狀態(tài)或非顯示狀態(tài)的部分塊選擇數(shù)據(jù),全塊被設(shè)定為非顯示狀態(tài)時(shí),可由上述第1及第2開(kāi)關(guān)控制信號(hào),上述第1~第4開(kāi)關(guān)電路與上述第1~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路被斷開(kāi)。
在本發(fā)明中,在把配與的信號(hào)電極數(shù)作為1個(gè)塊,在各塊中由部分塊選擇數(shù)據(jù)進(jìn)行部分顯示區(qū)及部分非顯示區(qū)的設(shè)定的場(chǎng)合下,在不基于色調(diào)數(shù)據(jù)向信號(hào)電極輸出驅(qū)動(dòng)電壓時(shí),由第1及第2開(kāi)關(guān)控制信號(hào)使各開(kāi)關(guān)電路斷開(kāi)。即在由部分塊選擇數(shù)據(jù),全塊被設(shè)定到了部分非顯示區(qū)時(shí),通過(guò)使各開(kāi)關(guān)電路斷開(kāi),可抑制流經(jīng)階梯形電阻電路的電流消耗。
本發(fā)明是一種基準(zhǔn)電壓發(fā)生電路,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,也可以是包含正極性用階梯形電阻電路,其包含第1階梯形電阻電路,其具有在提供第1及第2電源電壓的第1及第2電源線之間被串聯(lián)連接的多個(gè)電阻電路、第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第1階梯形電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間被分別插入;負(fù)極性用階梯形電阻電路,其包含第2階梯形電阻電路,其具有在上述第1及第2電源線之間串聯(lián)連接的多個(gè)電阻電路、第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第2階梯形電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入,在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,上述第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性的驅(qū)動(dòng)期間被接通,在負(fù)極性的驅(qū)動(dòng)期間被斷開(kāi),上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性的驅(qū)動(dòng)期間被斷開(kāi),在負(fù)極性的驅(qū)動(dòng)期間被接通。
在本發(fā)明中,在進(jìn)行極性反轉(zhuǎn)驅(qū)動(dòng)的場(chǎng)合下,設(shè)有具有正極性用的電阻比和負(fù)極性用的電阻比的階梯形電阻電路,而且由于可以使第1及第2電源電壓固定提供,因而可根據(jù)一般不對(duì)稱的色調(diào)特性正確提供最佳的基準(zhǔn)電壓,并且可縮短各分割節(jié)點(diǎn)的充電時(shí)間。因此,可增大階梯形電阻電路的電阻值,其結(jié)果是即使在階梯形電阻電路中有電流流通,也可減小消耗電流。
本發(fā)明是一種基準(zhǔn)電壓發(fā)生電路,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其關(guān)系到包含第1低電阻階梯形電阻電路,其包含多個(gè)電阻電路被串聯(lián)連接的第1階梯形電阻電路、第1開(kāi)關(guān)電路,其在提供第1電源電壓的第1電源線與上述第1階梯形電阻電路的一端之間被插入、第2開(kāi)關(guān)電路,其在提供第2電源電壓的第2電源線與上述第1階梯形電阻電路的另一端之間被插入、第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第1階梯形電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;第2低電阻階梯形電阻電路,其包含多個(gè)電阻電路被串聯(lián)連接的第2階梯形電阻電路、第3開(kāi)關(guān)電路,其在上述第1電源線與上述第2階梯形電阻電路的一端之間被插入、第4開(kāi)關(guān)電路,其在上述第2電源線與上述第2階梯形電阻電路的另一端之間被插入、第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第2階梯形電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;第1高電阻階梯形電阻電路,包含第3階梯形電阻電路,其具有被串聯(lián)連接的多個(gè)電阻電路,其電阻高于上述第1階梯形電阻電路、第5開(kāi)關(guān)電路,其在上述第1電源線與上述第3階梯形電阻電路的一端之間被插入、第6開(kāi)關(guān)電路,其在上述第2電源線與上述第3階梯形電阻電路的另一端之間被插入、第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第3階梯形電阻電路的各電阻電路而電阻分割了的第(2i+1)~第3i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;第2高電阻階梯形電阻電路,包含第4階梯形電阻電路,其具有被串聯(lián)連接的多個(gè)電阻電路,其電阻高于上述第2階梯形電阻電路、第7開(kāi)關(guān)電路,其在上述第1電源線與上述第4階梯形電阻電路的一端之間被插入、第8開(kāi)關(guān)電路,其在上述第2電源線與上述第4階梯形電阻電路的另一端之間被插入、第(3i+1)~第4i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第4階梯形電阻電路的各電阻電路而電阻分割了的第(3i+1)~第4i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入,上述第1及第2開(kāi)關(guān)電路與上述第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第1開(kāi)關(guān)控制信號(hào)而被控制,上述第3及第4開(kāi)關(guān)電路與上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第2開(kāi)關(guān)控制信號(hào)而被控制,上述第5及第6開(kāi)關(guān)電路與上述第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第3開(kāi)關(guān)控制信號(hào)而被控制,上述第7及第8開(kāi)關(guān)電路與上述第(3i+1)~第4i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第4開(kāi)關(guān)控制信號(hào)而被控制。
在本發(fā)明中,在進(jìn)行極性反轉(zhuǎn)驅(qū)動(dòng)的場(chǎng)合下,在設(shè)有正極性用及負(fù)極性用階梯形電阻電路的同時(shí),還設(shè)有各極性用總電阻為高阻及低阻的階梯形電阻電路。這樣,由于設(shè)置了用于使分別與第1及第2電源線之間電連接或斷離的開(kāi)關(guān)電路、用于使各分割節(jié)點(diǎn)與基準(zhǔn)電壓輸出節(jié)點(diǎn)電連接或斷離的開(kāi)關(guān)電路,因而可提供實(shí)現(xiàn)與驅(qū)動(dòng)對(duì)象的顯示面板對(duì)應(yīng)的驅(qū)動(dòng)能力的基準(zhǔn)電壓發(fā)生電路。
本發(fā)明涉及的基準(zhǔn)電壓發(fā)生電路也可以在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,上述第1及第2開(kāi)關(guān)電路與上述第1~第i(i是2以上的整數(shù))基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第1開(kāi)關(guān)控制信號(hào),在正極性驅(qū)動(dòng)期間配與的控制期間被接通,在負(fù)極性驅(qū)動(dòng)期間配與的控制期間被斷開(kāi),上述第3及第4開(kāi)關(guān)電路與上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第2開(kāi)關(guān)控制信號(hào),在正極性驅(qū)動(dòng)期間配與的控制期間被斷開(kāi),在負(fù)極性驅(qū)動(dòng)期間配與的控制期間被接通,上述第5及第6開(kāi)關(guān)電路與上述第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第3開(kāi)關(guān)控制信號(hào),在正極性驅(qū)動(dòng)期間被接通,在負(fù)極性驅(qū)動(dòng)期間被斷開(kāi),上述第7及第8開(kāi)關(guān)電路與上述第(3i+1)~第4i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第4開(kāi)關(guān)控制信號(hào),在正極性驅(qū)動(dòng)期間被接通,在負(fù)極性驅(qū)動(dòng)期間被斷開(kāi)。
根據(jù)本發(fā)明,由于通過(guò)按照極性反轉(zhuǎn)驅(qū)動(dòng)方式下的極性反轉(zhuǎn)周期定時(shí),利用第1及第2低電阻階梯形電阻電路、第1及第2高電阻階梯形電阻電路發(fā)生基準(zhǔn)電壓,而不必使第1及第2電源電壓交互切換,因而通過(guò)減少伴隨切換所發(fā)生的各節(jié)點(diǎn)的充放電,可實(shí)現(xiàn)消耗電流的減少。此外在各驅(qū)動(dòng)期間的配與的控制期間,通過(guò)并用第1及第2低電阻階梯形電阻電路和第1及第2高電阻階梯形電阻電路,可確保分割節(jié)點(diǎn)的充電時(shí)間,即使驅(qū)動(dòng)期間縮短,也可與之對(duì)應(yīng)。
即在驅(qū)動(dòng)期間,在使第1及第2高電阻用階梯形電阻電路與第1及第2電源線連接的狀態(tài)下,在相關(guān)驅(qū)動(dòng)期間配與的控制期間使第1及第2低電阻用階梯形電阻電路與第1及第2電源線連接。在第1及第2高電阻階梯形電阻電路和第1及第2低電阻階梯形電阻電路分別與第1及第2電源線連接的狀態(tài)下,在總電阻值低的第1及第2低電阻階梯形電阻電路一方中電流流通。因此可簡(jiǎn)化使第1及第2高電阻階梯形電阻電路與第1及第2電源線連接的控制。這樣,在把相關(guān)控制期間設(shè)置為驅(qū)動(dòng)期間開(kāi)始一方的場(chǎng)合下,由于通過(guò)電阻值低的階梯形電阻電路,各分割節(jié)點(diǎn)被所配與的電壓驅(qū)動(dòng),因而可減小由相關(guān)分割節(jié)點(diǎn)的附加電容等決定的時(shí)間常數(shù),可縮短其充電時(shí)間。此外在相關(guān)控制期間經(jīng)過(guò)之后根據(jù)第1及第2高電阻階梯形電阻電路,發(fā)生正確的基準(zhǔn)電壓。這樣,可把基于采用第1及第2低電阻階梯形電阻電路的電流的增大抑制到最低限度,可同時(shí)實(shí)現(xiàn)確保上述充電時(shí)間與低耗電化。
本發(fā)明涉及的基準(zhǔn)電壓發(fā)生電路中,上述第1~第4開(kāi)關(guān)控制信號(hào)可利用進(jìn)行對(duì)信號(hào)電極的驅(qū)動(dòng)控制的輸出啟動(dòng)信號(hào)、表示掃描周期定時(shí)的閂銷脈沖信號(hào)、規(guī)定重復(fù)根據(jù)極性反轉(zhuǎn)驅(qū)動(dòng)方式輸出的電壓極性反轉(zhuǎn)的定時(shí)的極性反轉(zhuǎn)信號(hào)、規(guī)定上述控制期間的控制期間指定信號(hào)來(lái)生成。
根據(jù)本發(fā)明,由于由信號(hào)驅(qū)動(dòng)器采用的輸出啟動(dòng)信號(hào)與閂銷脈沖信號(hào)及極性反轉(zhuǎn)信號(hào)生成第1~第4開(kāi)關(guān)控制信號(hào),因而可不設(shè)置附加電路而抑制流經(jīng)階梯形電阻電路的電流消耗。
本發(fā)明涉及的基準(zhǔn)電壓發(fā)生電路可在由用于在以多個(gè)信號(hào)電極為單位的每1個(gè)塊中把與各塊的信號(hào)電極對(duì)應(yīng)的顯示面板的顯示線設(shè)定為顯示狀態(tài)或非顯示狀態(tài)的部分塊選擇數(shù)據(jù),全塊被設(shè)定為非顯示狀態(tài)時(shí),由上述第1~第4開(kāi)關(guān)控制信號(hào),上述第1~第8開(kāi)關(guān)電路與上述第1~第4i的基準(zhǔn)電壓輸出開(kāi)關(guān)電路被斷開(kāi)。
在本發(fā)明中,把配與的信號(hào)電極數(shù)作為1個(gè)塊,在各塊中由部分塊選擇數(shù)據(jù)進(jìn)行部分顯示區(qū)及部分非顯示區(qū)設(shè)定的場(chǎng)合下,在不基于色調(diào)數(shù)據(jù)向信號(hào)電極輸出驅(qū)動(dòng)電壓時(shí),由第1~第4開(kāi)關(guān)控制信號(hào)使各開(kāi)關(guān)電路斷路。即,在由部分塊選擇數(shù)據(jù)全塊被設(shè)定為部分非顯示區(qū)時(shí),通過(guò)使各開(kāi)關(guān)電路斷路,可抑制流經(jīng)階梯形電阻電路的電流消耗。
本發(fā)明是一種基準(zhǔn)電壓發(fā)生電路,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其關(guān)系到包含第1低電阻階梯形電阻電路,其包含第1階梯形電阻電路,其具有在提供第1及第2電源電壓的第1及第2電源線之間被串聯(lián)連接的多個(gè)電阻電路、第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第1階梯形電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間被分別插入;第2低電阻階梯形電阻電路,其包含第2階梯形電阻電路,其具有在上述第1及第2電源線之間串聯(lián)連接的多個(gè)電阻電路、第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第2階梯形電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;第1高電阻階梯形電阻電路,包含第3階梯形電阻電路,其具有在上述第1及第2電源線之間串聯(lián)連接的多個(gè)電阻電路,其電阻高于上述第1階梯形電阻電路、第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第3階梯形電阻電路的各電阻電路而電阻分割了的第(2i+1)~第3i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;第2高電阻階梯形電阻電路,包含第4階梯形電阻電路,其具有在上述第1及第2電源線之間串聯(lián)連接的多個(gè)電阻電路,其電阻高于上述第2階梯形電阻電路、第(3i+1)~第4i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第4階梯形電阻電路的各電阻電路而電阻分割了的第(3i+1)~第4i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入,在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期向信號(hào)電極輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,上述第1~第i的基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性驅(qū)動(dòng)期間配與的控制期間被接通,在負(fù)極性驅(qū)動(dòng)期間配與的控制期間被斷開(kāi),上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性驅(qū)動(dòng)期間配與的控制期間被斷開(kāi),在負(fù)極性驅(qū)動(dòng)期間配與的控制期間被接通,上述第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性驅(qū)動(dòng)期間被接通,在負(fù)極性驅(qū)動(dòng)期間被斷開(kāi),上述第(3i+1)~第4i的基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性驅(qū)動(dòng)期間被接通,在負(fù)極性驅(qū)動(dòng)期間被斷開(kāi)。
根據(jù)本發(fā)明,通過(guò)按照極性反轉(zhuǎn)驅(qū)動(dòng)方式下的極性反轉(zhuǎn)周期定時(shí),利用第1及第2低電阻階梯形電阻電路、第1及第2高電阻階梯形電阻電路發(fā)生基準(zhǔn)電壓,而不必使第1及第2電源電壓交互切換,因而通過(guò)減少伴隨切換所發(fā)生的各節(jié)點(diǎn)的充放電,可實(shí)現(xiàn)消耗電流的減少。此外在各驅(qū)動(dòng)期間的配與的控制期間,通過(guò)并用第1及第2低電阻階梯形電阻電路和第1及第2高電阻階梯形電阻電路,可確保分割節(jié)點(diǎn)的充電時(shí)間,即使驅(qū)動(dòng)期間縮短,也可與之對(duì)應(yīng)。即在驅(qū)動(dòng)期間,在總電阻值低的第1及第2低電阻階梯形電阻電路一方內(nèi)電流流通。這樣在把相關(guān)控制期間設(shè)為驅(qū)動(dòng)期間開(kāi)始一方的場(chǎng)合下,由于通過(guò)電阻值低的階梯形電阻電路,各分割節(jié)點(diǎn)被所配與的電壓驅(qū)動(dòng),因而可縮短其充電時(shí)間。此外在相關(guān)控制期間經(jīng)過(guò)之后通過(guò)第1及第2高電阻階梯形電阻電路,發(fā)生正確的基準(zhǔn)電壓。這樣,可把基于采用第1及第2低電阻階梯形電阻電路的電流增大抑制到最低限度,可同時(shí)實(shí)現(xiàn)上述充電時(shí)間的確保與低耗電化。
本發(fā)明涉及的顯示驅(qū)動(dòng)電路,可包含上述任意一項(xiàng)記載的基準(zhǔn)電壓發(fā)生電路;電壓選擇電路,其基于色調(diào)數(shù)據(jù)從由上述基準(zhǔn)電壓發(fā)生電路發(fā)生的多值基準(zhǔn)電壓選擇電壓;信號(hào)電極驅(qū)動(dòng)電路,其利用由上述電壓選擇電路選擇的電壓來(lái)驅(qū)動(dòng)信號(hào)電極。
根據(jù)本發(fā)明,可根據(jù)所配與的顯示特性進(jìn)行伽馬校正,達(dá)到實(shí)現(xiàn)色調(diào)顯示的顯示驅(qū)動(dòng)電路的低耗電化。
本發(fā)明涉及的顯示驅(qū)動(dòng)電路可包含部分塊選擇寄存器,其保持用于在以多個(gè)信號(hào)電極為單位的每1個(gè)塊中,把與各塊的信號(hào)電極對(duì)應(yīng)的顯示面板的顯示線設(shè)定為顯示狀態(tài)或非顯示狀態(tài)的部分塊選擇數(shù)據(jù);權(quán)利要求4或9中記載的基準(zhǔn)電壓發(fā)生電路,其基于上述部分塊選擇數(shù)據(jù),發(fā)生用于驅(qū)動(dòng)對(duì)應(yīng)的信號(hào)電極的基準(zhǔn)電壓;電壓選擇電路,其基于色調(diào)數(shù)據(jù)從由上述基準(zhǔn)電壓發(fā)生電路發(fā)生的多值基準(zhǔn)電壓選擇電壓;信號(hào)電極驅(qū)動(dòng)電路,其利用由上述電壓選擇電路選擇的電壓來(lái)驅(qū)動(dòng)信號(hào)電極。
根據(jù)本發(fā)明,對(duì)于可按各塊設(shè)定部分顯示區(qū)及部分非顯示區(qū)的顯示驅(qū)動(dòng)電路,可同時(shí)實(shí)現(xiàn)根據(jù)所配與的顯示特性進(jìn)行了伽馬校正的色調(diào)顯示和低耗電化。
本發(fā)明涉及的顯示裝置可包含多個(gè)信號(hào)電極;與上述多個(gè)信號(hào)電極交叉的多個(gè)掃描電極;由上述多個(gè)信號(hào)電極及上述多個(gè)掃描電極特定的像素;驅(qū)動(dòng)上述多個(gè)信號(hào)電極的上述記載的顯示驅(qū)動(dòng)電路;驅(qū)動(dòng)上述多個(gè)掃描電極的掃描電極驅(qū)動(dòng)電路。
根據(jù)本發(fā)明,可提供能同時(shí)實(shí)現(xiàn)根據(jù)所配與的顯示特性進(jìn)行了伽馬校正的色調(diào)顯示和低耗電化的顯示裝置。
本發(fā)明涉及的顯示裝置可包含顯示面板,其包含多個(gè)信號(hào)電極、與上述多個(gè)信號(hào)電極交叉的多個(gè)掃描電極、由上述多個(gè)信號(hào)電極及上述多個(gè)掃描電極特定的像素;驅(qū)動(dòng)上述多個(gè)信號(hào)電極的上述記載的顯示驅(qū)動(dòng)電路;驅(qū)動(dòng)上述多個(gè)掃描電極的掃描電極驅(qū)動(dòng)電路。
根據(jù)本發(fā)明,可提供能同時(shí)實(shí)現(xiàn)根據(jù)所配與的顯示特性進(jìn)行了伽馬校正的色調(diào)顯示和低耗電化的顯示裝置。
本發(fā)明是一種基準(zhǔn)電壓發(fā)生方法,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其關(guān)系到在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,在正極性的驅(qū)動(dòng)期間,在使把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))的分割節(jié)點(diǎn)的電壓作為第1~第i的基準(zhǔn)電壓輸出的第1階梯形電阻電路的兩端分別與提供第1及第2電源電壓的第1及第2電源線電連接的同時(shí),使把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)的電壓作為第1~第i基準(zhǔn)電壓輸出的第2階梯形電阻電路與上述第1及第2電源線電斷離,在負(fù)極性驅(qū)動(dòng)期間,在使上述第1階梯形電阻電路與上述第1及第2電源線電斷離的同時(shí),使上述第2階梯形電阻電路的兩端分別與上述第1及第2電源線電連接。
根據(jù)本發(fā)明,對(duì)于在提供第1及第2電源電壓的第1及第2電源線之間被連接的正極性用階梯形電阻電路和負(fù)極性用階梯形電阻電路,由于可使各自的兩端與第1及第2電源線電連接或斷離,因而在使向第1及第2電源線供給的第1及第2電源電壓固定的狀態(tài)下,通過(guò)按只在分別發(fā)生基準(zhǔn)電壓的期間使階梯形電阻電路流通電流的原則進(jìn)行控制,可減少電流消耗。
本發(fā)明是一種基準(zhǔn)電壓發(fā)生方法,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其關(guān)系到在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,在正極性的驅(qū)動(dòng)期間配與的控制期間,在使把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)的電壓作為第1~第i基準(zhǔn)電壓輸出的第1階梯形電阻電路的兩端分別與提供第1及第2電源電壓的第1及第2電源線電連接的同時(shí),使把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)的電壓作為第1~第i基準(zhǔn)電壓輸出的第2階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,在正極性驅(qū)動(dòng)期間的上述控制期間經(jīng)過(guò)之后,使上述第1階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,在負(fù)極性驅(qū)動(dòng)期間配與的控制期間,使上述第2階梯形電阻電路的兩端分別與上述第1及第2電源線電連接,同時(shí)使上述第1階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,在負(fù)極性驅(qū)動(dòng)期間的上述控制期間經(jīng)過(guò)之后,使上述第2階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,在正極性的驅(qū)動(dòng)期間,在把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第(2i+1)~第3i分割節(jié)點(diǎn)的電壓作為第1~第i基準(zhǔn)電壓輸出,使其電阻高于上述第1階梯形電阻電路的第3階梯形電阻電路的兩端分別與上述第1及第2電源線電連接的同時(shí),把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第(3i+1)~第4i分割節(jié)點(diǎn)的電壓作為第1~第i基準(zhǔn)電壓輸出,使其電阻高于上述第1階梯形電阻電路的第4階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,在負(fù)極性驅(qū)動(dòng)期間,使上述第3階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,同時(shí)使上述第4階梯形電阻電路的兩端分別與上述第1及第2電源線電連接。
根據(jù)本發(fā)明,由于通過(guò)按照極性反轉(zhuǎn)驅(qū)動(dòng)方式下的極性反轉(zhuǎn)周期定時(shí),利用第1~第4階梯形電阻電路發(fā)生基準(zhǔn)電壓,而不必使第1及第2電源電壓交互切換,因而通過(guò)減少伴隨切換所發(fā)生的各節(jié)點(diǎn)的充放電,可實(shí)現(xiàn)消耗電流的減小。此外在各驅(qū)動(dòng)期間所配與的控制期間,通過(guò)并用第1~第4階梯形電阻電路,可確保分割節(jié)點(diǎn)的充電時(shí)間,即使驅(qū)動(dòng)期間縮短,也可與之對(duì)應(yīng)。即在驅(qū)動(dòng)期間,在總電阻值低的第1及第2電阻電路一方電流流通。這樣在把相關(guān)控制期間設(shè)為驅(qū)動(dòng)期間開(kāi)始一方的場(chǎng)合下,由于通過(guò)電阻值低的階梯形電阻電路,各分割節(jié)點(diǎn)被所配與的電壓驅(qū)動(dòng),因而可縮短其充電時(shí)間。此外在相關(guān)控制期間經(jīng)過(guò)之后通過(guò)第3及第4階梯形電阻電路,發(fā)生正確的基準(zhǔn)電壓。這樣,可把基于采用第1及第2階梯形電阻電路的電流的增大抑制到最低限度,可同時(shí)實(shí)現(xiàn)上述充電時(shí)間的確保與低耗電化。
圖1是表示采用了包含基準(zhǔn)電壓發(fā)生電路的顯示驅(qū)動(dòng)電路的顯示裝置構(gòu)成概要的構(gòu)成圖。
圖2是采用了包含基準(zhǔn)電壓發(fā)生電路的顯示驅(qū)動(dòng)電路的信號(hào)驅(qū)動(dòng)器IC的功能方框圖。
圖3A是按塊單位驅(qū)動(dòng)信號(hào)電極的信號(hào)驅(qū)動(dòng)器IC的模式圖。圖3B是表示部分塊選擇寄存器概要的說(shuō)明圖。
圖4是模式表示縱帶部分顯示的說(shuō)明圖。
圖5是用于說(shuō)明伽馬校正原理的說(shuō)明圖。
圖6是表示基準(zhǔn)電壓發(fā)生電路原理構(gòu)成的構(gòu)成圖。
圖7是表示第1構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路構(gòu)成概要的構(gòu)成圖。
圖8是表示第1構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路控制定時(shí)一例的定時(shí)圖。
圖9是表示第2構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路構(gòu)成概要的構(gòu)成圖。
圖10是表示第3構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路構(gòu)成概要的構(gòu)成圖。
圖11是表示DAC及電壓輸出電路的具體構(gòu)成例的構(gòu)成圖。
圖12A是表示各方式中開(kāi)關(guān)電路的開(kāi)關(guān)狀態(tài)的說(shuō)明圖。圖12B是表示開(kāi)關(guān)控制信號(hào)的生成電路一例的電路圖。
圖13是表示電壓輸出電路中的正常驅(qū)動(dòng)方式的動(dòng)作定時(shí)一例的定時(shí)圖。
圖14是表示第4構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路構(gòu)成概要的構(gòu)成圖。
圖15是表示第4構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路的控制定時(shí)一例的定時(shí)圖。
圖16是表示有機(jī)EL面板中的雙晶體管方式像素電路一例的構(gòu)成圖。
圖17A是表示有機(jī)EL面板中的4晶體管方式像素電路一例的電路構(gòu)成圖。圖17B是表示像素電路顯示控制定時(shí)一例的定時(shí)圖。
實(shí)施方式以下利用附圖對(duì)本發(fā)明的最佳實(shí)施方式作以詳細(xì)說(shuō)明。此外以下說(shuō)明的實(shí)施方式對(duì)在權(quán)利要求范圍內(nèi)記載的本發(fā)明的內(nèi)容并不構(gòu)成不當(dāng)?shù)南薅?。此外以下說(shuō)明的所有構(gòu)成并非是本發(fā)明的必須構(gòu)成要件。
本實(shí)施方式中的基準(zhǔn)電壓發(fā)生電路可作為伽馬校正電路使用。該伽馬校正電路被包含在顯示驅(qū)動(dòng)電路中。顯示驅(qū)動(dòng)電路可用于由外加電壓使光學(xué)特性改變的電光學(xué)裝置,比如液晶裝置的驅(qū)動(dòng)。
以下雖對(duì)在液晶裝置中采用本實(shí)施方式中的基準(zhǔn)電壓發(fā)生電路的場(chǎng)合作說(shuō)明,但并不局限于此,也可適用于其它顯示裝置。
1.顯示裝置圖1表示采用了包含本實(shí)施方式中的基準(zhǔn)電壓發(fā)生電路的顯示驅(qū)動(dòng)電路的顯示裝置的構(gòu)成概要。
顯示裝置(狹義上的電光學(xué)裝置、液晶裝置)10可包含顯示面板(狹義上的液晶面板)20。
顯示面板20在比如玻璃基片上形成。在該玻璃基片上,配置有在Y方向上配置多個(gè)并分別在X方向上延伸的掃描電極(柵極線)G1~GN(N是2以上的自然數(shù))、在X方向上配置多個(gè)并分別在Y方向上延伸的信號(hào)電極(源極線)S1~SM(M是2以上的自然數(shù))。此外與掃描電極Gn(1≤n≤N,n是自然數(shù))同信號(hào)電極Sm(1≤m≤M,m是自然數(shù))的交叉點(diǎn)對(duì)應(yīng),設(shè)置有像素區(qū)(像素),在該像素區(qū)配置有薄膜晶體管(Thin Film Transistor以下簡(jiǎn)稱為TFT)22nm。
TFT22nm的柵極電極與掃描電極Gn連接。TFT22nm的源極電極與信號(hào)電極Sm連接。TFT22nm的漏極電極與液晶電容(廣義上的液晶元件)24nm的像素電極26nm連接。
在液晶電容24nm中,在與像素電極26nm對(duì)置的對(duì)置電極28nm之間封入液晶而形成,根據(jù)這些電極之間的施加電壓,像素的透過(guò)率發(fā)生變化。在對(duì)置電極28nm上提供對(duì)置電極電壓Vcom。
顯示裝置10可包含信號(hào)驅(qū)動(dòng)器IC30。作為信號(hào)驅(qū)動(dòng)器IC30,可采用本實(shí)施方式中的顯示驅(qū)動(dòng)電路。信號(hào)驅(qū)動(dòng)器IC30基于圖像數(shù)據(jù)驅(qū)動(dòng)顯示面板20的信號(hào)電極S1~SM。
顯示裝置10可包含掃描驅(qū)動(dòng)器IC32。掃描驅(qū)動(dòng)器IC32在垂直掃描期間內(nèi)依次驅(qū)動(dòng)顯示面板20的掃描電極G1~GN。
顯示裝置10可包含電源電路34。電源電路34生成信號(hào)電極的驅(qū)動(dòng)所必需的電壓,向信號(hào)驅(qū)動(dòng)器IC30提供。此外電源電路34生成掃描電極的驅(qū)動(dòng)所必需的電壓,向掃描驅(qū)動(dòng)器IC32提供。此外電源電路34可以生成對(duì)置電極電壓Vcom。
顯示裝置10可包含公用電極驅(qū)動(dòng)電路36。公用電極驅(qū)動(dòng)電路36提供由電源電路34生成的對(duì)置電極電壓Vcom,把該對(duì)置電極電壓Vcom向顯示面板20的對(duì)置電極輸出。
顯示裝置10可包含信號(hào)控制電路38。信號(hào)控制電路38根據(jù)由未圖示的中央處理裝置(Central Processing Unit以下簡(jiǎn)稱為CPU)等主機(jī)設(shè)定的內(nèi)容,對(duì)信號(hào)驅(qū)動(dòng)器IC30、掃描驅(qū)動(dòng)器IC32、電源電路34進(jìn)行控制。比如,信號(hào)控制電路38對(duì)信號(hào)驅(qū)動(dòng)器IC30及掃描驅(qū)動(dòng)器IC32實(shí)施動(dòng)作方式的設(shè)定、在內(nèi)部生成的垂直同步信號(hào)及水平同步信號(hào)的提供,對(duì)電源電路34實(shí)施極性反轉(zhuǎn)定時(shí)的控制。
此外在圖1中,雖然在顯示裝置10內(nèi)包含電源電路34、公用電極驅(qū)動(dòng)電路36或信號(hào)控制電路38而構(gòu)成,但也可以把其中的至少1個(gè)設(shè)置到顯示裝置10的外部而構(gòu)成。或者也可在顯示裝置10內(nèi)包含主機(jī)而構(gòu)成。
此外在圖1中,也可以在形成了顯示面板20的玻璃基片上形成具有信號(hào)驅(qū)動(dòng)器IC30的功能的顯示驅(qū)動(dòng)電路以及具有掃描驅(qū)動(dòng)器IC32的功能的掃描電極驅(qū)動(dòng)電路中的至少1個(gè)。
在如此構(gòu)成的顯示裝置10中,信號(hào)驅(qū)動(dòng)器IC30為基于色調(diào)數(shù)據(jù)進(jìn)行色調(diào)顯示,把與該色調(diào)數(shù)據(jù)對(duì)應(yīng)的電壓向信號(hào)電極輸出。信號(hào)驅(qū)動(dòng)器IC30基于色調(diào)數(shù)據(jù)對(duì)向信號(hào)電極輸出的電壓進(jìn)行伽馬校正。因此信號(hào)驅(qū)動(dòng)器IC30包含實(shí)施伽馬校正的基準(zhǔn)電壓發(fā)生電路(狹義上的伽馬校正電路)。
一般地說(shuō),顯示面板20根據(jù)其構(gòu)造及所采用的液晶材料其色調(diào)特性有不同。即,應(yīng)施加于液晶的電壓與像素的透過(guò)率的關(guān)系不是固定的。因此為根據(jù)色調(diào)數(shù)據(jù)生成應(yīng)施加于液晶的最佳電壓,由基準(zhǔn)電壓發(fā)生電路實(shí)施伽馬校正。
為使基于色調(diào)數(shù)據(jù)輸出的電壓達(dá)到最佳,在伽馬校正中,對(duì)由階梯形電阻生成的多值的電壓進(jìn)行校正。此時(shí),按照生成由顯示面板20的生產(chǎn)廠等指定的電壓的原則,決定構(gòu)成階梯形電阻的電阻電路的電阻比。
2.信號(hào)驅(qū)動(dòng)器IC圖2表示采用了包含本實(shí)施方式中的基準(zhǔn)電壓發(fā)生電路的顯示驅(qū)動(dòng)電路的信號(hào)驅(qū)動(dòng)器IC30的功能方框圖。
信號(hào)驅(qū)動(dòng)器IC30包含輸入閉鎖電路40、移位寄存器42、線閉鎖電路44、閉鎖電路46、部分塊選擇寄存器48、基準(zhǔn)電壓選擇電路(狹義上的伽馬校正電路)50、DAC(Digital/Analog Converter數(shù)/模轉(zhuǎn)換器)(廣義上的電壓選擇電路)52、輸出控制電路54、電壓輸出電路(廣義上的信號(hào)電極驅(qū)動(dòng)電路)56。
輸入閉鎖電路40基于時(shí)鐘信號(hào)CLK對(duì)由從圖1所示的信號(hào)控制電路38提供的比如各6位RGB信號(hào)組成的色調(diào)數(shù)據(jù)進(jìn)行閉鎖。時(shí)鐘信號(hào)CLK由信號(hào)控制電路38提供。
由輸入閉鎖電路40閉鎖的色調(diào)數(shù)據(jù)在移位寄存器42中基于時(shí)鐘信號(hào)CLK被依次移位。在移位寄存器42中被依次移位輸入的色調(diào)數(shù)據(jù)被取入線閉鎖電路44。
被取入線閉鎖電路44的色調(diào)數(shù)據(jù)按閂銷脈沖信號(hào)LP的定時(shí)被閉鎖電路46閉鎖。閂銷脈沖信號(hào)LP按水平掃描周期定時(shí)被輸入。
部分塊選擇寄存器48保持部分塊選擇數(shù)據(jù)。部分塊選擇數(shù)據(jù)由未圖示的主機(jī)通過(guò)輸入閉鎖電路40被設(shè)定。在把比如24輸出(在1個(gè)像素由R、G、B3個(gè)點(diǎn)組成的場(chǎng)合下,為8個(gè)像素)信號(hào)驅(qū)動(dòng)器IC30驅(qū)動(dòng)的多個(gè)信號(hào)電極作為1個(gè)塊的場(chǎng)合下,部分塊選擇數(shù)據(jù)是用于把按塊單位與信號(hào)電極對(duì)應(yīng)的顯示線設(shè)定為顯示狀態(tài)或非顯示狀態(tài)的數(shù)據(jù)。
圖3A模式表示按塊單位驅(qū)動(dòng)信號(hào)電極的信號(hào)驅(qū)動(dòng)器IC30,圖3B表示部分塊選擇寄存器48的概要。
信號(hào)驅(qū)動(dòng)器IC30如圖3A所示,與驅(qū)動(dòng)對(duì)象的顯示面板的信號(hào)電極對(duì)應(yīng),在長(zhǎng)邊方向配置信號(hào)電極驅(qū)動(dòng)電路。信號(hào)電極驅(qū)動(dòng)電路被包括在圖2所示的電壓輸出電路56中。圖3B所示的部分塊選擇寄存器48把比如24輸出k個(gè)輸出的信號(hào)電極驅(qū)動(dòng)電路作為1個(gè)塊,保持把按塊單位與信號(hào)電極對(duì)應(yīng)的顯示線設(shè)定為顯示狀態(tài)或非顯示狀態(tài)的部分塊選擇數(shù)據(jù)。這里,信號(hào)電極驅(qū)動(dòng)電路被按塊B0~Bj(j是1以上的正整數(shù))分割,部分塊選擇寄存器48從輸入閉鎖電路40輸入與各塊對(duì)應(yīng)的部分塊選擇數(shù)據(jù)BLK0_PART~BLKj_PART。在部分塊選擇數(shù)據(jù)BLKz_PART(0≤z≤j,z是整數(shù))為比如「1」時(shí)與塊Bz的信號(hào)電極對(duì)應(yīng)的顯示線被設(shè)定為顯示狀態(tài)。在部分塊選擇數(shù)據(jù)BLKz_PART為比如「0」時(shí)與塊Bz的信號(hào)電極對(duì)應(yīng)的顯示線被設(shè)定為非顯示狀態(tài)。
信號(hào)驅(qū)動(dòng)器IC30對(duì)被設(shè)定為顯示狀態(tài)的塊的信號(hào)電極輸出與色調(diào)數(shù)據(jù)對(duì)應(yīng)的驅(qū)動(dòng)電壓。此外對(duì)被設(shè)定為非顯示狀態(tài)的塊的信號(hào)電極輸出比如所配與的驅(qū)動(dòng)電壓,不實(shí)施與色調(diào)數(shù)據(jù)對(duì)應(yīng)的顯示。在比如把與塊B0~Bx0、Bx1~Bj的信號(hào)電極對(duì)應(yīng)的顯示線設(shè)定為非顯示狀態(tài),把與塊Bx0′~Bx1′(x0′=x0+1,x1′=x1-1)的信號(hào)電極對(duì)應(yīng)的顯示線設(shè)定為顯示狀態(tài)的場(chǎng)合下,設(shè)置部分非顯示區(qū)58A、58B與部分顯示區(qū)60,對(duì)顯示面板20可以如圖4所示進(jìn)行縱帶的部分顯示。
在圖2中,基準(zhǔn)電壓發(fā)生電路50利用按照驅(qū)動(dòng)對(duì)象顯示面板的色調(diào)表現(xiàn)達(dá)到最佳的原則被決定的階梯形電阻的電阻比,輸出在高電位側(cè)的電源電壓(第1電源電壓)V0與低電位側(cè)的電源電壓(第2電源電壓)VSS之間電阻分割了的分割節(jié)點(diǎn)中發(fā)生的多值的基準(zhǔn)電壓V0~VY(Y是自然數(shù))。
圖5表示用于說(shuō)明伽馬校正原理的附圖。
這里,模式表示表示針對(duì)液晶的外加電壓的像素透過(guò)率變化的色調(diào)特性附圖。如果以0%~100%(或100%~0%)表示像素透過(guò)率,則一般液晶的外加電壓越小或越大,透過(guò)率的變化將越小。此外液晶的外加電壓處于中間附近區(qū)域時(shí),透過(guò)率的變化將增大。
為此通過(guò)實(shí)施進(jìn)行與上述透過(guò)率的變化相反的變化的伽馬(γ)校正,可實(shí)現(xiàn)根據(jù)外加電壓線性變化的伽馬校正后的透過(guò)率。因此可基于作為數(shù)字?jǐn)?shù)據(jù)的色調(diào)數(shù)據(jù),生成實(shí)現(xiàn)了最佳化的透過(guò)率的基準(zhǔn)電壓Vγ。即,可以按照生成這種基準(zhǔn)電壓的原則實(shí)現(xiàn)階梯形電阻的電阻比。
由圖2中的基準(zhǔn)電壓發(fā)生電路50生成的多值的基準(zhǔn)電壓V0~VY被提供給DAC52。
DAC52基于從閉鎖電路46提供的色調(diào)數(shù)據(jù),選擇多值的基準(zhǔn)電壓V0~VY中的任意一個(gè)電壓,向電壓輸出電路(廣義上的信號(hào)電極驅(qū)動(dòng)電路)56輸出。
輸出控制電路54利用用于實(shí)施對(duì)信號(hào)電極的驅(qū)動(dòng)控制的輸出啟動(dòng)信號(hào)XOE、部分塊選擇數(shù)據(jù)BLK0_PART~BLKj_PART,實(shí)施電壓輸出電路56的輸出控制。
電壓輸出電路56根據(jù)基于輸出控制電路54的控制,實(shí)施比如阻抗轉(zhuǎn)換,驅(qū)動(dòng)對(duì)應(yīng)的信號(hào)電極。
這樣,信號(hào)驅(qū)動(dòng)器IC30對(duì)各信號(hào)電極,利用基于色調(diào)數(shù)據(jù)從多值的基準(zhǔn)電壓中選擇的電壓,實(shí)施阻抗轉(zhuǎn)換并輸出。
不過(guò),基準(zhǔn)電壓發(fā)生電路50可基于輸出啟動(dòng)信號(hào)XOE、表示水平掃描周期定時(shí)(廣義上的掃描周期定時(shí))的閂銷脈沖信號(hào)LP、部分塊選擇數(shù)據(jù)BLK0_PART~BLKj_PART中的至少1個(gè),控制流經(jīng)階梯形電阻的電流。這樣,可以只在進(jìn)行基于所發(fā)生的基準(zhǔn)電壓的色調(diào)顯示的期間使電流流經(jīng)階梯形電阻,從而可實(shí)現(xiàn)低耗電化。
接下來(lái),對(duì)基準(zhǔn)電壓發(fā)生電路50作以詳細(xì)說(shuō)明。
3.基準(zhǔn)電壓發(fā)生電路圖6表示基準(zhǔn)電壓發(fā)生電路50的原理構(gòu)成。
基準(zhǔn)電壓發(fā)生電路50包含多個(gè)電阻電路被串聯(lián)連接的階梯形電阻電路70。構(gòu)成階梯形電阻電路70的各電阻電路可由比如1個(gè)或多個(gè)電阻元件構(gòu)成。此外各電阻電路也可按照使電阻元件之間或電阻元件與1個(gè)或多個(gè)開(kāi)關(guān)元件串聯(lián)或并聯(lián)連接,使電阻值可變的原則構(gòu)成。
由階梯形電阻電路70的各電阻電路電阻分割的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)ND1~NDi電壓被作為多值的第1~第i基準(zhǔn)電壓V1~Vi向第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)輸出。DAC52被提供第1~第i基準(zhǔn)電壓V1~Vi及基準(zhǔn)電壓V0、VY(=VSS)。
基準(zhǔn)電壓發(fā)生電路50包括第1及第2開(kāi)關(guān)電路(SW1、SW2)72、74。第1開(kāi)關(guān)電路72被插入階梯形電阻電路70的一端與高電位側(cè)電源電壓(第1電源電壓)V0被提供的第1電源線之間。第2開(kāi)關(guān)電路74被插入階梯形電阻電路70的另一端與低電位側(cè)電源電壓(第2電源電壓)VSS被提供的第2電源線之間。第1開(kāi)關(guān)電路72基于第1開(kāi)關(guān)控制信號(hào)cnt1被通斷控制。第2開(kāi)關(guān)電路74基于第2開(kāi)關(guān)控制信號(hào)cnt2被通斷控制。這種第1及第2開(kāi)關(guān)電路72、74可由比如MOS晶體管構(gòu)成。第1及第2開(kāi)關(guān)控制信號(hào)cnt1、cnt2可以基于同一配與的控制信號(hào)被生成,也可以作為個(gè)別控制信號(hào)被生成。
這種構(gòu)成的基準(zhǔn)電壓發(fā)生電路50在不利用比如從階梯形電阻電路70輸出的第1~第i基準(zhǔn)電壓V1~Vi驅(qū)動(dòng)的期間(基于第1~第i基準(zhǔn)電壓所配與的驅(qū)動(dòng)期間),通過(guò)按照由第1及第2開(kāi)關(guān)控制信號(hào)(在通過(guò)同一開(kāi)關(guān)控制信號(hào)控制第1及第2開(kāi)關(guān)電路72、74的場(chǎng)合下,第1或第2開(kāi)關(guān)控制信號(hào))第1及第2開(kāi)關(guān)電路72、74斷路的原則進(jìn)行控制,可抑制流經(jīng)階梯形電阻電路70的電流消耗。
3.1第1構(gòu)成例圖7表示第1構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路的構(gòu)成概要。
第1構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路100包含階梯形電阻電路102。階梯形電阻電路102包含被串聯(lián)連接的電阻電路(狹義上的電阻元件)R0~Ri,從由電阻電路R0~Ri電阻分割了的第1~第i分割節(jié)點(diǎn)ND1~NDi輸出第1~第i基準(zhǔn)電壓Vi。
圖7中,假設(shè)64色調(diào)顯示所必需的基準(zhǔn)電壓V0~V63被提供給DAC。其中基準(zhǔn)電壓V1~V62被從基準(zhǔn)電壓發(fā)生電路100的階梯形電阻電路102輸出。即,階梯形電阻電路102包含被串聯(lián)連接的電阻元件R0~R62,從由電阻元件R0~R62電阻分割了的第1~第62分割節(jié)點(diǎn)ND1~ND62輸出第1~第62基準(zhǔn)電壓V1~V62。此外電阻元件R0~R62的電阻值按照可實(shí)現(xiàn)根據(jù)比如圖5所示的色調(diào)特性被決定的電阻比的原則形成。
第1開(kāi)關(guān)電路(SW1)104被插入構(gòu)成階梯形電阻電路102的電阻元件R0的一端與第1電源線之間。第2開(kāi)關(guān)電路(SW2)106被插入構(gòu)成階梯形電阻電路102的電阻元件R62的一端與第2電源線之間。第1及第2開(kāi)關(guān)電路104、106由開(kāi)關(guān)控制信號(hào)cnt控制。這里,假設(shè)當(dāng)開(kāi)關(guān)控制信號(hào)cnt的邏輯電平為「L」時(shí),第1及第2開(kāi)關(guān)電路104、106斷路,使兩端電斷離,當(dāng)開(kāi)關(guān)控制信號(hào)cnt的邏輯電平為「H」時(shí),第1及第2開(kāi)關(guān)電路104、106通路,使兩端電連接。
開(kāi)關(guān)控制信號(hào)cnt基于輸出啟動(dòng)信號(hào)XOE、閂銷脈沖信號(hào)LP、各塊的部分塊選擇數(shù)據(jù)BLK0_PART~BLKj_PART生成。
當(dāng)輸出啟動(dòng)信號(hào)XOE的邏輯電平為「H」時(shí),由輸出控制電路54控制的電壓輸出電路56使向信號(hào)電極的輸出處于高阻抗?fàn)顟B(tài)。當(dāng)輸出啟動(dòng)信號(hào)XOE的邏輯電平為「L」時(shí),由輸出控制電路54控制的電壓輸出電路56向信號(hào)電極輸出所配與的驅(qū)動(dòng)電壓。因此當(dāng)輸出啟動(dòng)信號(hào)XOE的邏輯電平為「H」時(shí),不利用第1~第62基準(zhǔn)電壓V1~V62驅(qū)動(dòng)。因此,通過(guò)在該期間阻斷流經(jīng)階梯形電阻電路102的電流,可在進(jìn)行被伽馬校正的色調(diào)顯示的同時(shí),把流經(jīng)階梯形電阻電路的電流抑制到最低限。
閂銷脈沖信號(hào)LP是規(guī)定比如一水平掃描周期定時(shí)的信號(hào),是相對(duì)所配與的水平掃描期間邏輯電平達(dá)到「H」的信號(hào)。信號(hào)驅(qū)動(dòng)器IC30以該閂銷脈沖信號(hào)LP的下降沿為基準(zhǔn),實(shí)施向信號(hào)電極的驅(qū)動(dòng)。因此,當(dāng)閂銷脈沖信號(hào)LP的邏輯電平為「H」時(shí),不利用第1~第62基準(zhǔn)電壓V1~V62驅(qū)動(dòng)。因此,通過(guò)在該期間阻斷流經(jīng)階梯形電阻電路102的電流,可在進(jìn)行被伽馬校正的色調(diào)顯示的同時(shí),把流經(jīng)階梯形電阻電路的電流抑制到最低限。
部分塊選擇數(shù)據(jù)BLK0_PART~BLKj_PART是用于按以所配與的信號(hào)電極數(shù)為單位的1個(gè)塊單位,把與該塊的信號(hào)電極對(duì)應(yīng)的顯示線設(shè)定為顯示狀態(tài)或非顯示狀態(tài)的數(shù)據(jù)。即,與被設(shè)定為非顯示狀態(tài)的塊的信號(hào)電極對(duì)應(yīng)的顯示線成為部分非顯示區(qū),該信號(hào)電極不被利用第1~第62基準(zhǔn)電壓V1~V62驅(qū)動(dòng)。因此,當(dāng)由部分塊選擇數(shù)據(jù)BLK0_PART~BLKj_PART與全塊的信號(hào)電極對(duì)應(yīng)的顯示線被設(shè)定為非顯示狀態(tài)時(shí)(BLK0_PART~BLKj_PART均為「0」(邏輯電平為「L」)時(shí)),通過(guò)阻斷流經(jīng)階梯形電阻電路102的電流,可在進(jìn)行被伽馬校正的色調(diào)顯示的同時(shí),把流經(jīng)階梯形電阻電路的電流抑制到最低限。
圖8表示第1構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路100的控制定時(shí)一例。
這里,表示由極性反轉(zhuǎn)信號(hào)POL規(guī)定的,與使液晶(廣義上的顯示元件)的外加電壓的極性反轉(zhuǎn)的周期對(duì)應(yīng)的控制定時(shí)示例。
如上所述,利用輸出啟動(dòng)信號(hào)XOE、閂銷脈沖信號(hào)LP及部分塊選擇數(shù)據(jù)BLK0_PART~BLKj_PART,可生成開(kāi)關(guān)控制信號(hào)cnt?;谠撻_(kāi)關(guān)控制信號(hào)cnt,可對(duì)第1及第2開(kāi)關(guān)電路104、106進(jìn)行通斷控制。如果考慮以閂銷脈沖信號(hào)LP的下降沿為基準(zhǔn),信號(hào)驅(qū)動(dòng)器IC30對(duì)信號(hào)電極進(jìn)行驅(qū)動(dòng),則只能在開(kāi)關(guān)控制信號(hào)cnt的邏輯電平為「H」的期間,在階梯形電阻電路102內(nèi)有電流流通,從而可把消耗電流抑制到最低限。
3.2第2構(gòu)成例圖9表示第2構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路的構(gòu)成概要。
不過(guò)與第1構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路100相同的部分附加同一符號(hào),省略適宜的說(shuō)明。
第2構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路120與第1構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路100的不同點(diǎn)在于,在第1~第i分割節(jié)點(diǎn)ND1~NDi與輸出第1~第i基準(zhǔn)電壓V1~Vi的第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)VND1~VNDi之間,分別插入第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)VSW1~VSWi。第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)VSW1~VSWi被由進(jìn)行第1及第2開(kāi)關(guān)電路104、106的通斷控制的開(kāi)關(guān)控制信號(hào)cnt(廣義上的第1或第2開(kāi)關(guān)控制信號(hào))通斷控制。
圖9中,假設(shè)64色調(diào)顯示所必需的基準(zhǔn)電壓V0~V63被提供給DAC。其中基準(zhǔn)電壓V1~V62被從基準(zhǔn)電壓發(fā)生電路的階梯形電阻電路輸出。即,第2構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路120與第1構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路100的不同點(diǎn)在于,在第1~第62分割節(jié)點(diǎn)ND1~ND62與輸出第1~第62基準(zhǔn)電壓V1~V62的第1~第62基準(zhǔn)電壓輸出節(jié)點(diǎn)VND1~VND62之間,分別插入第1~第62基準(zhǔn)電壓輸出開(kāi)關(guān)VSW1~VSW62。第1~第62基準(zhǔn)電壓輸出開(kāi)關(guān)VSW1~VSW62被由進(jìn)行第1及第2開(kāi)關(guān)電路104、106的通斷控制的開(kāi)關(guān)控制信號(hào)cnt通斷控制。
比如在圖7所示的第1構(gòu)成例中,考慮的是在第1~第62分割節(jié)點(diǎn)ND1~ND62的電壓達(dá)到本來(lái)的基準(zhǔn)電壓V1~V62的狀態(tài)下,第1及第2開(kāi)關(guān)電路104、106發(fā)生了斷路的場(chǎng)合。此時(shí),第1~第62的基準(zhǔn)電壓輸出節(jié)點(diǎn)V1~V62的電壓隨著電流通過(guò)構(gòu)成階梯形電阻電路102的電阻元件R0~R62流動(dòng)而變化。因此在第1及第2開(kāi)關(guān)電路104、106通路時(shí),有必要再次充電至所需的基準(zhǔn)電壓。
這里如圖9所示,通過(guò)設(shè)置第1~第62基準(zhǔn)電壓輸出開(kāi)關(guān)VSW1~VSW62,在第1及第2開(kāi)關(guān)電路104、106處于斷路的狀態(tài)下,第1~第62基準(zhǔn)電壓輸出節(jié)點(diǎn)VND1~VND62可與第1~第62分割節(jié)點(diǎn)ND1~ND62電斷離,可避免上述現(xiàn)象。因此,可按照比如通過(guò)開(kāi)關(guān)控制信號(hào)cnt,與第1及第2開(kāi)關(guān)電路104、106同樣,對(duì)第1~第62基準(zhǔn)電壓輸出開(kāi)關(guān)VSW1~VSW62進(jìn)行通斷控制的原則構(gòu)成。
3.3第3構(gòu)成例采用基準(zhǔn)電壓發(fā)生電路的信號(hào)驅(qū)動(dòng)器IC30基于色調(diào)數(shù)據(jù)對(duì)顯示面板20的信號(hào)電極進(jìn)行驅(qū)動(dòng)。在與顯示面板20的信號(hào)電極同掃描電極的交叉點(diǎn)對(duì)應(yīng)設(shè)置的像素區(qū)內(nèi),通過(guò)TFT設(shè)置液晶元件。對(duì)于在該液晶元件的像素電極與對(duì)置電極之間封入的液晶,為防止劣化,有必要按所配與的定時(shí)使液晶的外加電壓極性交互反轉(zhuǎn)。
然而,對(duì)于發(fā)生與色調(diào)特性對(duì)應(yīng)的基準(zhǔn)電壓的基準(zhǔn)電壓發(fā)生電路,每當(dāng)進(jìn)行極性反轉(zhuǎn)時(shí),有必要切換基于同一色調(diào)數(shù)據(jù)向信號(hào)電極輸出的電壓。因此,交互地切換了基準(zhǔn)電壓發(fā)生電路的第1及第2電源電壓。不過(guò),由于每當(dāng)進(jìn)行極性反轉(zhuǎn)時(shí),有必要以所配與的基準(zhǔn)電壓驅(qū)動(dòng)被電阻分割了的各分割節(jié)點(diǎn),因而將頻繁地進(jìn)行充放電,存在消耗電流增大的問(wèn)題。
因此信號(hào)驅(qū)動(dòng)器IC30的基準(zhǔn)電壓發(fā)生電路200具有正極性用階梯形電阻電路和負(fù)極性用階梯形電阻電路。
圖10表示第3構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路200的構(gòu)成概要。
第3構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路200具有正極性用階梯形電阻電路210和負(fù)極性用階梯形電阻電路220。正極性用階梯形電阻電路210生成在極性反轉(zhuǎn)信號(hào)POL的邏輯電平為「H」時(shí)的正極性的極性反轉(zhuǎn)周期中所采用的基準(zhǔn)電壓V1~Vi。負(fù)極性用階梯形電阻電路220生成在極性反轉(zhuǎn)信號(hào)POL的邏輯電平為「L」時(shí)的負(fù)極性的極性反轉(zhuǎn)周期中所采用的基準(zhǔn)電壓V1~Vi。通過(guò)設(shè)置該2個(gè)階梯形電阻電路,按照配與的極性反轉(zhuǎn)定時(shí),切換各極性中的基準(zhǔn)電壓并輸出,可以在可使與一般不具有對(duì)稱特性的色調(diào)特性對(duì)應(yīng)的最佳基準(zhǔn)電壓發(fā)生的同時(shí),不必再切換高電位側(cè)及低電位側(cè)的電源電壓。
更具體地說(shuō),正極性用階梯形電阻電路210和負(fù)極性用階梯形電阻電路220分別具有與圖9所示的第2構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路120幾乎相同的構(gòu)成。但是,各開(kāi)關(guān)電路被利用極性反轉(zhuǎn)信號(hào)POL通斷控制。此外不論液晶的外加電壓極性如何,高電位側(cè)及低電位側(cè)的電源電壓(第1及第2電源電壓)均被固定。
正極性用階梯形電阻電路210具有各電阻電路被按正極性用電阻比串聯(lián)連接的第1階梯形電阻電路212。第1階梯形電阻電路212的一端通過(guò)提供第1電源電壓的第1電源線和第1開(kāi)關(guān)電路(SW1)214被連接。第1階梯形電阻電路212的另一端通過(guò)提供第2電源電壓的第2電源線和第2開(kāi)關(guān)電路(SW2)216被連接。
在由構(gòu)成第1階梯形電阻電路212的各電阻電路R0~Ri被電阻分割的第1~第i分割節(jié)點(diǎn)ND1~NDi與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)VND1~VNDi之間,第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW1~VSWi被插入。
第1及第2開(kāi)關(guān)電路SW1、SW2、第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW1~VSWi被由開(kāi)關(guān)控制信號(hào)cnt11(廣義上的第1開(kāi)關(guān)控制信號(hào))通斷控制。開(kāi)關(guān)控制信號(hào)cnt11由如圖9所示生成的開(kāi)關(guān)控制信號(hào)cnt與極性反轉(zhuǎn)信號(hào)POL的邏輯積運(yùn)算被生成。即,第1及第2開(kāi)關(guān)電路SW1、SW2與第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW1~VSWi在極性反轉(zhuǎn)信號(hào)POL的邏輯電平為「H」時(shí)根據(jù)開(kāi)關(guān)控制信號(hào)cnt被通斷控制。
負(fù)極性用階梯形電阻電路220具有各電阻電路被按負(fù)極性用電阻比串聯(lián)連接的第2階梯形電阻電路222。第2階梯形電阻電路222的一端通過(guò)第1電源線和第3開(kāi)關(guān)電路(SW3)224被連接。第2階梯形電阻電路222的另一端通過(guò)第2電源線和第4開(kāi)關(guān)電路(SW4)226被連接。
在由構(gòu)成第2階梯形電阻電路222的各電阻電路R0、Ri+1~R2i被電阻分割的第(i+1)~第2i分割節(jié)點(diǎn)NDi+1~ND2i與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)VND1~VNDi之間,第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW(i+1)~VSW2i被插入。
第3及第4開(kāi)關(guān)電路SW3、SW4及第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW(i+1)~VSW2i由開(kāi)關(guān)控制信號(hào)cnt12(廣義上的第2開(kāi)關(guān)控制信號(hào))通斷控制。開(kāi)關(guān)控制信號(hào)cnt12由如圖9所示生成的開(kāi)關(guān)控制信號(hào)cnt與極性反轉(zhuǎn)信號(hào)POL的反轉(zhuǎn)信號(hào)的邏輯積運(yùn)算被生成。即,第3及第4開(kāi)關(guān)電路SW3、SW4與第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW(i+1)~VSW2i在極性反轉(zhuǎn)信號(hào)POL的邏輯電平為「L」時(shí)根據(jù)開(kāi)關(guān)控制信號(hào)cnt被通斷控制。
由該2個(gè)階梯形電阻電路生成的第1~第i基準(zhǔn)電壓V1~Vi及基準(zhǔn)電壓V0、VY被輸出到作為電壓選擇電路的DAC。
接下來(lái),對(duì)利用由這種基準(zhǔn)電壓發(fā)生電路生成的多值的基準(zhǔn)電壓驅(qū)動(dòng)信號(hào)電極的電路構(gòu)成作以說(shuō)明。
圖11表示DAC52及電壓輸出電路56的具體構(gòu)成例。
這里,只表示每1輸出的構(gòu)成。
DAC52可由ROM解碼器電路實(shí)現(xiàn)。DAC52基于(q+1)位色調(diào)數(shù)據(jù),選擇基準(zhǔn)電壓V0、VY與第1~第i基準(zhǔn)電壓V1~Vi中的任意一個(gè),作為選擇電壓Vs輸出到電壓輸出電路56。
電壓輸出電路56根據(jù)被設(shè)定為正常驅(qū)動(dòng)方式或部分驅(qū)動(dòng)方式的任意一種的方式,驅(qū)動(dòng)對(duì)應(yīng)的信號(hào)電極。
首先對(duì)DAC52作以說(shuō)明。在DAC52中,(q+1)位色調(diào)數(shù)據(jù)Dq~D0、(q+1)位反轉(zhuǎn)色調(diào)數(shù)據(jù)XDq~XD0被輸入。反轉(zhuǎn)色調(diào)數(shù)據(jù)XDq~XD0對(duì)色調(diào)數(shù)據(jù)Dq~D0分別進(jìn)行位反轉(zhuǎn)。這里,假設(shè)色調(diào)數(shù)據(jù)Dq及反轉(zhuǎn)色調(diào)數(shù)據(jù)XDq分別是色調(diào)數(shù)據(jù)及反轉(zhuǎn)色調(diào)數(shù)據(jù)的最上位的位。
在DAC52中,由基準(zhǔn)電壓發(fā)生電路生成的多值的基準(zhǔn)電壓V0~Vi、VY中的任意1個(gè)被基于色調(diào)數(shù)據(jù)選擇。
比如假設(shè)圖10所示的基準(zhǔn)電壓發(fā)生電路200發(fā)生基準(zhǔn)電壓V0~V63。此外把利用正極性用階梯形電阻電路210生成的基準(zhǔn)電壓設(shè)為V0~V63′。更具體地說(shuō),把第1及第2電源電壓設(shè)為V0′、V63′,把第1~第i分割節(jié)點(diǎn)ND1~NDi的電壓設(shè)為V1′~V62′。
此外把利用負(fù)極性用階梯形電阻電路220生成的基準(zhǔn)電壓設(shè)為V63′′~V0′′。更具體地說(shuō),把第1及第2電源電壓設(shè)為V63′′、V0′′,把第(i+1)~第2i分割節(jié)點(diǎn)NDi+1~ND2i的電壓設(shè)為V62′′~V1′′。
即,具有下列關(guān)系式。
V0′=V63′′=V0…(1)V1′=V62′′=V1…(2)V2′=V61′′=V2…(3)V61′=V2′′=V61…(62)V62′=V1′′=V62…(63)V63′=V0′′=V63…(64)當(dāng)極性反轉(zhuǎn)信號(hào)POL的邏輯電平為「H」時(shí),假設(shè)與6(q=5)位色調(diào)數(shù)據(jù)D5~D0「000010」(=2)對(duì)應(yīng),由正極性用階梯形電阻電路210生成的基準(zhǔn)電壓V2′(=V2)被選擇。此時(shí),如果在下一個(gè)極性反轉(zhuǎn)定時(shí)極性反轉(zhuǎn)信號(hào)POL的邏輯電平為「L」,則利用使色調(diào)數(shù)據(jù)D5~D0反轉(zhuǎn)了的反轉(zhuǎn)色調(diào)數(shù)據(jù)XD5~XD0選擇基準(zhǔn)電壓。即反轉(zhuǎn)色調(diào)數(shù)據(jù)XD5~XD0成為「111101」(=61),可選擇由負(fù)極性用階梯形電阻電路220生成的基準(zhǔn)電壓V61′′。因此,由于在正極性及負(fù)極性中,輸出(3)式所示的任意第2基準(zhǔn)電壓V2,因而不必頻繁重復(fù)基準(zhǔn)電壓輸出節(jié)點(diǎn)的充放電。
這樣由DAC52選擇的選擇電壓Vs被輸入到電壓輸出電路56。
電壓輸出電路56包含開(kāi)關(guān)電路SWA~SWD、運(yùn)算放大器OPAMP。運(yùn)算放大器OPAMP的輸出通過(guò)開(kāi)關(guān)電路SWD與信號(hào)電極輸出節(jié)點(diǎn)連接。該信號(hào)電極輸出節(jié)點(diǎn)與運(yùn)算放大器OPAMP的反轉(zhuǎn)輸入端子連接。該信號(hào)電極輸出節(jié)點(diǎn)通過(guò)開(kāi)關(guān)電路SWC與運(yùn)算放大器OPAMP的非反轉(zhuǎn)輸入端子連接。此外該信號(hào)電極輸出節(jié)點(diǎn)通過(guò)開(kāi)關(guān)電路SWB被與使極性反轉(zhuǎn)信號(hào)POL反轉(zhuǎn)的反轉(zhuǎn)電路的輸出連接。此外該信號(hào)電極輸出節(jié)點(diǎn)通過(guò)開(kāi)關(guān)電路SWA被與根據(jù)由極性反轉(zhuǎn)信號(hào)POL規(guī)定的驅(qū)動(dòng)期間的極性被選擇的色調(diào)數(shù)據(jù)最上位的位的信號(hào)線連接。
開(kāi)關(guān)電路SWA由開(kāi)關(guān)控制信號(hào)ca通斷控制。開(kāi)關(guān)電路SWB由開(kāi)關(guān)控制信號(hào)cb通斷控制。開(kāi)關(guān)電路SWC由開(kāi)關(guān)控制信號(hào)cc通斷控制。開(kāi)關(guān)電路SWD由開(kāi)關(guān)控制信號(hào)cd通斷控制。
這種電壓輸出電路56在正常驅(qū)動(dòng)方式中,基于選擇電壓Vs,利用運(yùn)算放大器OPAMP驅(qū)動(dòng)信號(hào)電極。此外電壓輸出電路56在部分驅(qū)動(dòng)方式中,利用極性反轉(zhuǎn)信號(hào)POL驅(qū)動(dòng),或利用色調(diào)數(shù)據(jù)的最上位的位進(jìn)行8色顯示。
圖12A表示上述各方式中開(kāi)關(guān)電路SWA~SWD中的開(kāi)關(guān)狀態(tài)。圖12B表示開(kāi)關(guān)控制信號(hào)ca~cb的生成電路一例。
在正常驅(qū)動(dòng)方式中,在運(yùn)算放大器驅(qū)動(dòng)期間由運(yùn)算放大器OPAMP驅(qū)動(dòng)信號(hào)電極輸出節(jié)點(diǎn),在電阻輸出驅(qū)動(dòng)期間對(duì)運(yùn)算放大器OPAMP旁路,使從DAC52輸出的選擇電壓Vs按原樣輸出。為此,在使開(kāi)關(guān)電路SWA、SWB斷路的狀態(tài)下,在運(yùn)算放大器驅(qū)動(dòng)期間使開(kāi)關(guān)電路SWD通路,使開(kāi)關(guān)電路SWC斷路,在電阻輸出期間使開(kāi)關(guān)電路SWD斷路,使開(kāi)關(guān)電路SWC通路。
圖13表示電壓輸出電路56中的正常驅(qū)動(dòng)方式的動(dòng)作定時(shí)一例。
開(kāi)關(guān)電路SWC、SWD由控制信號(hào)DrvCnt控制。由未圖示的控制信號(hào)發(fā)生電路生成的控制信號(hào)DrvCnt在由閂銷脈沖信號(hào)LP規(guī)定的選擇期間(驅(qū)動(dòng)期間)t的前半期間(驅(qū)動(dòng)期間開(kāi)始所配與的期間)t1及后半期間t2其邏輯電平發(fā)生變化。如果在前半期間t1控制信號(hào)DrvCnt的邏輯電平達(dá)到「L」,則開(kāi)關(guān)電路SWD通路,開(kāi)關(guān)電路SWC斷路。此外如果在后半期間t2控制信號(hào)DrvCnt的邏輯電平成為「H」,則開(kāi)關(guān)電路SWD斷路,開(kāi)關(guān)電路SWC通路。因此,在選擇期間t,在前半期間t1由被電壓輸出連接的運(yùn)算放大器OPAMP進(jìn)行阻抗轉(zhuǎn)換,信號(hào)電極被驅(qū)動(dòng),在后半期間t2利用從DAC52輸出的選擇電壓Vs,信號(hào)電極被驅(qū)動(dòng)。
通過(guò)這種驅(qū)動(dòng),在液晶電容與配線電容等的充電所必需的前半期間t1,可由具有高驅(qū)動(dòng)能力的電壓輸出連接的運(yùn)算放大器OPAMP使驅(qū)動(dòng)電壓Vout高速上升,在不需要高驅(qū)動(dòng)能力的后半期間t2,可由DAC52輸出驅(qū)動(dòng)電壓。因此在可把電流消耗較大的運(yùn)算放大器OPAMP的動(dòng)作期間抑制到最低限,實(shí)現(xiàn)低消耗化的同時(shí),可避免由于線數(shù)的增加使選擇期間t縮短,造成充電期間不足的事態(tài)。
圖12A所示的部分驅(qū)動(dòng)方式中,在部分非顯示區(qū)進(jìn)行8色顯示或POL驅(qū)動(dòng)。在8色顯示中,只利用色調(diào)數(shù)據(jù)的最上位的位驅(qū)動(dòng)對(duì)應(yīng)的信號(hào)電極。因此,使開(kāi)關(guān)電路SWC、SWD保持?jǐn)嗦窢顟B(tài),使開(kāi)關(guān)電路SWA通路,使開(kāi)關(guān)電路SWB斷路。
因此,如果假設(shè)1個(gè)像素由R、G、B信號(hào)組成,則1個(gè)像素將進(jìn)行23的色調(diào)顯示。即,在部分顯示區(qū),使所需的移動(dòng)圖像或靜止圖像顯示出來(lái),另一方面,可以進(jìn)行使在該背景下被設(shè)定的部分非顯示區(qū)的顯示顏色達(dá)到多種彩色的圖像顯示。
此外在圖12A所示的部分驅(qū)動(dòng)方式下的POL驅(qū)動(dòng)中,通過(guò)利用極性反轉(zhuǎn)信號(hào)POL,施加與極性對(duì)應(yīng)的電壓,可進(jìn)行黑色顯示或白色顯示。因此,使開(kāi)關(guān)電路SWC、SWD保持?jǐn)嗦窢顟B(tài),使開(kāi)關(guān)電路SWB通路,使開(kāi)關(guān)電路SWA斷路。
在該場(chǎng)合下,在部分顯示區(qū),使所需的移動(dòng)圖像或靜止圖像顯示出來(lái),另一方面,使其背景色成為黑色顯示或白色顯示,實(shí)現(xiàn)容易觀看的圖像顯示。同時(shí),對(duì)非顯示部分的液晶可不施加DC成分,以防止液晶的劣化。
控制這種電壓輸出電路56的各種控制信號(hào)可由圖12B所示的電路生成。當(dāng)8色顯示方式信號(hào)8CMOD的邏輯電平為「H」時(shí),表示是部分驅(qū)動(dòng)方式的8色顯示。是否進(jìn)行8色顯示由比如未圖示的主機(jī)設(shè)定。當(dāng)POL驅(qū)動(dòng)方式信號(hào)POLMOD的邏輯電平為「H」時(shí),表示是部分驅(qū)動(dòng)方式的POL驅(qū)動(dòng)。是否進(jìn)行POL驅(qū)動(dòng)由比如未圖示的主機(jī)設(shè)定。
這樣開(kāi)關(guān)控制信號(hào)ca~cd可利用各種信號(hào)8CMOD、POLMOD、DrvCnt生成。此外按照只在屬于與電壓輸出電路56所驅(qū)動(dòng)的信號(hào)電極對(duì)應(yīng)的顯示線被設(shè)定為非顯示狀態(tài)的塊的場(chǎng)合下進(jìn)行8色顯示或POL驅(qū)動(dòng),在屬于被設(shè)定為顯示狀態(tài)的塊的場(chǎng)合下進(jìn)行正常驅(qū)動(dòng)的原則,由與該塊Bz對(duì)應(yīng)的部分塊選擇數(shù)據(jù)BLKz_PART屏蔽。
此外電壓輸出電路56可根據(jù)輸出啟動(dòng)信號(hào)XOE,使其輸出處于高阻抗?fàn)顟B(tài)。因此,各種控制信號(hào)由輸出啟動(dòng)信號(hào)XOE被屏蔽。即,當(dāng)輸出啟動(dòng)信號(hào)XOE的邏輯電平為「H」時(shí),開(kāi)關(guān)控制信號(hào)ca~cd對(duì)各控制對(duì)象的開(kāi)關(guān)電路進(jìn)行斷路控制。
此外在第3構(gòu)成例中,雖然在第1及第2階梯形電阻電路212、222與第1及第2電源線之間設(shè)置第1~第4開(kāi)關(guān)電路,但也可采用將其省略的構(gòu)成。在該場(chǎng)合下,由于不必再由極性反轉(zhuǎn)驅(qū)動(dòng)使第1及第2電源電壓交互切換,因而無(wú)需確保各分割節(jié)點(diǎn)的充電時(shí)間,可增大階梯形電阻電路的電阻值,使電流減小。
3.4第4構(gòu)成例第4構(gòu)成例下的基準(zhǔn)電壓發(fā)生電路具有分別針對(duì)正極性和負(fù)極性的以及針對(duì)總電阻為高電阻和低電阻的階梯形電阻電路。
圖14表示第4構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路300的構(gòu)成概要。
即,具有在總電阻比如為20kΩ,液晶的外加電壓為正極性的場(chǎng)合下被采用的正極性用低電阻階梯形電阻電路(廣義上的第1低電阻階梯形電阻電路)310、在總電阻同樣比如為20kΩ,液晶的外加電壓為負(fù)極性的場(chǎng)合下被采用的負(fù)極性用低電阻階梯形電阻電路(廣義上的第2低電阻階梯形電阻電路)320。此外還具有在總電阻比如為90kΩ,液晶的外加電壓為正極性的場(chǎng)合下被采用的正極性用高電阻階梯形電阻電路(廣義上的第1高電阻階梯形電阻電路)330、在總電阻同樣比如為90kΩ,液晶的外加電壓為負(fù)極性的場(chǎng)合下被采用的負(fù)極性用高電阻階梯形電阻電路(廣義上的第2高電阻階梯形電阻電路)340。
正極性用低電阻階梯形電阻電路310、正極性用高電阻階梯形電阻電路330具有與圖10所示的正極性用階梯形電阻電路210同樣的構(gòu)成。負(fù)極性用低電阻階梯形電阻電路320、負(fù)極性用高電阻階梯形電阻電路340具有與圖10所示的負(fù)極性用階梯形電阻電路220同樣的構(gòu)成。不過(guò),各開(kāi)關(guān)電路被利用開(kāi)關(guān)控制信號(hào)cnt11、cnt12及定時(shí)計(jì)數(shù)器信號(hào)(廣義上的控制期間指定信號(hào))TL1、TL2通斷控制。此外不論液晶的外加電壓的極性如何,高電位側(cè)及低電位側(cè)的電源電壓(第1及第2電源電壓)均被固定。
正極性用低電阻階梯形電阻電路310具有總電阻比如為20kΩ,各電阻電路被按正極性用的電阻比串聯(lián)連接的第1階梯形電阻電路312。第1階梯形電阻電路312的一端通過(guò)第1開(kāi)關(guān)電路(SW1)314與第1電源電壓被提供的第1電源線連接。第1階梯形電阻電路312的另一端通過(guò)第2開(kāi)關(guān)電路(SW2)316與第2電源電壓被提供的第2電源線連接。
在由構(gòu)成第1階梯形電阻電路312的各電阻電路R0~Ri被電阻分割的第1~第i分割節(jié)點(diǎn)ND1~NDi與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)VND1~VNDi之間,第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW1~VSWi被插入。
第1及第2開(kāi)關(guān)電路SW1、SW2及第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW1~VSWi由開(kāi)關(guān)控制信號(hào)cntPL(廣義上的第1開(kāi)關(guān)控制信號(hào))通斷控制。開(kāi)關(guān)控制信號(hào)cntPL被利用按圖10所示生成的開(kāi)關(guān)控制信號(hào)cnt11與定時(shí)器計(jì)數(shù)信號(hào)TL1、TL2生成。即,在定時(shí)器計(jì)數(shù)信號(hào)TL1的邏輯電平為「H」,而且定時(shí)器計(jì)數(shù)信號(hào)TL2的邏輯電平為「L」時(shí),根據(jù)開(kāi)關(guān)控制信號(hào)cnt11被通斷控制。
負(fù)極性用低電阻階梯形電阻電路320具有總電阻比如為20kΩ,各電阻電路被以負(fù)極性用電阻比串聯(lián)連接的第2階梯形電阻電路322。第2階梯形電阻電路322的一端通過(guò)第3開(kāi)關(guān)電路(SW3)324與第1電源電壓被提供的第1電源線連接。第2階梯形電阻電路322的另一端通過(guò)第4開(kāi)關(guān)電路(SW4)326與第2電源電壓被提供的第2電源線連接。
在由構(gòu)成第2階梯形電阻電路322的各電阻電路R0′、Ri+1~R2i被電阻分割的第(i+1)~第2i分割節(jié)點(diǎn)NDi+1~ND2i與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)VND1~VNDi之間,第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW(i+1)~VSW2i被插入。
第3及第4開(kāi)關(guān)電路SW3、SW4和第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW(i+1)~VSW2i由開(kāi)關(guān)控制信號(hào)cntML(廣義上的第2開(kāi)關(guān)控制信號(hào))通斷控制。開(kāi)關(guān)控制信號(hào)cntML被采用按圖10所示生成的開(kāi)關(guān)控制信號(hào)cnt12與定時(shí)器計(jì)數(shù)信號(hào)TL1、TL2生成。即,在定時(shí)器計(jì)數(shù)信號(hào)TL1的邏輯電平為「H」,而且定時(shí)器計(jì)數(shù)信號(hào)TL2的邏輯電平為「L」時(shí),根據(jù)開(kāi)關(guān)控制信號(hào)cnt11被通斷控制。
正極性用高電阻階梯形電阻電路330具有總電阻比如為90kΩ,各電阻電路被按正極性用的電阻比串聯(lián)連接的第3階梯形電阻電路332。第3階梯形電阻電路332的一端通過(guò)第5開(kāi)關(guān)電路(SW5)334與第1電源電壓被提供的第1電源線連接。第3階梯形電阻電路332的另一端通過(guò)第6開(kāi)關(guān)電路(SW6)336與第2電源電壓被提供的第2電源線連接。
在由構(gòu)成第3階梯形電阻電路332的各電阻電路R0′′、R2i+1~R3i被電阻分割的第(2i+1)~第3i分割節(jié)點(diǎn)ND2i+1~ND3i與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)VND1~VNDi之間,第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW(2i+1)~VSW3i被插入。
第5及第6開(kāi)關(guān)電路SW5、SW6與第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW(2i+1)~VSW3i由開(kāi)關(guān)控制信號(hào)cntPH(廣義上的第3開(kāi)關(guān)控制信號(hào))通斷控制。開(kāi)關(guān)控制信號(hào)cntPH被采用按圖10所示生成的開(kāi)關(guān)控制信號(hào)cnt11與定時(shí)器計(jì)數(shù)信號(hào)TL1、TL2生成。即,在定時(shí)器計(jì)數(shù)信號(hào)TL1的邏輯電平為「L」,而且定時(shí)器計(jì)數(shù)信號(hào)TL2的邏輯電平為「H」時(shí),根據(jù)開(kāi)關(guān)控制信號(hào)cnt11被通斷控制。
負(fù)極性用高電阻階梯形電阻電路340具有總電阻比如為90kΩ,各電阻電路被以負(fù)極性用電阻比串聯(lián)連接的第4階梯形電阻電路342。第4階梯形電阻電路342的一端通過(guò)第7開(kāi)關(guān)電路(SW7)344與第1電源電壓被提供的第1電源線連接。第4階梯形電阻電路342的另一端通過(guò)第8開(kāi)關(guān)電路(SW8)346與第2電源電壓被提供的第2電源線連接。
在由構(gòu)成第4階梯形電阻電路342的各電阻電路R0′′′、R3i+1~R4i被電阻分割的第(3i+1)~第4i分割節(jié)點(diǎn)ND3i+1~ND4i與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)VND1~VNDi之間,第(3i+1)~第4i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW(3i+1)~VSW4i被插入。
第7和第8開(kāi)關(guān)電路SW7、SW8及第(3i+1)~第4i基準(zhǔn)電壓輸出開(kāi)關(guān)電路VSW(3i+1)~VSW4i由開(kāi)關(guān)控制信號(hào)cntPH(廣義上的第4開(kāi)關(guān)控制信號(hào))通斷控制。開(kāi)關(guān)控制信號(hào)cntPH被采用按圖10所示生成的開(kāi)關(guān)控制信號(hào)cnt12與定時(shí)器計(jì)數(shù)信號(hào)TL1、TL2生成。即,在定時(shí)器計(jì)數(shù)信號(hào)TL1的邏輯電平為「L」,而且定時(shí)器計(jì)數(shù)信號(hào)TL2的邏輯電平為「H」時(shí),根據(jù)開(kāi)關(guān)控制信號(hào)cnt12被通斷控制。
圖15表示圖14所示的基準(zhǔn)電壓發(fā)生電路300的控制定時(shí)一例。
這里,表示對(duì)于第1基準(zhǔn)電壓V1,極性反轉(zhuǎn)驅(qū)動(dòng)被按正極性實(shí)施的場(chǎng)合下的控制定時(shí)。
包含基準(zhǔn)電壓發(fā)生電路300的信號(hào)驅(qū)動(dòng)器IC以規(guī)定水平掃描周期定時(shí)的閂銷脈沖信號(hào)LP的下降沿為基準(zhǔn)開(kāi)始驅(qū)動(dòng)。這樣,在該驅(qū)動(dòng)期間,在基準(zhǔn)電壓發(fā)生電路300中采用正極性用高電阻階梯形電阻電路330及負(fù)極性用高電阻階梯形電阻電路340。此外在該驅(qū)動(dòng)期間開(kāi)始的控制期間,還同時(shí)采用正極性用低電阻階梯形電阻電路310及負(fù)極性用低電阻階梯形電阻電路320。即,在相關(guān)控制期間,采用正極性用高電阻階梯形電阻電路330、負(fù)極性用高電阻階梯形電阻電路340、正極性用低電阻階梯形電阻電路310、負(fù)極性用低電阻階梯形電阻電路320。
這樣,由于在相關(guān)控制期間在低電阻的階梯形電阻電路中有電流流通,因此不必控制高電阻階梯形電阻電路。
此外相關(guān)控制期間如圖15所示由控制信號(hào)DrvCnt規(guī)定。即,如圖13所示,通過(guò)電壓輸出電路56,在運(yùn)算放大器驅(qū)動(dòng)被實(shí)施以后,實(shí)施電阻輸出驅(qū)動(dòng)。
這樣在第4構(gòu)成例中,在利用低電阻階梯形電阻電路進(jìn)行了運(yùn)算放大器驅(qū)動(dòng)后,進(jìn)行電阻輸出驅(qū)動(dòng),然后由高電阻階梯形電阻電路生成基準(zhǔn)電壓V1。通過(guò)上述過(guò)程,在實(shí)施了運(yùn)算放大器驅(qū)動(dòng)后進(jìn)行基于高電阻階梯形電阻電路的電阻輸出驅(qū)動(dòng)的場(chǎng)合下,雖然有時(shí)盡管由第1基準(zhǔn)電壓V1使分割節(jié)點(diǎn)升壓,仍不能確保足夠的充電時(shí)間,但通過(guò)在實(shí)施了運(yùn)算放大器驅(qū)動(dòng)后進(jìn)行基于低電阻階梯形電阻電路的電阻輸出驅(qū)動(dòng),可確保該充電時(shí)間。此后通過(guò)利用高電阻階梯形電阻電路發(fā)生基準(zhǔn)電壓,可減小流經(jīng)階梯形電阻電路的電流,實(shí)現(xiàn)低耗電化。
此外在第3構(gòu)成例中,雖然在第1~第4階梯形電阻電路312、322、332、342與第1及第2電源線之間設(shè)置第1~第8開(kāi)關(guān)電路SW1~SW8,但也可將其省略而構(gòu)成。在該場(chǎng)合下,由于不必再由極性反轉(zhuǎn)驅(qū)動(dòng)使第1及第2電源電壓交互切換,因而無(wú)需確保各分割節(jié)點(diǎn)的充電時(shí)間,可增大階梯形電阻電路的電阻值,使電流減小。
4.其它雖然在上文中以配備采用了TFT的液晶面板的液晶裝置為例作了說(shuō)明,但并不局限于此。也可以通過(guò)所配與的電流轉(zhuǎn)換電路把由基準(zhǔn)電壓發(fā)生電路50生成的基準(zhǔn)電壓轉(zhuǎn)變?yōu)殡娏鳎峁┙o電流驅(qū)動(dòng)型元件。這樣,在對(duì)包含與由比如信號(hào)電極及掃描電極特定的像素對(duì)應(yīng)設(shè)置的有機(jī)EL元件的有機(jī)EL面板進(jìn)行顯示驅(qū)動(dòng)的信號(hào)驅(qū)動(dòng)器IC中也可適用。尤其在有機(jī)EL面板中,在不進(jìn)行極性反轉(zhuǎn)驅(qū)動(dòng)的場(chǎng)合下,可采用第1及第2構(gòu)成例中的基準(zhǔn)電壓發(fā)生電路。
圖16表示由這種信號(hào)驅(qū)動(dòng)器IC驅(qū)動(dòng)的有機(jī)EL面板中的雙晶體管方式的像素電路一例。
有機(jī)EL面板在信號(hào)電極Sm與掃描電極Gn的交叉點(diǎn),設(shè)有驅(qū)動(dòng)TFT800nm、開(kāi)關(guān)TFT810nm、保持電容器820nm、有機(jī)LED830nm。驅(qū)動(dòng)TFT800nm由p型晶體管構(gòu)成。
驅(qū)動(dòng)TFT800nm與有機(jī)LED830nm被與電源線串聯(lián)連接。
開(kāi)關(guān)TFT810nm在驅(qū)動(dòng)TFT800nm的柵極電極與信號(hào)電極Sm之間被插入。開(kāi)關(guān)TFT810nm的柵極電極與掃描電極Gn連接。
保持電容器820nm在驅(qū)動(dòng)TFT800nm的柵極電極與電容器線之間被插入。
在這種有機(jī)EL元件中,在掃描電極Gn被驅(qū)動(dòng),開(kāi)關(guān)TFT810nm通路后,信號(hào)電極Sm的電壓在被寫入保持電容器820nm的同時(shí),被施加到驅(qū)動(dòng)TFT800nm的柵極電極。驅(qū)動(dòng)TFT800nm的柵極電壓Vgs由信號(hào)電極Sm的電壓決定,流經(jīng)驅(qū)動(dòng)TFT800nm的電流確定。由于驅(qū)動(dòng)TFT800nm與有機(jī)LED830nm被串聯(lián)連接,因而流經(jīng)驅(qū)動(dòng)TFT800nm的電流成為按原樣流經(jīng)有機(jī)LED830nm的電流。
因此,由于由保持電容器820nm保持與信號(hào)電極Sm的電壓對(duì)應(yīng)的柵極電壓Vgs,在比如1幀期間中,通過(guò)使與柵極電壓Vgs對(duì)應(yīng)的電流從有機(jī)LED830nm中流過(guò),可實(shí)現(xiàn)在該幀中光連續(xù)的像素。
圖17A表示采用信號(hào)驅(qū)動(dòng)器IC驅(qū)動(dòng)的有機(jī)EL面板中的4晶體管方式的像素電路一例。圖17B表示該像素電路的顯示控制定時(shí)一例。
在該場(chǎng)合下,有機(jī)EL面板也具有驅(qū)動(dòng)TFT900nm、開(kāi)關(guān)TFT910nm、保持電容器920nm、有機(jī)LED930nm。
與圖16所示的雙晶體管方式的像素電路的不同點(diǎn)在于取代定電壓,通過(guò)作為開(kāi)關(guān)元件的p型TFT940nm把來(lái)自定電流源950nm的定電流Idata提供給像素、通過(guò)作為開(kāi)關(guān)元件的p型TFT960nm,保持電容器TFT920nm及驅(qū)動(dòng)TFT900nm與電源線連接。
在這種有機(jī)EL元件中,首先由柵極電壓Vgp使p型TFT960斷路,阻斷電源線,由柵極電壓Vsel使p型TFT940nm與開(kāi)關(guān)TFT910nm通路,使來(lái)自定電流源950nm的定電流Idata流經(jīng)驅(qū)動(dòng)TFT900nm。
在流經(jīng)驅(qū)動(dòng)TFT900nm的電流達(dá)到穩(wěn)定之前的期間,在保持電容器920nm中保持與定電流Idata對(duì)應(yīng)的電壓。
接下來(lái),由柵極電壓Vsel使p型TFT940nm與開(kāi)關(guān)TFT910nm斷路,此外由柵極電壓Vgp使p型TFT960nm通路,使電源線與驅(qū)動(dòng)TFT900nm及有機(jī)LED930nm電連接。此時(shí),通過(guò)在保持電容器920nm中保持的電壓,與定電流Idata幾乎相等或與其相當(dāng)?shù)碾娏鞅惶峁┙o有機(jī)LED930nm。
在這種有機(jī)EL元件中,比如,可以把掃描電極作為施加了柵極電壓Vsel的電極,把信號(hào)電極作為數(shù)據(jù)線而構(gòu)成。
有機(jī)LED可以在透明陽(yáng)極(ITO)的上部設(shè)置發(fā)光層,并在其上部設(shè)置金屬陰極,也可以在金屬陽(yáng)極的上部設(shè)置發(fā)光層、透光性陰極、透明屏蔽層,對(duì)該元件構(gòu)造沒(méi)有限制。
通過(guò)按上述方法構(gòu)成對(duì)包含上述說(shuō)明的有機(jī)EL元件的有機(jī)EL面板進(jìn)行顯示驅(qū)動(dòng)的信號(hào)驅(qū)動(dòng)器IC,可提供對(duì)有機(jī)EL面板通用的信號(hào)驅(qū)動(dòng)器IC。
此外本發(fā)明并不局限于上述實(shí)施方式,在本發(fā)明要旨范圍內(nèi)可進(jìn)行各種變形實(shí)施。比如也可適用于等離子體顯示器裝置。
此外本發(fā)明并不局限于上述實(shí)施方式中的電阻電路及開(kāi)關(guān)電路的構(gòu)成。作為電阻電路,可把1個(gè)或多個(gè)電阻元件串聯(lián)或并聯(lián)連接而構(gòu)成?;蛘唠娮柙部梢耘c1個(gè)或多個(gè)開(kāi)關(guān)電路串聯(lián)或并聯(lián)連接,使電阻值可變而構(gòu)成。此外作為開(kāi)關(guān)電路,也可以由比如MOS晶體管構(gòu)成。
權(quán)利要求
1.一種基準(zhǔn)電壓發(fā)生電路,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其特征在于包含正極性用階梯形電阻電路,其包含多個(gè)電阻電路被串聯(lián)連接的第1階梯形電阻電路、第1開(kāi)關(guān)電路,其在提供第1電源電壓的第1電源線與上述第1階梯形電阻電路的一端之間被插入、第2開(kāi)關(guān)電路,其在提供第2電源電壓的第2電源線與上述第1階梯形電阻電路的另一端之間被插入、第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第1階梯形電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;負(fù)極性用階梯形電阻電路,其包含多個(gè)電阻電路被串聯(lián)連接的第2階梯形電阻電路、第3開(kāi)關(guān)電路,其在上述第1電源線與上述第2階梯形電阻電路的一端之間被插入、第4開(kāi)關(guān)電路,其在上述第2電源線與上述第2階梯形電阻電路的另一端之間被插入、第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第2階梯形電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入,上述第1及第2開(kāi)關(guān)電路與上述第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第1開(kāi)關(guān)控制信號(hào)而被控制,上述第3及第4開(kāi)關(guān)電路與上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第2開(kāi)關(guān)控制信號(hào)而被控制。
2.權(quán)利要求1中的基準(zhǔn)電壓發(fā)生電路,其特征在于在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,上述第1及第2開(kāi)關(guān)電路與上述第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第1開(kāi)關(guān)控制信號(hào),在正極性的驅(qū)動(dòng)期間被接通,在負(fù)極性的驅(qū)動(dòng)期間被斷開(kāi),上述第3及第4開(kāi)關(guān)電路與上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第2開(kāi)關(guān)控制信號(hào),在正極性的驅(qū)動(dòng)期間被斷開(kāi),在負(fù)極性的驅(qū)動(dòng)期間被接通。
3.權(quán)利要求2中的基準(zhǔn)電壓發(fā)生電路,其特征在于上述第1及第2開(kāi)關(guān)控制信號(hào)利用進(jìn)行對(duì)信號(hào)電極的驅(qū)動(dòng)控制的輸出啟動(dòng)信號(hào)、表示掃描周期定時(shí)的閂銷脈沖信號(hào)、規(guī)定重復(fù)根據(jù)極性反轉(zhuǎn)驅(qū)動(dòng)方式輸出的電壓極性反轉(zhuǎn)的定時(shí)的極性反轉(zhuǎn)信號(hào)來(lái)生成。
4.權(quán)利要求1中的基準(zhǔn)電壓發(fā)生電路,其特征在于在由用于在以多個(gè)信號(hào)電極為單位的每1個(gè)塊中把與各塊的信號(hào)電極對(duì)應(yīng)的顯示面板的顯示線設(shè)定為顯示狀態(tài)或非顯示狀態(tài)的部分塊選擇數(shù)據(jù),全塊被設(shè)定為非顯示狀態(tài)時(shí),由上述第1及第2開(kāi)關(guān)控制信號(hào),上述第1~第4開(kāi)關(guān)電路與上述第1~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路被斷開(kāi)。
5.一種基準(zhǔn)電壓發(fā)生電路,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其特征在于包含正極性用階梯形電阻電路,其包含第1階梯形電阻電路,其具有在提供第1及第2電源電壓的第1及第2電源線之間被串聯(lián)連接的多個(gè)電阻電路、第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第1階梯形電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間被分別插入;負(fù)極性用階梯形電阻電路,其包含第2階梯形電阻電路,其具有在上述第1及第2電源線之間串聯(lián)連接的多個(gè)電阻電路、第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第2階梯形電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入,在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,上述第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性的驅(qū)動(dòng)期間被接通,在負(fù)極性的驅(qū)動(dòng)期間被斷開(kāi),上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性的驅(qū)動(dòng)期間被斷開(kāi),在負(fù)極性的驅(qū)動(dòng)期間被接通。
6.一種基準(zhǔn)電壓發(fā)生電路,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其特征在于包含第1低電阻階梯形電阻電路,其包含多個(gè)電阻電路被串聯(lián)連接的第1階梯形電阻電路、第1開(kāi)關(guān)電路,其在提供第1電源電壓的第1電源線與上述第1階梯形電阻電路的一端之間被插入、第2開(kāi)關(guān)電路,其在提供第2電源電壓的第2電源線與上述第1階梯形電阻電路的另一端之間被插入、第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第1階梯形電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;第2低電阻階梯形電阻電路,其包含多個(gè)電阻電路被串聯(lián)連接的第2階梯形電阻電路、第3開(kāi)關(guān)電路,其在上述第1電源線與上述第2階梯形電阻電路的一端之間被插入、第4開(kāi)關(guān)電路,其在上述第2電源線與上述第2階梯形電阻電路的另一端之間被插入、第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第2階梯形電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;第1高電阻階梯形電阻電路,包含第3階梯形電阻電路,其具有被串聯(lián)連接的多個(gè)電阻電路,其電阻高于上述第1階梯形電阻電路、第5開(kāi)關(guān)電路,其在上述第1電源線與上述第3階梯形電阻電路的一端之間被插入、第6開(kāi)關(guān)電路,其在上述第2電源線與上述第3階梯形電阻電路的另一端之間被插入、第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第3階梯形電阻電路的各電阻電路而電阻分割了的第(2i+1)~第3i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;第2高電阻階梯形電阻電路,包含第4階梯形電阻電路,其具有被串聯(lián)連接的多個(gè)電阻電路,其電阻高于上述第2階梯形電阻電路、第7開(kāi)關(guān)電路,其在上述第1電源線與上述第4階梯形電阻電路的一端之間被插入、第8開(kāi)關(guān)電路,其在上述第2電源線與上述第4階梯形電阻電路的另一端之間被插入、第(3i+1)~第4i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第4階梯形電阻電路的各電阻電路而電阻分割了的第(3i+1)~第4i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入,上述第1及第2開(kāi)關(guān)電路與上述第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第1開(kāi)關(guān)控制信號(hào)而被控制,上述第3及第4開(kāi)關(guān)電路與上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第2開(kāi)關(guān)控制信號(hào)而被控制,上述第5及第6開(kāi)關(guān)電路與上述第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第3開(kāi)關(guān)控制信號(hào)而被控制,上述第7及第8開(kāi)關(guān)電路與上述第(3i+1)~第4i基準(zhǔn)電壓輸出開(kāi)關(guān)電路基于第4開(kāi)關(guān)控制信號(hào)而被控制。
7.權(quán)利要求6中的基準(zhǔn)電壓發(fā)生電路,其特征在于在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,上述第1及第2開(kāi)關(guān)電路與上述第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第1開(kāi)關(guān)控制信號(hào),在正極性驅(qū)動(dòng)期間配與的控制期間被接通,在負(fù)極性驅(qū)動(dòng)期間配與的控制期間被斷開(kāi),上述第3及第4開(kāi)關(guān)電路與上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第2開(kāi)關(guān)控制信號(hào),在正極性驅(qū)動(dòng)期間配與的控制期間被斷開(kāi),在負(fù)極性驅(qū)動(dòng)期間配與的控制期間被接通,上述第5及第6開(kāi)關(guān)電路與上述第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第3開(kāi)關(guān)控制信號(hào),在正極性驅(qū)動(dòng)期間被接通,在負(fù)極性驅(qū)動(dòng)期間被斷開(kāi),上述第7及第8開(kāi)關(guān)電路與上述第(3i+1)~第4i基準(zhǔn)電壓輸出開(kāi)關(guān)電路由上述第4開(kāi)關(guān)控制信號(hào),在正極性驅(qū)動(dòng)期間被接通,在負(fù)極性驅(qū)動(dòng)期間被斷開(kāi)。
8.權(quán)利要求7中的基準(zhǔn)電壓發(fā)生電路,其特征在于上述第1~第4開(kāi)關(guān)控制信號(hào)利用進(jìn)行對(duì)信號(hào)電極的驅(qū)動(dòng)控制的輸出啟動(dòng)信號(hào)、表示掃描周期定時(shí)的閂銷脈沖信號(hào)、規(guī)定重復(fù)根據(jù)極性反轉(zhuǎn)驅(qū)動(dòng)方式輸出的電壓極性反轉(zhuǎn)的定時(shí)的極性反轉(zhuǎn)信號(hào)、規(guī)定上述控制期間的控制期間指定信號(hào)來(lái)生成。
9.權(quán)利要求6中的基準(zhǔn)電壓發(fā)生電路,其特征在于在由用于在以多個(gè)信號(hào)電極為單位的每1個(gè)塊中把與各塊的信號(hào)電極對(duì)應(yīng)的顯示面板的顯示線設(shè)定為顯示狀態(tài)或非顯示狀態(tài)的部分塊選擇數(shù)據(jù),全塊被設(shè)定為非顯示狀態(tài)時(shí),由上述第1~第4開(kāi)關(guān)控制信號(hào),上述第1~第8開(kāi)關(guān)電路與上述第1~第4i的基準(zhǔn)電壓輸出開(kāi)關(guān)電路被斷開(kāi)。
10.一種基準(zhǔn)電壓發(fā)生電路,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其特征在于包含第1低電阻階梯形電阻電路,其包含第1階梯形電阻電路,其具有在提供第1及第2電源電壓的第1及第2電源線之間被串聯(lián)連接的多個(gè)電阻電路、第1~第i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第1階梯形電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間被分別插入;第2低電阻階梯形電阻電路,其包含第2階梯形電阻電路,其具有在上述第1及第2電源線之間串聯(lián)連接的多個(gè)電阻電路、第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第2階梯形電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;第1高電阻階梯形電阻電路,包含第3階梯形電阻電路,其具有在上述第1及第2電源線之間串聯(lián)連接的多個(gè)電阻電路,其電阻高于上述第1階梯形電阻電路、第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第3階梯形電阻電路的各電阻電路而電阻分割了的第(2i+1)~第3i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入;第2高電阻階梯形電阻電路,包含第4階梯形電阻電路,其具有在上述第1及第2電源線之間串聯(lián)連接的多個(gè)電阻電路,其電阻高于上述第2階梯形電阻電路、第(3i+1)~第4i基準(zhǔn)電壓輸出開(kāi)關(guān)電路,其在由構(gòu)成上述第4階梯形電阻電路的各電阻電路而電阻分割了的第(3i+1)~第4i分割節(jié)點(diǎn)與第1~第i基準(zhǔn)電壓輸出節(jié)點(diǎn)之間分別被插入,在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期向信號(hào)電極輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,上述第1~第i的基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性驅(qū)動(dòng)期間配與的控制期間被接通,在負(fù)極性驅(qū)動(dòng)期間配與的控制期間被斷開(kāi),上述第(i+1)~第2i基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性驅(qū)動(dòng)期間配與的控制期間被斷開(kāi),在負(fù)極性驅(qū)動(dòng)期間配與的控制期間被接通,上述第(2i+1)~第3i基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性驅(qū)動(dòng)期間被接通,在負(fù)極性驅(qū)動(dòng)期間被斷開(kāi),上述第(3i+1)~第4i的基準(zhǔn)電壓輸出開(kāi)關(guān)電路在正極性驅(qū)動(dòng)期間被接通,在負(fù)極性驅(qū)動(dòng)期間被斷開(kāi)。
11.一種顯示驅(qū)動(dòng)電路,其特征在于包含權(quán)利要求1中記載的基準(zhǔn)電壓發(fā)生電路;電壓選擇電路,其基于色調(diào)數(shù)據(jù)從由上述基準(zhǔn)電壓發(fā)生電路發(fā)生的多值基準(zhǔn)電壓選擇電壓;信號(hào)電極驅(qū)動(dòng)電路,其利用由上述電壓選擇電路選擇的電壓來(lái)驅(qū)動(dòng)信號(hào)電極。
12.一種顯示驅(qū)動(dòng)電路,其特征在于包含權(quán)利要求5中記載的基準(zhǔn)電壓發(fā)生電路;電壓選擇電路,其基于色調(diào)數(shù)據(jù)從由上述基準(zhǔn)電壓發(fā)生電路發(fā)生的多值基準(zhǔn)電壓選擇電壓;信號(hào)電極驅(qū)動(dòng)電路,其利用由上述電壓選擇電路選擇的電壓來(lái)驅(qū)動(dòng)信號(hào)電極。
13.一種顯示驅(qū)動(dòng)電路,其特征在于包含權(quán)利要求6中記載的基準(zhǔn)電壓發(fā)生電路;電壓選擇電路,其基于色調(diào)數(shù)據(jù)從由上述基準(zhǔn)電壓發(fā)生電路發(fā)生的多值基準(zhǔn)電壓選擇電壓;信號(hào)電極驅(qū)動(dòng)電路,其利用由上述電壓選擇電路選擇的電壓來(lái)驅(qū)動(dòng)信號(hào)電極。
14.一種顯示驅(qū)動(dòng)電路,其特征在于包含權(quán)利要求10中記載的基準(zhǔn)電壓發(fā)生電路;電壓選擇電路,其基于色調(diào)數(shù)據(jù)從由上述基準(zhǔn)電壓發(fā)生電路發(fā)生的多值基準(zhǔn)電壓選擇電壓;信號(hào)電極驅(qū)動(dòng)電路,其利用由上述電壓選擇電路選擇的電壓來(lái)驅(qū)動(dòng)信號(hào)電極。
15.一種顯示驅(qū)動(dòng)電路,其特征在于包含部分塊選擇寄存器,其保持用于在以多個(gè)信號(hào)電極為單位的每1個(gè)塊中,把與各塊的信號(hào)電極對(duì)應(yīng)的顯示面板的顯示線設(shè)定為顯示狀態(tài)或非顯示狀態(tài)的部分塊選擇數(shù)據(jù);權(quán)利要求4中記載的基準(zhǔn)電壓發(fā)生電路,其基于上述部分塊選擇數(shù)據(jù),發(fā)生用于驅(qū)動(dòng)對(duì)應(yīng)的信號(hào)電極的基準(zhǔn)電壓;電壓選擇電路,其基于色調(diào)數(shù)據(jù)從由上述基準(zhǔn)電壓發(fā)生電路發(fā)生的多值基準(zhǔn)電壓選擇電壓;信號(hào)電極驅(qū)動(dòng)電路,其利用由上述電壓選擇電路選擇的電壓來(lái)驅(qū)動(dòng)信號(hào)電極。
16.一種顯示裝置,其特征在于包含多個(gè)信號(hào)電極;與上述多個(gè)信號(hào)電極交叉的多個(gè)掃描電極;由上述多個(gè)信號(hào)電極及上述多個(gè)掃描電極特定的像素;驅(qū)動(dòng)上述多個(gè)信號(hào)電極的權(quán)利要求11中記載的顯示驅(qū)動(dòng)電路;驅(qū)動(dòng)上述多個(gè)掃描電極的掃描電極驅(qū)動(dòng)電路。
17.一種顯示裝置,其特征在于包含顯示面板,其包含多個(gè)信號(hào)電極、與上述多個(gè)信號(hào)電極交叉的多個(gè)掃描電極、由上述多個(gè)信號(hào)電極及上述多個(gè)掃描電極特定的像素;驅(qū)動(dòng)上述多個(gè)信號(hào)電極的權(quán)利要求11中記載的顯示驅(qū)動(dòng)電路;驅(qū)動(dòng)上述多個(gè)掃描電極的掃描電極驅(qū)動(dòng)電路。
18.一種基準(zhǔn)電壓發(fā)生方法,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其特征在于在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,在正極性的驅(qū)動(dòng)期間,在使把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第1~第i分割節(jié)點(diǎn)的電壓作為第1~第i(i是2以上的整數(shù))的基準(zhǔn)電壓輸出的第1階梯形電阻電路的兩端分別與提供第1及第2電源電壓的第1及第2電源線電連接的同時(shí),使把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)的電壓作為第1~第i基準(zhǔn)電壓輸出的第2階梯形電阻電路與上述第1及第2電源線電斷離,在負(fù)極性驅(qū)動(dòng)期間,在使上述第1階梯形電阻電路與上述第1及第2電源線電斷離的同時(shí),使上述第2階梯形電阻電路的兩端分別與上述第1及第2電源線電連接。
19.一種基準(zhǔn)電壓發(fā)生方法,其發(fā)生用于基于色調(diào)數(shù)據(jù)生成被伽馬校正了的色調(diào)值的多值基準(zhǔn)電壓,其特征在于在重復(fù)按由極性反轉(zhuǎn)驅(qū)動(dòng)方式配與的極性反轉(zhuǎn)周期輸出的電壓極性反轉(zhuǎn)的場(chǎng)合下,在正極性的驅(qū)動(dòng)期間配與的控制期間,在使把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第1~第i(i是2以上的整數(shù))分割節(jié)點(diǎn)的電壓作為第1~第i基準(zhǔn)電壓輸出的第1階梯形電阻電路的兩端分別與提供第1及第2電源電壓的第1及第2電源線電連接的同時(shí),使把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第(i+1)~第2i分割節(jié)點(diǎn)的電壓作為第1~第i基準(zhǔn)電壓輸出的第2階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,在正極性驅(qū)動(dòng)期間的上述控制期間經(jīng)過(guò)之后,使上述第1階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,在負(fù)極性驅(qū)動(dòng)期間配與的控制期間,使上述第2階梯形電阻電路的兩端分別與上述第1及第2電源線電連接,同時(shí)使上述第1階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,在負(fù)極性驅(qū)動(dòng)期間的上述控制期間經(jīng)過(guò)之后,使上述第2階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,在正極性的驅(qū)動(dòng)期間,在把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第(2i+1)~第3i分割節(jié)點(diǎn)的電壓作為第1~第i基準(zhǔn)電壓輸出,使其電阻高于上述第1階梯形電阻電路的第3階梯形電阻電路的兩端分別與上述第1及第2電源線電連接的同時(shí),把由被串聯(lián)連接的多個(gè)電阻電路的各電阻電路而電阻分割了的第(3i+1)~第4i分割節(jié)點(diǎn)的電壓作為第1~第i基準(zhǔn)電壓輸出,使其電阻高于上述第2階梯形電阻電路的第4階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,在負(fù)極性驅(qū)動(dòng)期間,使上述第3階梯形電阻電路的兩端分別與上述第1及第2電源線電斷離,同時(shí)使上述第4階梯形電阻電路的兩端分別與上述第1及第2電源線電連接。
全文摘要
提供在進(jìn)行極性反轉(zhuǎn)驅(qū)動(dòng)的場(chǎng)合下,可減小消耗電流的基準(zhǔn)電壓發(fā)生電路、顯示驅(qū)動(dòng)電路、顯示裝置及基準(zhǔn)電壓發(fā)生方法?;鶞?zhǔn)電壓發(fā)生電路200具有包含正極性用電阻比的第1階梯形電阻電路212的正極性用階梯形電阻電路210、包含負(fù)極性用電阻比的第2階梯形電阻電路222的負(fù)極性用階梯形電阻電路220。在第1~第i分割節(jié)點(diǎn)ND
文檔編號(hào)G09G3/32GK1437085SQ031042
公開(kāi)日2003年8月20日 申請(qǐng)日期2003年2月8日 優(yōu)先權(quán)日2002年2月8日
發(fā)明者森田晶 申請(qǐng)人:精工愛(ài)普生株式會(huì)社