技術(shù)編號:9351541
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。在日本特開2006?210607號公報(專利文獻I)中記載了可縮小芯片尺寸的技術(shù)。具體內(nèi)容是將緩沖器集中配置在與各個墊片保持有一定距離的區(qū)域。所述區(qū)域是主區(qū)域中除了中央處理器、非易失性存儲器以及易失性存儲器的形成區(qū)域以外的區(qū)域。由于需要寬大面積的緩沖器未被設(shè)置在墊片周邊部,所以能夠縮小墊片間的間隔以及墊片和內(nèi)部電路(例如中央處理)間的間隔。由此可縮小芯片尺寸。在日本特開2007?103848號公報(專利文獻2)中記載有可縮小半導體芯片尺寸的技術(shù)。具體地說就...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。