技術(shù)編號:9015203
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。目前,學(xué)生實踐中經(jīng)常用到的階乘計算實驗裝置存在以下不足1.電路復(fù)雜,連線較多,集成度不夠,控制不方便;2.不具有多種通信接口及網(wǎng)絡(luò)連接和管理能力;3.階乘計算的實現(xiàn)方式是由軟件程序?qū)崿F(xiàn);4.不能鍛煉學(xué)生綜合分析、解決問題的能力。發(fā)明內(nèi)容本實用新型所要解決的技術(shù)問題在于克服上述的階乘計算實驗裝置的不足,提供一種電路簡單、集成度高、外圍元件少、設(shè)計合理的基于FPGA的階乘計算實驗裝置。解決上述技術(shù)問題所采用的技術(shù)方案是它具有對系統(tǒng)進行控制的控制電路;通信電路,...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。