技術(shù)編號:8474875
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。目前,隨著科學(xué)技術(shù)的不斷發(fā)展,對在光收發(fā)機(jī)和任意波形發(fā)生器等系統(tǒng)中使用的高速數(shù)模轉(zhuǎn)換(Digital-to-Analog,DAC)芯片的速度和精度要求也越來越高,在這些使用系統(tǒng)中,驅(qū)動DAC芯片的電碼流速率通常較低,在DAC芯片內(nèi)部需要集成規(guī)模龐大的多路復(fù)用電路,將多路低速的并行電碼流復(fù)用成高速的串行碼流后同時驅(qū)動DAC芯片實現(xiàn)數(shù)模轉(zhuǎn)換。若干路高速串行碼流之間的時序需要高度對齊才能確保DAC的性能,因此DAC芯片內(nèi)部還需要設(shè)置大量的時序調(diào)整電路。然而,串行...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。