技術(shù)編號(hào):7539569
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶(hù)請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及,尤其涉及適合于在具有與系統(tǒng)時(shí)鐘同步的電路的半導(dǎo)體集成電路的時(shí)鐘供給電路中使用的。在使與系統(tǒng)時(shí)鐘同步而進(jìn)行內(nèi)部電路的控制的半導(dǎo)體集成電路中,通過(guò)每隔一時(shí)鐘周期使一定的電路動(dòng)作來(lái)控制內(nèi)部電路全體。近來(lái),由于半導(dǎo)體集成電路的高集成化和高功能化,隨著芯片尺寸增大和工作頻率由于高速化引起的時(shí)鐘周期的縮短,縮短時(shí)鐘路徑內(nèi)的延遲時(shí)間差就成了重要問(wèn)題。對(duì)于這樣的問(wèn)題,在例如特開(kāi)平9—258841號(hào)公報(bào)中公開(kāi)了設(shè)置到時(shí)鐘源的往返的時(shí)鐘配線(xiàn)、將該時(shí)鐘配線(xiàn)分為往路和...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類(lèi)技術(shù)注重原理思路,無(wú)完整電路圖,適合研究學(xué)習(xí)。