技術(shù)編號:7526443
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明涉及集成電路,特別涉及集成電路及在集成電路中獲得基準時鐘 的方法。背景技術(shù)現(xiàn)有片上系統(tǒng)(System-On-a-Chip,S0C)設(shè)計和應(yīng)用中,普遍需要采用兩個晶體 振蕩器作為SOC的時鐘源,一個是振蕩頻率為幾十兆赫茲的高頻晶體振蕩器,另外一個是 振蕩頻率為幾十千赫茲的低頻晶體振蕩器。如圖1所示,高頻晶體振蕩器12用來作為SOC 11中的鎖相環(huán)(Phase-Locked Loop,PLL)組111的時鐘源,產(chǎn)生出SOC中各種高頻電路所 需的高頻時鐘。...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學習。