技術(shù)編號(hào):7508830
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。“低時(shí)鐘信號(hào)擺幅條件預(yù)充CMOS觸發(fā)器”直接應(yīng)用的是采用低時(shí)鐘信號(hào)擺幅驅(qū)動(dòng)的低功耗觸發(fā)器電路設(shè)計(jì)。所提出電路是一類適用于低擺幅時(shí)鐘信號(hào)網(wǎng)絡(luò)技術(shù)的低功耗CMOS觸發(fā)器電路單元。背景技術(shù) 隨著CMOS集成電路制造工藝的進(jìn)步,集成電路的規(guī)模和復(fù)雜性日益增大,集成電路的功耗和散熱問題越來越得到來自工業(yè)界和學(xué)術(shù)界的重視。基于目前的集成電路設(shè)計(jì)風(fēng)格,在大規(guī)模數(shù)字電路系統(tǒng)中,時(shí)鐘網(wǎng)絡(luò)消耗的能量占整個(gè)電路總耗能的比例一直居高不下;其中,電路工作狀態(tài)下,消耗在時(shí)鐘互連線網(wǎng)和...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。