技術(shù)編號(hào):7505485
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明通常屬于數(shù)字邏輯電路,更具體而言屬于使用事件驅(qū)動(dòng)邏輯來減小功耗,其中在執(zhí)行真邏輯運(yùn)算之后,時(shí)鐘信號(hào)僅在電路內(nèi)傳播。 背景技術(shù) 常規(guī)邏輯電路常常利用通過電路內(nèi)各種水平的選通接收的時(shí)鐘信號(hào)來同步化電路內(nèi)的狀態(tài)變化以消除競(jìng)態(tài)狀況和其它類似問題。結(jié)果,時(shí)鐘信號(hào)被施加給每個(gè)邏輯塊或邏輯部?jī)?nèi)的許多門。對(duì)于在時(shí)鐘活動(dòng)之后經(jīng)歷重復(fù)的充電和放電循環(huán)的每個(gè)門,存在預(yù)定柵電容。因此,電路功耗由于重復(fù)性的充電和放電而增加,即使是當(dāng)不產(chǎn)生凈電路活動(dòng)時(shí)。此外,時(shí)鐘信號(hào)負(fù)載可被基...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。