技術(shù)編號:7491470
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本實用新型涉及一種采用DC/DC調(diào)整技術(shù)實現(xiàn)對FPGA供電的,尤其涉及一種采用同步降壓調(diào)整器的FPGA供電電源。背景技術(shù)隨著工藝、技術(shù)的發(fā)展與市場需求,超大規(guī)模、高速、低功耗的新型現(xiàn)場可編程邏輯器件(FPGA)不斷推出,給電路設(shè)計帶來極大的方便。在采用大規(guī)模FPGA的開發(fā)系統(tǒng)中, 供電模塊的設(shè)計將直接影響到系統(tǒng)的穩(wěn)定性,因此設(shè)計出高效、穩(wěn)定的供電模塊顯得尤為重要。目前,F(xiàn)PGA、DSP等芯片的電源供電方案主要有三種低壓差線性穩(wěn)壓器(LDO)、電源模塊和開關(guān)...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。