技術(shù)編號(hào):7177870
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶(hù)請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及半導(dǎo)體器件,特別是涉及具有具備溝和埋入到溝內(nèi)的絕緣膜的元件隔離區(qū)的半導(dǎo)體器件。背景技術(shù) 在MOS晶體管的柵極電極側(cè)壁上形成有將成為側(cè)壁的絕緣膜,向其兩端注入雜質(zhì)形成源極或漏極區(qū)。在源極或漏極區(qū)中,在硅襯底中,大多會(huì)發(fā)生晶體缺陷,作為防止該結(jié)晶缺陷的方法,在特開(kāi)平08-97210號(hào)公報(bào)中,公開(kāi)了如圖8所示在柵極電極的側(cè)面和要成為側(cè)壁的硅氮化物膜及其下邊的襯底之間存在著氧化膜的構(gòu)成。此外,可以進(jìn)行數(shù)據(jù)的電寫(xiě)入和電擦除的非易失性半導(dǎo)體存儲(chǔ)裝置,由于例如...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。