技術(shù)編號(hào):7149609
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶(hù)請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及導(dǎo)體器件及集成電路,特別涉及一種和形成方法。背景技術(shù)利用氮化硅作為電荷俘獲層的電荷俘獲型存儲(chǔ)器,由于氮化硅是絕緣介質(zhì),因此在隧穿氧化層中單一的漏電路徑不會(huì)導(dǎo)致整個(gè)器件存儲(chǔ)電荷的丟失,大大提高了閃存器件的可靠性。同時(shí)較薄的氮化硅存儲(chǔ)層也有利于器件尺寸的進(jìn)一步縮小。然而,目前Intel的NAND閃存器件制備技術(shù)已經(jīng)到達(dá)IXlXnm的技術(shù)結(jié)點(diǎn)。在器件物理尺寸縮小到極限時(shí),為了進(jìn)一步提高陣列的存儲(chǔ)密度,采用一個(gè)單元存儲(chǔ)兩位或者多位數(shù)據(jù)的方法,這方面已有提...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。