技術(shù)編號(hào):7051314
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。一種,包括在襯底上淀積第一電熱隔離材料層;淀積第一電極材料層,淀積第二電熱隔離材料層;淀積第二電極材料層,形成第二下電極;淀積第三電熱隔離材料層;制作第三下電極;淀積第四電熱隔離材料層;依次淀積存儲(chǔ)材料層及第四電極材料層,淀積第五電熱隔離材料層;淀積第五電極材料層;在第五電熱隔離材料層開孔至上電極的上表面;淀積第六電極材料層,并去除第六掩模開槽并剝離形成三個(gè)第二測(cè)試電極。本發(fā)明對(duì)于快速實(shí)現(xiàn)小單元功耗及大單位面積集成度,與現(xiàn)有的CMOS工藝兼容,具有非常好的...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。