技術(shù)編號:6854227
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明涉及一種其中將齊納二極管設置在外部端子和地(GND)之間的半導體器件。背景技術(shù)例如,JP 7-147727 A公開了一種其中將齊納二極管設置在外部端子和GND之間的半導體器件。該齊納二極管用于保護電路,使之免受由靜電放電(ESD)和諸如浪涌等噪聲所造成的破壞。圖5A和圖5B是示出其中將齊納二極管設置在外部端子和GND之間的半導體的示意圖。圖5A是示出半導體器件90中的外部端子t1和t2周圍的等效電路的示意圖,圖5B是示出半導體芯片90c中的電路元件的...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。