技術(shù)編號(hào):6765675
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。一種順序串接式多芯片的內(nèi)存結(jié)構(gòu),用以進(jìn)行1600MHz以上及1600MHz以下的數(shù)據(jù)傳輸,其包含有基板;數(shù)個(gè)以數(shù)組方式設(shè)置于基板至少一面上的內(nèi)存晶粒,各內(nèi)存晶粒分別具有控制地址單元;以順序串接內(nèi)存晶粒方式連接各控制地址單元的布局線路;設(shè)于布局線路一端的處理單元;以及設(shè)于布局線路一端的反射訊號(hào)吸收單元。藉此,可利用該順序串接內(nèi)存晶粒的布局線路,大幅縮短各內(nèi)存晶粒與布局線路間的距離,并同時(shí)使各控制地址單元間的布局線路縮短,而達(dá)到有效縮短線路布局以及簡(jiǎn)化線路設(shè)計(jì)...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)無源代碼,用于學(xué)習(xí)原理,如您想要源代碼請(qǐng)勿下載。