技術(shù)編號(hào):6761712
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及電路裝置,包括響應(yīng)時(shí)鐘信號(hào)脈沖輸出數(shù)據(jù)的第一延遲電路,處理從第一延遲電路輸出的數(shù)據(jù)的信號(hào)處理電路;信號(hào)處理電路包括響應(yīng)所述時(shí)鐘信號(hào)的所述脈沖輸出數(shù)據(jù)的第二延遲電路。背景技術(shù) 包括串聯(lián)的D雙穩(wěn)態(tài)觸發(fā)器的電路裝置,和包括邏輯電路和交替串聯(lián)的D雙穩(wěn)態(tài)觸發(fā)器的電路裝置是公知技術(shù)。這種電路裝置中,多個(gè)D雙穩(wěn)態(tài)觸發(fā)器中的每一個(gè)都接收時(shí)鐘信號(hào),響應(yīng)時(shí)鐘信號(hào)脈沖輸入數(shù)據(jù),并輸出所輸入的數(shù)據(jù)。近年來(lái),隨著電路的處理速度更快也增加了時(shí)鐘頻率,所以,電路裝置的功耗也增...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)無(wú)源代碼,用于學(xué)習(xí)原理,如您想要源代碼請(qǐng)勿下載。