技術(shù)編號(hào):6759411
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及以1個(gè)存儲(chǔ)單元存儲(chǔ)2比特?cái)?shù)據(jù)的非易失性存儲(chǔ)裝置用的存儲(chǔ)器陣列電路。背景技術(shù)專利文獻(xiàn)1特開(kāi)平11-203880號(hào)公報(bào)專利文獻(xiàn)2特開(kāi)2000-57794號(hào)公報(bào)專利文獻(xiàn)3特開(kāi)2004-335797號(hào)公報(bào)圖2是上述專利文獻(xiàn)1中記載的現(xiàn)有存儲(chǔ)器陣列電路的結(jié)構(gòu)圖。該存儲(chǔ)器陣列電路具有多個(gè)子塊(SUBBLK)1(圖中只記載1個(gè))和1個(gè)多路復(fù)用器(MPX)2。子塊1具有平行配置的多條字線WL0、WL1、...和與這些字線交叉配置的多條選擇線SL0、SL1、......
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)無(wú)源代碼,用于學(xué)習(xí)原理,如您想要源代碼請(qǐng)勿下載。