技術(shù)編號(hào):6649228
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種使用了在1個(gè)封裝中內(nèi)置2個(gè)芯片的技術(shù)(以下稱為MCP)并由控制用芯片(第一芯片)和閃存用芯片(第二芯片)構(gòu)成的、MCP中的FLASH InterFace(閃存接口)電路。背景技術(shù) 特開平8-63446號(hào)公報(bào)[專利文獻(xiàn)2]特開平11-175311號(hào)公報(bào)圖5是表示雙芯片結(jié)構(gòu)的MCP芯片的一個(gè)實(shí)例的圖,如圖所示,在包含F(xiàn)LASH InterFace的第一芯片上安裝閃存芯片即第二芯片,通過(guò)內(nèi)部引線連接。另外,第一芯片中還具備通常的外部端子連接用的引線...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。