技術(shù)編號:6421044
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種用于檢驗由半導(dǎo)體集成電路的布線設(shè)計中相鄰線路之間的相鄰線路之一的信號躍遷造成的串?dāng)_的,所述半導(dǎo)體集成電路是通過經(jīng)單元間線路連接基本邏輯單元或功能宏模塊構(gòu)成的。背景技術(shù) 參考圖13至17描述現(xiàn)有技術(shù)。串?dāng)_是在相鄰線路之間產(chǎn)生的,相鄰線路之一中的信號改變干擾了另一條相鄰線路上的信號的現(xiàn)象。圖13A,13B,14A和14B示出了一個實(shí)例。假設(shè)由驅(qū)動單元C51。線路L51和被驅(qū)動單元C52組成的路徑是發(fā)出串?dāng)_影響的攻擊方;相反,假設(shè)由驅(qū)動單元C53。...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。