技術(shù)編號:5966428
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種集成電路測試方法,尤其涉及一種通過建立故障模型覆蓋各類型故障,進(jìn)而優(yōu)化設(shè)計(jì)測試向量的集成電路測試方法,屬于集成電路測試。背景技術(shù)復(fù)雜可編程邏輯器件(CPLD)是當(dāng)前主流的開發(fā)數(shù)字集成電路的原型設(shè)計(jì)芯片,具有集成度高、設(shè)計(jì)開發(fā)周期短、靈活性高、易于編程和驗(yàn)證、保密性強(qiáng)等優(yōu)點(diǎn),廣泛應(yīng)用于通信、網(wǎng)絡(luò)、圖像處理、汽車、儀器儀表、航天、軍事等領(lǐng)域??删幊唐骷某霈F(xiàn)使得新產(chǎn)品的開發(fā)周期大大縮短,開發(fā)成本得到節(jié)省。可編程器件被廣泛應(yīng)用到各個(gè)領(lǐng)域,對其準(zhǔn)確性...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。