技術(shù)編號(hào):12665846
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明屬于集成電路領(lǐng)域,具體涉及一種用于雷達(dá)信號(hào)處理的可重構(gòu)系統(tǒng)。背景技術(shù)可重構(gòu)系統(tǒng)是指系統(tǒng)能夠在計(jì)算過程中改變硬件配置結(jié)構(gòu),實(shí)現(xiàn)一種動(dòng)態(tài)的邏輯體系。傳統(tǒng)的硬件系統(tǒng),由于芯片和電路結(jié)構(gòu)已經(jīng)鎖定,只能執(zhí)行特定的功能,缺乏可控性、靈活性與可變性。通用芯片的運(yùn)行是順序運(yùn)行,而可編程邏輯陣列是并行運(yùn)行,與通用芯片相比,可編程邏輯陣列的計(jì)算效率有著巨大的優(yōu)勢(shì)。因此采用FPGA的可重構(gòu)系統(tǒng)兼顧了計(jì)算性能與使用靈活性。發(fā)明內(nèi)容(一)要解決的技術(shù)問題本發(fā)明要解決的技術(shù)問題是:如何提供一種用于雷達(dá)信號(hào)處理的可重構(gòu)...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。