技術(shù)編號(hào):12368875
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及半導(dǎo)體集成電路領(lǐng)域,更具體地,涉及一種基于憶阻器陣列的操作方法,尤其適用于可重構(gòu)邏輯運(yùn)算。背景技術(shù)傳統(tǒng)計(jì)算機(jī)系統(tǒng)中,通過計(jì)算元件進(jìn)行邏輯運(yùn)算,并通過存儲(chǔ)器對(duì)運(yùn)算結(jié)果進(jìn)行存儲(chǔ)。然而,該方法需要先計(jì)算,再將計(jì)算結(jié)果輸出到存儲(chǔ)器,過程較為復(fù)雜。憶阻器是一種新型器件,理想憶阻器既可以用來制作存儲(chǔ)器,也可以用來進(jìn)行邏輯運(yùn)算,為計(jì)算存儲(chǔ)一體化提供了實(shí)現(xiàn)的可能。憶阻器能記憶電阻,利用其阻變特性可進(jìn)行計(jì)算,并將計(jì)算結(jié)果以憶阻器的阻態(tài)的形式進(jìn)行保存。例如,定義憶阻器處于高阻狀態(tài)時(shí)為邏輯“1”,在憶阻器上...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)無源代碼,用于學(xué)習(xí)原理,如您想要源代碼請(qǐng)勿下載。