技術編號:12063001
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本發(fā)明涉及電力電子技術領域,尤其涉及一種高帶寬低壓差線性穩(wěn)壓器。背景技術隨著半導體工藝的發(fā)展,低壓差線性穩(wěn)壓器(LDO,Low-dropoutRegulator)成為了3DNAND閃存的制作過程中至關重要的一環(huán)。傳統(tǒng)的模擬LDO廣泛應用于各種電路結構中。然而,為了保證在不同負載條件下LDO輸出的穩(wěn)定性,會導致LDO具有較高的靜態(tài)功耗以及需要較大的去耦電容,這使得現(xiàn)有的模擬LDO的帶寬低、負載瞬態(tài)響應速度慢。發(fā)明內容為了解決現(xiàn)有技術中LDO帶寬低、負載瞬態(tài)響應速度慢的問題,本發(fā)明提供了一種高帶寬低...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。