亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

顯示設備和顯示面板及其驅動方法

文檔序號:8022963閱讀:190來源:國知局
專利名稱:顯示設備和顯示面板及其驅動方法
技術領域
本發(fā)明涉及顯示設備及其驅動方法,尤其涉及有機發(fā)光二極管(下文也稱為“OLED”)顯示設備、顯示面板及其驅動方法。
背景技術
一般來說,EL顯示設備是電激勵磷有機成分、并且通過電壓編程或者電流編程m×n個有機發(fā)光像素來表示圖像的顯示設備。如圖1所示,這些有機發(fā)光像素的每個包括陽極(銦錫氧化物ITO)、有機薄膜和陰極(金屬)層。有機薄膜層具有多層結構,包括發(fā)射層(EML)、電子傳輸層(ETL)和空穴傳輸層(HTL),以便平衡電子和空穴,從而提高發(fā)光效率。而且,有機薄膜包括電子注入層(EIL)和空穴注入層(HIL)。
驅動有機發(fā)光像素的方法可包括無源矩陣方法和有源矩陣方法。有源矩陣方法使用薄膜晶體管(TFT)。在無源矩陣方法中,陽極和陰極形成彼此交叉,并且選擇線來驅動有機發(fā)光像素。另一方面,在有源矩陣方法中,每個銦錫氧化物(ITO)像素電極(或陽極)被耦合到TFT,而發(fā)光像素根據(jù)由耦合到TFT柵極的電容器的電容維持的電壓來驅動。有源矩陣方法依賴于傳輸給電容器以便不同地控制施加到電容器的電壓的信號類型,還可分類為電壓編程方法和電流編程方法。
圖2是根據(jù)傳統(tǒng)電壓編程方法的像素電路的等效電路圖。
現(xiàn)在參照圖2,使用電壓編程方法的傳統(tǒng)有機EL顯示設備通過晶體管M提供電流到有機發(fā)光像素或OLED(其耦合到晶體管M),用于發(fā)光,并且提供給OLED的電流量由通過開關晶體管M2施加的數(shù)據(jù)電壓調整。這里,電容器C1耦合在晶體管M1的柵極和源極之間,以維持在預定時間期間施加的數(shù)據(jù)電壓量。
在晶體管M2導通時,數(shù)據(jù)電壓被施加到晶體管M1的柵極,而在柵極和源極之間的電壓VGS向電容器C1充電。電流IOLED對應于VGS而流動,并且OLED對應于電流IOLED而發(fā)光。
這里,流向OLED的電流由等式1給出。
IOLED=β2(VGS-|VTH|)2=β2(VDD-VDATA-|VTH|)2]]>這里IOLED表示流向OLED的電流、VGS表示在晶體管M1的柵極和源極間的電壓、VTH表示晶體管M1的閾值電壓、VDATA表示數(shù)據(jù)電壓,而β表示常數(shù)。
如在等式1中所示,將對應數(shù)據(jù)電壓的電流施加到OLED,而OLED對應于向其提供的電流而發(fā)光。這里,數(shù)據(jù)電壓在預定的范圍內具有多級值,用來表示灰階。
然而,根據(jù)傳統(tǒng)電壓編程方法的像素電路,由于在驅動晶體管或TFT時的閾值電壓VTH和載流子遷移率(mobility)的偏差,導致在表示高級灰階時有問題。所述偏差可由TFT的非均勻制造工藝產生。例如,當像素電路通過向其施加3V來驅動像素中的TFT,以表示8位灰階(256灰階)時,應將電壓按小于12mV(=3V/256)的間隔施加到TFT的柵極。然而,在由于非均勻制造工藝而導致的閾值電壓VTH的偏差是100mV的情形下,表示這樣的高灰階是困難的。而且,載流子遷移率的偏差使得在等式1中改變β值,因此表示高級灰階甚至變得更加困難。
通過對比,盡管從驅動晶體管提供給像素的每一個的電流和電壓量可不均勻,但是,只要從電流源提供到像素電路的電流是均勻的,則使用電流編程方法的像素的電路,可仍具有均勻的面板。
圖3示出了根據(jù)傳統(tǒng)電流編程方法的像素電路的等效電路圖。
如在圖3中所示,晶體管M1彼耦合至OLED以提供用于發(fā)光的電流,并且由通過晶體管M2施加的數(shù)據(jù)電流調整電流量。
因此,當晶體管M2和M3導通時,則對應于數(shù)據(jù)電流IDATA的電壓被存儲在電容器C1中,然后對應于存儲在電容器C1中的電壓的電流量流向OLED,使得OLED可發(fā)光。這里,流向OLED的電流按等式2給出。
IOLED=β2(VGS-|VTH|)2=IDATA]]>這里VGS表示在晶體管M1的柵極和源極之間的電壓,VTH表示晶體管M1的閾值電壓,而β表示常數(shù)。
如在等式2中所示,因為根據(jù)傳統(tǒng)電流編程方法,流向OLED的電流IOLED的量和數(shù)據(jù)電流IDATA的量是相同的,所以流遍面板的電流可以是均勻的。然而,如果弱電流(IDATA)流向OLED,它花太多的時間對數(shù)據(jù)線充電。例如,假定將在數(shù)據(jù)線中的電容負載設置為30pF。在這種情形下,用幾十nA到幾百nA的數(shù)據(jù)電流,對所述負載電容充電花幾個毫秒。然而,因為它被限制到幾個μs,所以,線時間對于完全充電所述數(shù)據(jù)線,是低效率的。
另一方面,如果為了減少用于充電所述數(shù)據(jù)線的時間而增加流向OLED的電流IOLED的量,則所有像素的亮度可增加,由此導致圖像質量降低。

發(fā)明內容
本發(fā)明的一個方面在于提供一種發(fā)光設備,其能夠補償閾值電壓或者對晶體管進行移位并且對數(shù)據(jù)線完全充電。
在本發(fā)明的一個示范實施例中,一種顯示設備包括多行數(shù)據(jù)線、多行第一掃描線和多個像素電路。多行數(shù)據(jù)線傳輸各數(shù)據(jù)信號。多行第一掃描線傳輸各選擇信號。多個像素電路分別被耦合至各數(shù)據(jù)線和各第一掃描線。各像素電路中的至少一個包括用于顯示圖像的發(fā)射器件、第一開關、晶體管、第一存儲器件、第二存儲器件以及第二開關。發(fā)射器件顯示對應于向其提供數(shù)據(jù)電流的圖像。第一開關響應于第一掃描線中的至少一條的選擇信號中的至少一個,來傳輸通過各數(shù)據(jù)線傳輸?shù)臄?shù)據(jù)信號中的至少一個。當從第一開關傳輸至少一個數(shù)據(jù)信號時,晶體管被以二極管方式連接。在第一晶體管電極和該晶體管的控制電極之間耦合第一存儲器件,并且存儲對應于來自第一開關的至少一個數(shù)據(jù)信號的第一電壓。第二存儲器件被耦合到晶體管的控制電極以及用于傳輸?shù)谝豢刂菩盘柕牡诙呙桦姌O,并且在第一控制信號從第一電平變成第二電平時,通過與第一存儲器件耦合,將第一存儲器件的第一電壓轉換成第二電壓。第二開關響應于第二控制信號將從晶體管輸出的電流傳輸?shù)桨l(fā)射器件。設置第一控制信號,使得其在水平周期期間被維持在第一電平。
在本發(fā)明的一個示范實施例中,一種顯示設備包括顯示面板、數(shù)據(jù)驅動器、第一掃描驅動器和第二掃描驅動器。顯示面板包括多個數(shù)據(jù)線、多個第一掃描線、多個第二掃描線和多個像素電路。多個數(shù)據(jù)線傳輸數(shù)據(jù)信號。多個第一掃描線傳輸選擇信號。多個第二掃描線傳輸發(fā)射控制信號。多個像素電路分別耦合到各數(shù)據(jù)線、各第一掃描線和各第二掃描線。數(shù)據(jù)驅動器將各數(shù)據(jù)信號施加于各數(shù)據(jù)線。第一掃描驅動器將選擇信號施加于第一掃描線。第二掃描驅動器將發(fā)射控制信號施加于各第二掃描線。第一掃描驅動器和第二掃描驅動器包括移位寄存器,其用于將具有處于第一電平的脈沖的第一信號順序延遲第一周期,以產生多個第二信號。第一掃描驅動器包括第一邏輯運算器和第二邏輯運算器。第一邏輯運算器接收從移位寄存器輸出的兩個相鄰的第二信號,并且在兩個第二信號都在第三電平時,輸出具有在第四電平的脈沖的第三信號。第二邏輯運算器接收從第一邏輯運算器輸出的第三信號以及具有在水平周期的一部分中處于第三電平的脈沖的第四信號,并且在第三信號和第四信號都在第四電平時,輸出具有在第三電平的脈沖的信號,作為選擇信號中的至少一個。第二掃描驅動器接收從移位寄存器輸出的兩個相鄰的第二信號,并且在兩個相鄰的第二信號中的一個在第三電平時,輸出具有在第四電平的脈沖的信號,作為發(fā)射控制信號中的至少一個。
在本發(fā)明的一個示范實施例中,一種顯示面板具有用于傳輸各數(shù)據(jù)信號的多個數(shù)據(jù)線、用于傳輸選擇信號的多個掃描線以及多個像素電路,所述像素電路形成在由各數(shù)據(jù)線和各掃描線分別限定的多個像素上。像素電路中的至少一個包括發(fā)射器件、第一開關、晶體管、第一存儲器件、第二存儲器件和第二開關。發(fā)射器件顯示對應于向其提供的數(shù)據(jù)電流的圖像。第一開關響應于掃描線中的至少一條的選擇信號中的至少一個,傳輸通過數(shù)據(jù)線中至少一條所傳輸?shù)臄?shù)據(jù)信號中的至少一個。晶體管提供驅動電流,以便驅動發(fā)射器件,并且當從第一開關傳輸數(shù)據(jù)信號時,被以二極管方式連接。將第一存儲器件耦合在第一晶體管電極和晶體管的控制電極之間。第二存儲器件耦合在晶體管的控制電極和用于提供第一控制信號的信號線之間。第二開關響應于第二控制信號,耦合晶體管的第二晶體管電極和發(fā)射器件。在至少一個選擇信號在使能周期中時,設置使能周期,以便其被包括在水平周期中,并且第二控制信號包括被設置為水平周期的整數(shù)倍(integer-numbered times)的禁止周期。
在本發(fā)明的一個示范實施例中,提供一種用于驅動顯示設備的方法。顯示設備包括多個數(shù)據(jù)線、多個第一掃描線、多條第二掃描線和多個像素電路。多個數(shù)據(jù)線傳輸數(shù)據(jù)信號。多個第一掃描線傳輸選擇信號。多個第二掃描線傳輸?shù)谝豢刂菩盘?。多個像素電路分別被耦合到各數(shù)據(jù)線和各第一掃描線,并且像素電路中的至少一個包括第一開關、晶體管、第一存儲器件、第二存儲器件和發(fā)射器件。第一開關響應于在選擇信號的至少一個的第一電平脈沖的脈沖,從數(shù)據(jù)線中的至少一條傳輸數(shù)據(jù)電流。晶體管具有第一晶體管電極和控制電極。在第一晶體管電極和控制電極之間形成第一存儲器件。在控制電極和第二掃描線中的至少一條之間形成第二存儲器件。發(fā)射器件顯示對應于來自晶體管的電流的圖像。在這種方法中,第一控制信號中的至少一個被從第三電平變到第四電平,并且在水平周期期間維持在第四電平。至少一個選擇信號被從第二電平變到第一電平,并且在第一周期期間,對應于所述數(shù)據(jù)電流的電壓向第一存儲器件充電。至少一個第一控制信號從第四電平變到第三電平,以改變在第一存儲器件中的電壓。


附圖和說明書一起,解釋了本發(fā)明的示范性實施例,并且與說明一起,用于解釋本發(fā)明的原理,其中圖1解釋概念上的有機發(fā)光像素或者OLED;圖2示出根據(jù)傳統(tǒng)電壓編程方法的像素的等效電路圖;圖3示出根據(jù)傳統(tǒng)電流編程方法的像素的等效電路圖;圖4是根據(jù)本發(fā)明實施例的OLED的示意平面圖;圖5是根據(jù)本發(fā)明實施例的像素電路圖;圖6是用于根據(jù)本發(fā)明的第一實施例驅動圖5的像素電路的驅動波形;圖7是用于根據(jù)本發(fā)明的第二實施例驅動圖5的像素電路的驅動波形;圖8是用于根據(jù)本發(fā)明的第三實施例驅動圖5的像素電路的驅動波形;圖9是用于根據(jù)本發(fā)明的第四實施例驅動圖5的像素電路的驅動波形;圖10解釋用于根據(jù)本發(fā)明的示范實施例生成圖9的選擇信號和發(fā)射控制信號的掃描驅動器;圖11示出圖10的掃描驅動器的驅動時序;圖12是圖10的移位寄存器的示意電路圖;圖13解釋了用于圖12的移位寄存器的觸發(fā)器;以及圖14示出用于根據(jù)本發(fā)明的示范實施例生成圖9的選擇信號和發(fā)射控制信號的掃描驅動器。
具體實施例方式
在下面的詳細描述中,只有本發(fā)明的某些示范實施例,僅僅通過舉例的方法來說明和描述。本領域技術人員將會認識到,所描述的實施例可以各種不同方式進行修改,而均不脫離本發(fā)明的精神或范圍。因此,附圖和說明將視為實質上是說明性的,而非限制性的??赡茉诟綀D中示出的部分或者在附圖中未示出的部分,說明書中未被討論,因為它們對完全理解本發(fā)明不是必不可少的。相同的參考標號指定為相同的部件。諸如“一物被耦合至另一個”的短語可指“直接將第一個耦合至第二個”或者“利用在其間提供的第三個將第一個耦合至第二個”。
圖4是示意說明根據(jù)本發(fā)明實施例的發(fā)光器件的平面圖。
如圖4中所示,根據(jù)本發(fā)明實施例的發(fā)光器件包括有機EL顯示面板(以下也稱“顯示面板”)100、數(shù)據(jù)驅動器200、以及掃描驅動器300和400。
顯示面板100包括按列排列的數(shù)據(jù)線D1至Dn,按行排列的多個掃描線S1至Sm、E1至Em和B1至Bm,以及多個像素電路11。數(shù)據(jù)線D1至Dn傳輸作為圖像信號的數(shù)據(jù)電流到像素電路11。選擇掃描線S1至Sm傳輸選擇信號到像素電路11,而發(fā)射掃描線E1至Em傳輸發(fā)射控制信號到像素電路11。而且,增強掃描線B1至Bm將增強信號傳輸?shù)较袼仉娐?1。像素電路11形成在由相鄰的數(shù)據(jù)線和選擇信號分別限定的區(qū)域中。
在運行中,數(shù)據(jù)驅動器200將數(shù)據(jù)電流施加于數(shù)據(jù)線D1至Dn,而掃描驅動器300順序將選擇信號施加于選擇掃描線S1至Sm和發(fā)射掃描線E1至Em。進而,掃描驅動器400將增強信號施加于增強掃描線B1至Bm。
參照圖5,以下將描述根據(jù)本發(fā)明的示范實施例的圖4的像素電路11。
正如所示,圖5出于示范目的,解釋了耦合到第n個數(shù)據(jù)線Dn以及第m個掃描線Sm、Em和Bm的像素電路11,并且,不因此而限制本發(fā)明。
根據(jù)本發(fā)明的實施例的像素電路11包括OLED、驅動晶體管M1、開關晶體管M2至M4以及電容器C1和C2。
開關晶體管M2耦合在驅動晶體管M1的柵極和數(shù)據(jù)線Dn之間。在開關晶體管M2為響應于從選擇掃描線Sm傳輸?shù)倪x擇信號而導通時,數(shù)據(jù)電流從驅動晶體管M1流向數(shù)據(jù)線Dn。開關晶體管M3被耦合在驅動晶體管M1的漏極和柵極之間,以及為響應來自選擇掃描線Sm的選擇信號而二極管連接驅動晶體管M1。
將驅動晶體管M1的源極耦合到電源電壓VDD,而將驅動晶體管M1的漏極耦合到開關晶體管M4。驅動晶體管M1的柵極-源極電壓,對應于數(shù)據(jù)電流IDATA而被確定,而電容器C1被耦合在驅動晶體管M1的柵極和源極之間,使得在預定時間周期維持驅動晶體管M1柵極-源極電壓。電容器C2被耦合在增強掃描線Bm和驅動晶體管M1的柵極之間,以便調整驅動晶體管M1的柵極處的電壓。
開關晶體管M4為響應來自發(fā)射掃描線Em的發(fā)射控制信號將流向驅動晶體管M1的電流提供給OLED。OLED被耦合在開關晶體管M4和電源電壓VSS之間,并且對應從驅動晶體管M1流出的電流量而發(fā)光。
在圖5中,開關晶體管M2至M4的每一個顯示為P-溝道晶體管。但這些開關晶體管中的每一個或至少一個可在本發(fā)明的其它實施例中按N-溝道晶體管來提供。而且,這些晶體管M2至M4可用能夠為響應控制信號的施加而在其兩端進行切換的其它器件來取代。而且,驅動晶體管M1可用N-溝道晶體管取代。當使用一個或更多的N-溝道晶體管時修改電路結構的細節(jié),對于本領域的技術人員來說是已知的,并因此不更詳細地提供。另外,晶體管M1至M4可以是分別具有各自用作控制電極和兩個主電極的柵極電極、漏極電極和源極電極的薄膜晶體管。
圖6至圖9解釋了根據(jù)本發(fā)明的第一、第二、第三和第四實施例的像素電路的驅動方法。
圖6示出了用于根據(jù)本發(fā)明的第一實施例驅動圖5的像素電路的驅動波形。
在圖6中,施加于選擇掃描線Sm的選擇信號選擇[m]變成低電平信號,晶體管M2到M3被導通,并且驅動晶體管M1被二極管連接,同時,允許數(shù)據(jù)電流IDATA從數(shù)據(jù)線Dn流向驅動晶體管M1。
另外,在施加于增強掃描線Bm的增強信號增強[m]變低時,低電平電壓施加于電容器C2的增強掃描線Bm。
施加于發(fā)射掃描線Em的發(fā)射控制信號發(fā)射[m]維持在高電平(禁止電平),因此晶體管M4被截止,而且驅動晶體管M1和OLED被去電耦合。
同樣地,在驅動晶體管M1的柵極和源極間的絕對電壓值(以下也稱為“柵極-源極電壓”)VGS和流向驅動晶體管M1的電流數(shù)據(jù)IDATA之間的關系可按等式3給出,并且驅動晶體管M1的柵極-源極電壓VGS可按等式4給出。

IDATA=β2(VGS-|VTH|)2]]>這里β表示常數(shù)值而VTH表示驅動晶體管M1的閾值電壓的絕對值。
VGS=VDD-VG=2IDATAβ+VTH]]>這里VG表示驅動晶體管M1的柵極電壓,而VDD表示通過電源電壓VDD供給驅動晶體管M1的電壓。
接著,當選擇信號選擇[m]變?yōu)楦唠娖?禁止電平)信號并且發(fā)射控制信號發(fā)射[m]變?yōu)榈碗娖?使能電平)信號時,晶體管M2和M3截止,而晶體管M4導通。
而且,當增強信號增強[m]從低電平信號變成高電平時,電容器C2和增強掃描線Bm彼此交匯點的電壓的增加可和增強信號的增加量ΔVB一樣多。因此,可通過用增強掃描線Bm和電容器C2耦合,把驅動晶體管M1的柵極電壓VG增加ΔVB,如在等式5中給出。
ΔVG=ΔVBC2C1+C2]]>這里C1和C2分別表示電容器C1和C2的電容。
因為驅動晶體管M1的柵極電壓VG增加了ΔVG,所以流向驅動晶體管M1的電流IOLED按等式6給出。換言之,因為驅動晶體管M1的柵極-源極電壓VGS與驅動晶體管M1的柵極電壓VG的增加成比例地減少,所以,可將驅動晶體管M1的漏極電流IOLED設置得比數(shù)據(jù)電流IDATA低。因此,用于各數(shù)據(jù)線的充電時間可充分地有準備(或減少),而同時仍控制(或允許)弱電流流向OLED。
而且,晶體管M4由發(fā)射掃描線Em的發(fā)射控制信號導通,并且因此,將驅動晶體管M1的電流IOLED供給由此而發(fā)光的OLED。
IOLED=β2(VGS-ΔVG-VTH)2=β2(2IDATAβ-ΔVG)2]]>而且,數(shù)據(jù)電流IDATA可以按由等式6得出的等式(7)給出。
IDATA=IOLED+ΔVG2βIOLED-β2(ΔVG)2]]>
在圖6中,選擇信號選擇[m]、發(fā)射控制信號發(fā)射[m]和增強信號增強[m]中的每一個的時序描述為相同的,但不限制于此。
圖7描述了根據(jù)本發(fā)明的第二實施例的驅動波形。
在圖7中,晶體管M4應該被截止,而通過施加于選擇掃描線Sm的選擇信號選擇[m]導通晶體管M2和M3,以便允許數(shù)據(jù)電流IDATA流向驅動晶體管M1。然而,當晶體管M4導通以允許數(shù)據(jù)電流IDATA流向OLED而同時數(shù)據(jù)電流IDATA流向驅動晶體管M1時,流向OLED的數(shù)據(jù)電流IDATA和電流IOLED被加在一起,并且流向驅動晶體管M1的漏極,而且對應于該電流的電壓被編程到電容器C1。同時,由于在選擇掃描線Sm和發(fā)射掃描線Em、或在電路(或緩沖器)中的晶體管的特性之間的負載差異,選擇信號選擇[m]的延遲和上升時序可不同于發(fā)射控制信號發(fā)射[m]的延遲和下降時序。同樣地,如圖7所示,通過將發(fā)射控制信號發(fā)射[m]的截止電平脈沖調整在選擇信號選擇[m]的導通電平脈沖結束后的一個周期中結束,晶體管M4可完全截止而晶體管M2導通。
來自增強掃描線Bm的增強信號增強[m]的低脈沖末端不應在選擇信號選擇[m]的導通電平脈沖末端之前,否則數(shù)據(jù)電流IDATA在增加電容器C2的節(jié)點電壓后編程,由此導致增加電容器C2的節(jié)點電壓的目的變?yōu)闊o用。因此,應將傳輸?shù)竭x擇掃描線Sm的選擇信號選擇[m]的導通電平脈沖調整在增強信號增強[m]的低脈沖結束前的一個周期中結束,以便在完成數(shù)據(jù)電流IDATA編程前,防止電容器C2的節(jié)點電壓增加,如在圖7中所示。
而且,在增強信號增強[m]的低脈沖的起始端,在選擇信號選擇[m]的導通電平脈沖的起始端開始之前開始的情形,由于電容器C2的節(jié)點電壓下降,可改變電容器C1的電壓,而將所述電壓編程到電容器C1。一旦電容器C1的電壓被改變,電壓編程過程應再次被啟動,由此導致缺少時間來將電壓編程到電容器C1。因此,如在圖7中所示,選擇信號選擇[m]的脈沖起始端應先于增強信號增強[m]的低脈沖起始端,使得在電容器C2的節(jié)點電壓下降后,編程數(shù)據(jù)電流IDATA。
圖8圖示了根據(jù)本發(fā)明第三實施例的驅動波形。
根據(jù)在圖7中顯示的脈沖時序,如果在增強掃描線Bm和發(fā)射掃描線Em之間的負載差異或在用于電路(或緩沖器)中的晶體管之間的特性差異,導致要變化的增強信號增強[m]的低脈沖和發(fā)射控制信號發(fā)射[m]的截止電平脈沖之間的結束時序大體相同時,則當發(fā)射控制信號發(fā)射[m]的截止電平脈沖在增強信號增強[m]的低脈沖結束前結束時,在增強信號增強[m]的低脈沖末端和發(fā)射控制信號發(fā)射[m]的截止電平脈沖末端之間,電容器C2的節(jié)點電壓流向OLED。結果,OLED開始處于很大壓力下。重復該過程能引起OLED壽命縮短。為了防止該問題,傳輸?shù)皆鰪姃呙杈€Bm的增強信號增強[m]的低脈沖,應在傳輸?shù)桨l(fā)射掃描線Em的發(fā)射控制信號發(fā)射[m]的截止電平脈沖末端前結束,使得在增加電容器C2的節(jié)點電壓后,控制數(shù)據(jù)電流流向OLED。而且,盡管在以上實施例中描述了發(fā)射控制信號發(fā)射[m]的截止電平,但是也可使用發(fā)射控制發(fā)射[m]的導通電平,用來在PMOS類型的晶體管中替代截止電平。
同時,當發(fā)射控制信號發(fā)射[m]的截止電平脈沖在增強信號增強[m]的低脈沖開始以后開始時,電容器C2的節(jié)點電壓下降,并且,在發(fā)射控制信號發(fā)射[m]的脈沖的起始和增強信號增強[m]的脈沖的起始之間的一個周期期間,電流流向OLED。結果,OLED開始處在多得多的壓力下,并且重復該過程可縮短OLED的壽命。因此,傳輸?shù)桨l(fā)射掃描線Em的發(fā)射控制信號發(fā)射[m]的截止電平脈沖應在傳輸?shù)皆鰪姃呙杈€Bm的增強信號增強[m]的低脈沖的開始前開始,使得在晶體管M4截止后,控制電容器C2的節(jié)點電壓下降,如在圖8中所示。
換言之,由于在掃描線Sm、Em和Bm間的負載差異和電路(或緩沖器)的特性可能產生的問題,可解決如下通過將發(fā)射控制信號發(fā)射[m]的截止電平脈沖的長度設置成與用于一條掃描線的一水平周期相同、并把選擇信號選擇[m]的導通電平脈沖的兩端截短t2、使得選擇信號選擇[m]的導通電平脈沖的長度比發(fā)射控制信號發(fā)射[m]的截止電平脈沖短。而且,通過把增強信號增強[m]的低脈沖的兩端伸長t1(這里t1<t2),增強信號增強[m]的長度被設置成比選擇信號選擇[m]的長度更長。
然而,調整這些信號的脈沖長度導致,數(shù)據(jù)編程時間和一個水平周期相比,將要減少兩倍t2,因此到像素電路的數(shù)據(jù)編程可能沒有全部完成。
例如,在測量尺寸為320像素寬乘240像素高的肖像類型(portrait-type)的四分之一視頻圖形陣列(Quarter Video Graphic Array、QAGA)中,水平周期是52μs。假定t2設置成4μs。在這種情形中,數(shù)據(jù)編程時間減少15%(兩倍t2),使得數(shù)據(jù)可能沒有被完全編程并由此降低圖像質量。在這種情形中,分辨率越高,問題變得越嚴重。
圖9說明用于根據(jù)本發(fā)明的第四實施例驅動圖5的像素電路的驅動波形。
在本發(fā)明的第四實施例中,增強信號增強[m]的低脈沖寬度設置成與水平周期相同,且選擇信號選擇[m]的導通電平脈沖的兩端比水平周期短t1。從而,在電容器C2的節(jié)點電壓被增加之前且在電容器C2的節(jié)點電壓被減少之后,編程數(shù)據(jù)電流IDATA。
而且,發(fā)射控制信號發(fā)射[m]的截止電平脈沖寬度要設置成大于n倍的水平周期(這里n≥2,n是整數(shù)),使得在電容器C2的節(jié)點電壓被增加后,控制要流向OLED的電流,并在截止晶體管M4時切斷流向OLED的電流后控制電容器C2的節(jié)點電壓降低。
同樣,可通過調整在選擇掃描信號選擇[m]、發(fā)射掃描信號發(fā)射[m]和增強掃描信號增強[m]中的切換時序邊界,來延長用于數(shù)據(jù)編程的時間。
在下文,將參照圖10和圖11描述用于生成圖9的波形的掃描驅動器300的配置和操作方面。
圖10圖示了用于根據(jù)本發(fā)明的實施例生成圖9的選擇信號和發(fā)射控制信號的掃描驅動器300的電路圖,而圖11圖示了掃描驅動器300的驅動時序。
如在圖10中所示,掃描驅動器300包括移位寄存器310、第一NAND門NAND11至NAND1m,NOR門NOR11至NOR1m,以及第二NAND門NAND21至NAND2m。假定第一和第二NAND門NAND11至NAND1m、和NAND門NAND21至NAND2m以及NOR門NOR11至NOR1m的編號分別對應各選擇掃描線S1至Sm的編號。
當時鐘信號VCLK為高時,移位寄存器310接收起動信號VSP1,并輸出具有與起動信號VSP1相同電平的輸出信號且維持輸出信號SR1在相同電平處直至下一個高電平時鐘信號VCLK。接著,移位寄存器310順序輸出多個輸出信號SR2到SRm+1,同時將輸出信號SR1移位半時鐘信號VCLK。
根據(jù)本發(fā)明的實施例,掃描驅動器300將水平周期設置為與時鐘信號VCLK一半的周期相同,以使減少時鐘信號VCLK的頻率。然而,輸出信號SR1到SRm+1對應時鐘信號VCLK的整數(shù)倍,將圖10的移位寄存器310設置為順序產生輸出信號,同時將輸出信號SR1移位半時鐘信號VCLK,然后,使用NOR門NOR11至NOR1m,從相鄰輸出信號的每一個產生一系列交迭信號,并且將系列交迭信號Out1至Outm的脈沖寬度設置得與水平周期相同。
換言之,NOR門NOR1i對在移位寄存器310的輸出信號SR1到SRm+1中彼此相鄰的這兩個輸出信號SRi和SRi+1進行NOR操作,使得產生信號Outi。只有在各輸入信號為低時,NOR門NORi才產生高電平信號,但移位寄存器310的輸出信號SRi在一個時鐘信號周期期間被維持在低電平。這里輸出信號SRi+1被移位半時鐘信號VCLK,因此NOR門NOR1i的信號Outi在半時鐘信號周期期間被維持在高電平。
第一NAND門NAND1i對在移位寄存器310的輸出信號SR1到SRm+1中彼此相鄰的這兩個輸出信號SRi和SRi+1進行NAND操作,以便產生發(fā)射控制信號發(fā)射[i]。當輸出信號SRi和SRi+1中的一個按照NAND操作為低時,第一NAND門的輸出信號發(fā)射[i]維持在高電平信號(這里,1<i<m,i是一整數(shù))。
就是說,發(fā)射控制信號發(fā)射[i]維持在高電平,同時輸出輸出信號SRi和SRi+1,并且這些輸出信號SRi和SRi+1在一個時鐘信號VCLK期間分別維持在低電平。這里,輸出信號SRi+1由通過半時鐘信號VCLK移位輸出信號SRi產生,因此,在三倍的半時鐘周期期間,將輸出信號SRi+1維持在高電平。換言之,在3個水平周期期間,將SRi+1維持在高電平。
而且,第二NAND門NAND2i對NOR門NOR1i的信號Outi和限幅(clip)信號CLIP進行NAND操作,并且產生選擇信號選擇[i]。在從NOR門NORi產生的信號Outi至Outm的反相信號期間,當限幅信號CLIP為低時,選擇信號選擇[i]被維持在高電平。
這里,在限幅信號CLIP在輸出信號Out1至Outm的高電平脈沖的兩端、在t1期間被維持在低電平的情形下,可以產生其兩端比水平周期短t1的選擇信號選擇[1]至選擇[m]。
下文中,將參照圖12和圖13,描述根據(jù)圖10的實施例的移位寄存器的內部配置和操作。
圖12示意性地圖示移位寄存器310,而圖13圖示了用于移位寄存器310的觸發(fā)器。在圖12和圖13中的時鐘信號VCLKb是時鐘信號VCLK的反相信號。
如在圖12中所示,移位寄存器310包括(m+1)個觸發(fā)器FF1至FFm+1,并且各觸發(fā)器FFi到FFm+1的各個輸出信號成為移位寄存器310的輸出信號SR1到SRi+1。將起動信號VSP1輸入到第一觸發(fā)器FF1而第i個觸發(fā)器FFi信號成為第(i+1)個觸發(fā)器FFi+1的輸入信號。
正如所述,移位寄存器310的輸出信號SR1到SRm+1被移位半時鐘信號VCLK,因此時鐘信號VCLK和VCLKb在相鄰的觸發(fā)器FF1和FFi+1中是反相的。
在圖12的縱向方向中,奇數(shù)編號的觸發(fā)器FFi接收作為內部時鐘信號clk和clkb的時鐘信號VCLK和VCLKb,偶數(shù)編號的觸發(fā)器FFi+1接收作為內部時鐘信號clk和clkb的時鐘信號VCLKb和VCLK。
當時鐘信號clk高時,觸發(fā)器FFi按原樣輸出輸入信號(in),而觸發(fā)器FF1鎖存輸入信號(in),以便在時鐘信號clk為低時的低電平周期期間輸出。然而,由于觸發(fā)器FFi的輸出信號SRi變成觸發(fā)器FFi+1的輸入信號并且時鐘信號VCLK和VCLKb是反相的,而且被輸入到相鄰的觸發(fā)器FFi和FFi+1,所以,將觸發(fā)器FFi+1的輸出信號SRi+1相對觸發(fā)器FFi的輸出信號SRi移位半時鐘信號VCLK。
以下將參照圖13描述圖12的觸發(fā)器FFi的實施例。
如在圖13中所示,觸發(fā)器FFi包括反相器312,其在觸發(fā)器FFi的輸入端中提供的第一三相(three-phase)反相器311上形成鎖存器;以及第二三相反相器313。當時鐘信號clk為高時,第一三相反相器311將輸入信號(in)反相,作為輸出,而反相器312將三相反相器311的輸出信號反相,作為輸出。在時鐘信號clk為低時,阻塞(block)第一三相反相器311,并將反相器312的輸出信號輸入到第二三相反相器313,而且將第二三相反相器313的輸出信號輸入到反相器312。進而,反相器312的輸出信號變成觸發(fā)器FFi的信號Outi。換言之,在時鐘信號clk為高時,觸發(fā)器FFi按原樣輸出輸入信號(in),而在時鐘信號為clk為低時,鎖存處于高電平的輸入信號(in)。
圖14圖示了根據(jù)本發(fā)明的另一實施例用于生成圖9的選擇信號和發(fā)射控制信號(或波形)的掃描驅動器300。
如在那里所示,根據(jù)圖14的實施例的掃描驅動器300使用觸發(fā)器FF1到FFm+1的各內部信號產生各發(fā)射控制信號發(fā)射[1]到發(fā)射[i],并且不同于圖10的實施例。
而且,在時鐘信號clk為高時,觸發(fā)器FF1接收起動信號VSP1的反相信號/VSP1,并且反相信號/VSP1被維持到下一個高電平時鐘信號。觸發(fā)器FF2到FFm+1順序輸出多個輸出信號/SR2到SRm+1,同時移位觸發(fā)器FF1的輸出信號/SR1半時鐘信號。
在圖14的實施例中,奇數(shù)編號的觸發(fā)器接收時鐘信號VCLK和VCLKb作為內部時鐘信號clk和clkb,而偶數(shù)編號的觸發(fā)器接收時鐘信號VCLKb和VCLK,作為內部時鐘信號clk和clkb。
而且,通過對第i個觸發(fā)器FFi的內部信號和第i+1個觸發(fā)器FF(i+1)的內部信號進行NAND操作,第一NAND門NANDi1輸出發(fā)射控制信號發(fā)射[i]。換言之,第一NAND門NANDi1對包括在第i個觸發(fā)器FF1和第i+1個觸發(fā)器FF(i+1)的反相器312的各輸入信號進行NAND操作,以便產生發(fā)射控制信號發(fā)射[i]。
通過對第i個觸發(fā)器FFi的輸出信號/SRi和第i+1個觸發(fā)器FF(i+1)的輸出信號/SRi+1進行NAND操作,第二NAND門NADN2i輸出輸出信號/Outi。
根據(jù)圖14的實施例,用于通過使用第二NAND門NAND2i輸出信號/Outi產生選擇信號選擇[i]的電路細節(jié)基本上與在圖10、12和/或13的實施例中描述的電路相同,因此不提供更多的細節(jié)。然而,因為第二NAND門NAND2i的輸出信號/Outi是反相的輸出信號Outi,所以選擇信號選擇[i]可通過將反相器耦合到第二NAND門NAND2i輸出端并且對反相器的輸出信號和限幅信號CLIP進行NAND操作來產生。
用類似方式,發(fā)射控制信號可通過使用觸發(fā)器FF1到FFm+1的內部信號來產生,并且驅動波形可與根據(jù)圖10的實施例的驅動波形基本上相同。
圖6到圖14總的來說集中在圖5的像素電路上,并且作為P-溝道晶體管描述了開關晶體管M2至M4,但如本領域技術人員知道的,在對所描述的實施例的信號電平可能更改的情況下,可用其它類型的晶體管來應用本發(fā)明的掃描驅動器,且不因此限制本發(fā)明。
另外,產生選擇信號選擇[1]到選擇[m]和發(fā)射控制信號發(fā)射[1]到發(fā)射[m]的掃描驅動器300,以及產生增強信號增強[1]到增強[m]的掃描驅動器400是作為兩個分開的驅動器來說明的,但這些掃描驅動器300和400可作為一個驅動器提供。
例如,在掃描驅動器300中的NOR門NOR1至NOR1m的輸出信號Out1到Outm的反相信號可用作為增強信號,或者,第二NAND門NAND21至NAND2m的輸出信號/Outi到/Outm可用作為增強信號。
同樣,驅動電路的結構可通過用一個驅動器替代這些掃描驅動器300和400來簡化,并且在顯示面板100中提供的各信號線數(shù),可通過在各掃描驅動器300和400中使用相同時鐘信號和輸入信號來減少。
而且,產生選擇信號選擇[1]到選擇[m]和發(fā)射控制信號發(fā)射[1]到發(fā)射[m]的掃描驅動器描述為由驅動器300提供,但也可分開被提供。
另外,用于數(shù)據(jù)編程的時間可通過移位增強信號并且按兩倍拉長脈沖的寬度來延長。
盡管已連同某些示范實施例描述了本發(fā)明,但本領域技術人員將理解,本發(fā)明不限于所公開的各實施例,而正相反,意在涵蓋包括在權利要求書及其等效的精神和范圍中的各種修改。
權利要求
1.一種顯示設備,包括多個數(shù)據(jù)線,用于傳輸數(shù)據(jù)信號;多個第一掃描線,用于傳輸選擇信號;以及多個像素電路,其分別被耦合到所述數(shù)據(jù)線和所述第一掃描線,其中,所述多個像素電路中的至少一個包括發(fā)射器件,用于顯示與向其提供的各數(shù)據(jù)電流對應的圖像;第一開關,用于響應于所述第一掃描線中至少一條的選擇信號中的至少一個,來傳輸通過所述數(shù)據(jù)線傳輸?shù)臄?shù)據(jù)信號中的至少一個;晶體管,其具有第一晶體管電極和控制電極;第一存儲器件,其被耦合在所述第一晶體管電極和所述晶體管的控制電極之間,并用于存儲與來自所述第一開關的至少一個數(shù)據(jù)信號相對應的第一電壓;第二存儲器件,其被耦合到所述晶體管的控制電極和用于傳輸?shù)谝豢刂菩盘柕牡诙呙杈€之間,并用于在所述第一控制信號從第一電平變成第二電平時,通過與所述第一存儲器件耦合將所述第一存儲器件的第一電壓切換成第二電壓;以及第二開關,用于響應于第二控制信號將從所述晶體管輸出的電流傳輸?shù)剿霭l(fā)射器件,其中所述第一控制信號在水平周期期間維持在所述第一電平。
2.根據(jù)權利要求1所述的顯示設備,其中在所述至少一個選擇信號處于使能電平周期中時,所述使能電平周期包括在所述水平周期中。
3.根據(jù)權利要求1所述的顯示設備,其中在所述第二控制信號處于禁止電平周期中時,所述禁止電平包括在所述水平周期中。
4.根據(jù)權利要求3所述的顯示設備,其中所述第二控制信號的禁止電平周期對應所述水平周期整數(shù)倍。
5.根據(jù)權利要求1所述的顯示設備,其中所述至少一個像素電路還包括第三開關,用于響應于所述至少一個選擇信號來二極管連接晶體管,并且其中當從所述第一開關傳輸至少一個數(shù)據(jù)信號時,二極管連接所述晶體管。
6.根據(jù)權利要求1所述的顯示設備,還包括第一掃描驅動器,用于將所述選擇信號施加于所述第一掃描線;以及第二掃描驅動器,用于產生所述第二控制信號。
7.根據(jù)權利要求6所述的顯示設備,其中所述第一掃描驅動器和所述第二掃描驅動器包括移位寄存器,用于將具有在第三電平的脈沖的輸入信號順序延遲第一周期,以產生多個輸出信號。
8.根據(jù)權利要求7所述的顯示設備,其中所述移位寄存器包括多個觸發(fā)器,用于將所述輸入信號延遲所述第一周期,以便將所延遲的輸入信號作為輸出信號輸出。
9.根據(jù)權利要求8所述的顯示設備,其中所述觸發(fā)器中的每一個包括第一反相器,其與第一時鐘信號同步,用于對所述輸入信號反相,以輸出結果信號;第二反相器,用于對第一反相器的結果信號反相,并用于輸出已反相信號,作為輸出信號中的至少一個;以及第三反相器,其被耦合于所述第二反相器的兩端,所述第三反相器和第二時鐘信號同步,并且用于對所述至少一個輸出信號反相,以輸出所述被反相信號。
10.根據(jù)權利要求9所述的顯示設備,其中所述第一時鐘信號和所述第二時鐘信號彼此互為反相。
11.根據(jù)權利要求10所述的顯示設備,其中施加于所述多個觸發(fā)器的奇數(shù)編號的觸發(fā)器的第一時鐘信號和施加于所述多個觸發(fā)器的偶數(shù)編號的觸發(fā)器的第一時鐘信號彼此互為反相。
12.根據(jù)權利要求9所述的顯示設備,其中所述第一周期基本上與所述第一時鐘信號的半周期相同。
13.根據(jù)權利要求9所述的顯示設備,其中當包括在相鄰的各觸發(fā)器中的第一反相器的結果信號處于第三電平時,所述第二掃描驅動器產生具有處于第四電平的脈沖的信號,并且輸出具有處于第四電平的脈沖的信號,作為所述至少一個第二控制信號。
14.根據(jù)權利要求7所述的顯示設備,其中所述第一掃描驅動器和所述第二掃描驅動器共享所述移位寄存器。
15.根據(jù)權利要求7所述的顯示設備,其中所述第一掃描驅動器包括第一邏輯運算器,用于接收從移位寄存器輸出的兩個相鄰輸出信號,并用于當兩個輸出信號處于第三電平時,輸出具有處于第四電平的脈沖的第一信號;以及第二邏輯運算器,用于接收從第一邏輯運算器輸出的第一信號和具有在水平周期內的某時間段處于第三電平的脈沖的第二信號,并用于當?shù)谝恍盘柡偷诙盘杻蓚€都處于第四電平時,輸出具有處于第三電平的脈沖的信號,作為所述選擇信號中的至少一個。
16.根據(jù)權利要求7所述的顯示設備,其中所述第二掃描驅動器接收從所述移位寄存器輸出的兩個相鄰的輸出信號,并且當所述兩個輸出信號之一處于第三電平時,輸出具有處在第四電平的脈沖的信號,作為所述第二控制信號。
17.一種顯示設備,包括顯示面板,包括用于傳輸各數(shù)據(jù)信號的多個數(shù)據(jù)線,用于傳輸選擇信號的多個第一掃描線、用于傳輸各發(fā)射控制信號的多個第二掃描線,和分別耦合到各數(shù)據(jù)線各第一掃描線和各第二掃描線的多個像素電路;數(shù)據(jù)驅動器,用于將各數(shù)據(jù)信號施加于各數(shù)據(jù)線;第一掃描驅動器,用于將所述選擇信號施加于所述第一掃描線;以及第二掃描驅動器,用于將所述發(fā)射控制信號施加于所述第二掃描線,其中第一掃描驅動器和第二掃描驅動器包括移位寄存器,用于將具有處于第一電平的脈沖的第一信號順序延遲第一周期,以產生多個第二信號,其中第一掃描驅動器包括第一邏輯運算器,用于接收從移位寄存器輸出的兩個相鄰的第二信號,并且當兩個第二信號都處于第三電平時,輸出具有處于第四電平的脈沖的第三信號;以及第二邏輯運算器,用于接收從第一邏輯運算器輸出的第三信號和具有在水平周期中的一部分中處于第三電平脈沖的第四信號,并且用于當?shù)谌盘柡偷谒男盘杻蓚€都處于第四電平時,輸出具有處于第三電平的脈沖的信號,作為選擇信號中的至少一個,以及其中第二掃描驅動器接收從移位寄存器輸出的兩個相鄰的第二信號,并且當兩個相鄰的第二信號之一處于第三電平時,輸出具有處于第四電平的脈沖的信號作為發(fā)射控制信號中的至少一個。
18.根據(jù)權利要求17所述的顯示設備,其中所述像素電路中的至少一個包括發(fā)射器件,用于發(fā)射與向其提供的電流相對應的圖像;第一開關,用于響應于選擇信號中的至少一個傳輸所述數(shù)據(jù)信號中的至少一個;晶體管,當從所述第一開關傳輸所述至少一個數(shù)據(jù)信號時,其被二極管連接;第一存儲器件,其被耦合在第一晶體管電極和晶體管的控制電極之間;第二存儲器件,其被耦合到所述控制電極及用于傳輸?shù)谝豢刂菩盘柕牡谌龗呙杈€;以及第二開關,用于響應于所述發(fā)射控制信號中的至少一個,將從晶體管輸出的電流傳輸?shù)剿霭l(fā)射器件。
19.根據(jù)權利要求18所述的顯示設備,其中所述第一控制信號是所述第三信號的反相信號。
20.根據(jù)權利要求18所述的顯示設備,還包括將所述第一控制信號施加于所述第三掃描線的第三掃描驅動器。
21.根據(jù)權利要求18所述的顯示設備,其中所述至少一個像素電路還包括用于響應于所述至少一個選擇信號而二極管連接所述晶體管的第三開關。
22.一種顯示面板,包括具有用于傳輸數(shù)據(jù)信號的多個數(shù)據(jù)線、用于傳輸選擇信號的多個掃描線、和在分別由各數(shù)據(jù)線和各掃描線限定的多個像素上形成的多個像素電路的顯示面板,其中所述像素電路中的至少一個包括發(fā)射器件,用于顯示與向其提供的數(shù)據(jù)電流對應的圖像;第一開關,用于響應于所述掃描線中至少一條的選擇信號中的至少一個,來傳輸通過所述數(shù)據(jù)線中的至少一個傳輸?shù)臄?shù)據(jù)信號中的至少一個;晶體管,用于提供驅動電流以驅動所述發(fā)射器件,并具有第一晶體管電極和控制電極;第一存儲器件,其被耦合在所述第一晶體管電極和所述晶體管的控制電極之間;第二存儲器件,其被耦合在所述晶體管的控制電極和用于提供第一控制信號的信號線之間;以及第二開關,其響應于第二控制信號而耦合所述晶體管的第二晶體管電極和所述發(fā)射器件,其中當所述至少一個選擇信號處于使能周期內時,設置所述使能周期被包括在水平周期內,以及其中所述第二控制信號包括被設置為水平周期整數(shù)倍的禁止周期。
23.根據(jù)權利要求22所述的顯示面板,其中所述第一控制信號在水平周期期間維持在第一電平,否則維持在第二電平。
24.根據(jù)權利要求22所述的顯示面板,其中所述像素電路還包括第三開關,用于響應于所述至少一個選擇信號而二極管連接所述晶體管,并且其中在所述至少一個數(shù)據(jù)信號從所述第一開關傳輸時,二極管連接所述晶體管。
25.根據(jù)權利要求22所述的顯示面板,還包括用于將所述選擇信號提供給各掃描線的第一掃描驅動器,以及用于產生所述第二控制信號的第二掃描驅動器。
26.根據(jù)權利要求25所述的顯示面板,其中所述第一掃描驅動器和所述第二掃描驅動器包括移位寄存器,用于將具有處于第三電平的脈沖的第一信號順序地延遲第一周期,以產生多個第二信號。
27.根據(jù)權利要求26所述的顯示面板,其中第一掃描驅動器包括第一邏輯運算器,用于接收從移位寄存器輸出的兩個相鄰的第二信號,并且用于當兩個第二信號處于第三電平時,輸出具有處于第四電平的脈沖的第三信號;以及第二邏輯運算器,用于接收從第一邏輯運算器輸出的第三信號和具有在所述水平周期內的一部分處于第三電平的脈沖的第四信號,并且用于當?shù)谌盘柡偷谒男盘杻蓚€都處于第四電平時,輸出具有處于第三電平的脈沖的信號,作為所述選擇信號中的至少一個。
28.根據(jù)權利要求26所述的顯示面板,其中第二掃描驅動器接收從移位寄存器輸出的兩個相鄰第二信號,并且當兩個第二信號之一處于第三電平時,輸出具有處于第四電平的脈沖的信號,作為所述第二控制信號。
29.一種用于驅動顯示設備的方法,所述顯示設備包括多個數(shù)據(jù)線,用于傳輸數(shù)據(jù)信號;多個第一掃描線,用于傳輸選擇信號;多個第二掃描線用于傳輸?shù)谝豢刂菩盘?;以及多個像素電路,其分別被耦合到所述數(shù)據(jù)線和所述第一掃描線,所述多個像素電路中的至少一個包括第一開關,用于響應于所述選擇信號中至少一個處于第一電平的脈沖,從所述數(shù)據(jù)線中的至少一個傳輸數(shù)據(jù)電流;晶體管,其具有第一晶體管電極和控制電極;第一存儲器件,其被形成在所述第一晶體管電極和所述控制電極之間;第二存儲器件,其被形成在所述控制電極和所述第二掃描線的至少一個之間;以及發(fā)射器件,用于顯示與來自所述晶體管的電流對應的圖像,所述方法包括將所述第一控制信號中的至少一個從第三電平轉變成第四電平,并且在水平周期期間維持所述至少一個第一控制信號在第四電平;將至少一個選擇信號從第二電平轉變成第一電平,并且在第一周期期間將對應數(shù)據(jù)電流的電壓向所述第一存儲器件充電;以及將至少一個第一控制信號從第四電平轉變成第三電平,以便改變在第一存儲器件中的電壓。
30.根據(jù)權利要求29所述的方法,其中至少一個像素電路還包括第二開關,用于響應于所述至少一個選擇信號而二極管連接晶體管。
31.根據(jù)權利要求29所述的方法,其中設置第一周期,以便被包括在所述水平周期內。
32.根據(jù)權利要求29所述的方法,還包括第三開關,用于響應于第二控制信號處于第五電平的脈沖,切斷從晶體管流向發(fā)射器件的電流。
33.根據(jù)權利要求32所述的方法,還包括在將第一控制信號從第三電平轉變成第四電平前,將第二控制信號從第六電平轉變成第五電平,并且在第二周期期間維持第二控制信號在所述第五電平。
34.根據(jù)權利要求33所述的方法,其中設置第二周期以便包括所述水平周期。
35.根據(jù)權利要求34所述的方法,其中所述第二周期設置為水平周期的整數(shù)倍。
全文摘要
一種顯示設備,包括以矩陣方式形成的多個像素電路;多個第一掃描線,用于傳輸選擇信號以選擇一個或多個像素電路;多個第二掃描線,用于傳輸各發(fā)射控制信號,以控制所選擇的一個或多個像素電路的一個或多個發(fā)射的持續(xù)時間;以及用于順序延遲初級信號的掃描驅動器。所述初級信號具有用于產生多個二級信號的、大約在第一周期時處于第一電平的脈沖。為了輸出各發(fā)射控制信號,對多個二級信號反相,并且在二級信號的至少一個和發(fā)射控制信號的至少一個是在第一電平時,產生具有處于第二電平的脈沖的信號。
文檔編號H05B33/14GK1705004SQ200510070479
公開日2005年12月7日 申請日期2005年5月13日 優(yōu)先權日2004年5月31日
發(fā)明者申東蓉 申請人:三星Sdi株式會社
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1