一種采用dsp+fpga架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng)的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及圖像處理領(lǐng)域,特別涉及一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng)。
【背景技術(shù)】
[0002]隨著微電子技術(shù)的不斷發(fā)展,特別是大規(guī)模集成電路和數(shù)字信號(hào)處理芯片的出現(xiàn),使得信號(hào)處理的速度不斷增長,手段也更加靈活,現(xiàn)代光電探測跟蹤系統(tǒng)正朝著人工智能的方向發(fā)展,一方面系統(tǒng)的設(shè)計(jì)要求探測的圖像幀頻更高、視場更大、適用的場合背景更為復(fù)雜多變;另一方面隨著紅外成像技術(shù)應(yīng)用的日益廣泛,對紅外圖像處理技術(shù)實(shí)時(shí)性的要求也越來越高,又要求視頻處理具有足夠高的處理速度和較為復(fù)雜適用的跟蹤算法,以確保跟蹤、識(shí)別的精度。
[0003]在圖像識(shí)別領(lǐng)域,隨著圖像處理算法越來越復(fù)雜,需要對同一圖像進(jìn)行多次不同的算法處理,然而,現(xiàn)有的處理器在面對復(fù)雜的算法時(shí),其處理能力較差、處理效率低。
【實(shí)用新型內(nèi)容】
[0004]本實(shí)用新型在于克服現(xiàn)有技術(shù)的上述不足,提供一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng)。
[0005]為了實(shí)現(xiàn)上述實(shí)用新型目的,本實(shí)用新型采用的技術(shù)方案是:
[0006]一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng),包括至少3個(gè)FPGA芯片,每個(gè)所述FPGA芯片對應(yīng)連接有2個(gè)DSP芯片;Compact PCI總線接口,用于互聯(lián)所述至少3個(gè)FPGA芯片;
[0007]還包括紅外攝像機(jī),用于獲取目標(biāo)圖像信息;圖像輸入接口連接所述紅外攝像機(jī)、所述Compact PCI總線接口,用于接收所述目標(biāo)圖像信息,并將所述目標(biāo)圖像信息通過所述Compact PCI總線接口發(fā)送到所述每個(gè)所述FPGA芯片;
[0008]所述FPGA用于根據(jù)對應(yīng)的內(nèi)置程序?qū)λ瞿繕?biāo)圖像信息進(jìn)行處理,并輸出。
[0009]進(jìn)一步地,所述FPGA芯片的型號(hào)為XC5VLX50。
[0010]進(jìn)一步地,所述DSP芯片的型號(hào)為TMS320C6414。
[0011]進(jìn)一步地,所述Compact PCI總線接口芯片的型號(hào)為PCI9054。
[0012]與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果
[0013]本實(shí)用新型的一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng)通過采用至少三片F(xiàn)PGA芯片,使得本系統(tǒng)處理圖像信號(hào)的能力相比現(xiàn)有的系統(tǒng)大幅提高,本本實(shí)用新型處理器的處理效率是單處理芯片處理效率的兩倍多。
【附圖說明】
[0014]圖1是本實(shí)用新型的一個(gè)實(shí)施例示出的一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng)。
【具體實(shí)施方式】
[0015]下面結(jié)合【具體實(shí)施方式】對本實(shí)用新型作進(jìn)一步的詳細(xì)描述。但不應(yīng)將此理解為本實(shí)用新型上述主題的范圍僅限于以下的實(shí)施例,凡基于本【實(shí)用新型內(nèi)容】所實(shí)現(xiàn)的技術(shù)均屬于本實(shí)用新型的范圍。
[0016]實(shí)施例1:
[0017]圖1是本實(shí)用新型的一個(gè)實(shí)施例示出的一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng),包括至少3個(gè)FPGA芯片,每個(gè)所述FPGA芯片對應(yīng)連接有2個(gè)DSP芯片;Compact PCI總線接口,用于互聯(lián)所述至少3個(gè)FPGA芯片;
[0018]還包括紅外攝像機(jī),用于獲取目標(biāo)圖像信息;圖像輸入接口連接所述紅外攝像機(jī)、所述Compact PCI總線接口,用于接收所述目標(biāo)圖像信息,并將所述目標(biāo)圖像信息通過所述Compact PCI總線接口發(fā)送到所述每個(gè)所述FPGA芯片;
[0019]所述FPGA用于根據(jù)對應(yīng)的內(nèi)置程序?qū)λ瞿繕?biāo)圖像信息進(jìn)行處理,并輸出。
[0020]在一個(gè)具體實(shí)施例中,所述FPGA芯片的型號(hào)為XC5VLX50。
[0021]在一個(gè)具體實(shí)施例中,所述DSP芯片的型號(hào)為TMS320C6414。
[0022]在一個(gè)具體實(shí)施例中,所述Compact PCI總線接口芯片的型號(hào)為PCI9054。
[0023]本實(shí)用新型的一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng)通過采用至少三片F(xiàn)PGA芯片,使得本系統(tǒng)處理圖像信號(hào)的能力相比現(xiàn)有的系統(tǒng)大幅提高,本本實(shí)用新型處理器的處理效率是單處理芯片處理效率的兩倍多。
[0024]上面結(jié)合附圖對本實(shí)用新型的【具體實(shí)施方式】進(jìn)行了詳細(xì)說明,但本實(shí)用新型并不限制于上述實(shí)施方式,在不脫離本申請的權(quán)利要求的精神和范圍情況下,本領(lǐng)域的技術(shù)人員可以作出各種修改或改型。
【主權(quán)項(xiàng)】
1.一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng),其特征在于,包括至少3個(gè)FPGA芯片,每個(gè)所述FPGA芯片對應(yīng)連接有2個(gè)DSP芯片;Compact PCI總線接口,用于互聯(lián)所述至少3個(gè)FPGA芯片; 還包括紅外攝像機(jī),用于獲取目標(biāo)圖像信息;圖像輸入接口連接所述紅外攝像機(jī)、所述Compact PCI總線接口,用于接收所述目標(biāo)圖像信息,并將所述目標(biāo)圖像信息通過所述Compact PCI總線接口發(fā)送到所述每個(gè)所述FPGA芯片; 所述FPGA用于根據(jù)對應(yīng)的內(nèi)置程序?qū)λ瞿繕?biāo)圖像信息進(jìn)行處理,并輸出。2.根據(jù)權(quán)利要求1所述的一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng),其特征在于,所述FPGA芯片的型號(hào)為XC5 VLX50。3.根據(jù)權(quán)利要求1所述的一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng),其特征在于,所述DSP芯片的型號(hào)為TMS320C6414。4.根據(jù)權(quán)利要求1所述的一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng),其特征在于,所述Compact PCI總線接口芯片的型號(hào)為PCI9054。
【專利摘要】本實(shí)用新型公開了一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng),包括至少3個(gè)FPGA芯片,每個(gè)所述FPGA芯片對應(yīng)連接有2個(gè)DSP芯片;Compact PCI總線接口,用于互聯(lián)所述至少3個(gè)FPGA芯片;還包括紅外攝像機(jī),用于獲取目標(biāo)圖像信息;圖像輸入接口連接所述紅外攝像機(jī)、所述Compact PCI總線接口,用于接收所述目標(biāo)圖像信息,并將所述目標(biāo)圖像信息通過所述Compact PCI總線接口發(fā)送到所述每個(gè)所述FPGA芯片;所述FPGA用于根據(jù)對應(yīng)的內(nèi)置程序?qū)λ瞿繕?biāo)圖像信息進(jìn)行處理,并輸出。本實(shí)用新型的一種采用DSP+FPGA架構(gòu)的目標(biāo)檢測跟蹤系統(tǒng)通過采用至少三片F(xiàn)PGA芯片,使得本系統(tǒng)處理圖像信號(hào)的能力相比現(xiàn)有的系統(tǒng)大幅提高,本本實(shí)用新型處理器的處理效率是單處理芯片處理效率的兩倍多。
【IPC分類】H04N5/14
【公開號(hào)】CN205378012
【申請?zhí)枴緾N201620173879
【發(fā)明人】陳金令, 張帥毅, 謝瀚, 崔寶明, 汪川欽, 張繼宏, 邢保振
【申請人】四川九洲北斗導(dǎo)航與位置服務(wù)有限公司
【公開日】2016年7月6日
【申請日】2016年3月7日