亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種多通道多路音視頻解碼器的制造方法

文檔序號:9108464閱讀:1599來源:國知局
一種多通道多路音視頻解碼器的制造方法
【技術領域】
[0001]本實用新型涉及一種多通道多路音視頻解碼器。
【背景技術】
[0002]廣西全區(qū)正在積極推進地面數(shù)字電視廣播覆蓋相關工作,目前使用的音視頻解碼器輸入信號種類單一,工作性能不穩(wěn)定,遠程監(jiān)控不方便。為了更好的滿足發(fā)射臺站的實際需要,采用功能實用并且具有網(wǎng)絡通信接口的多通道多路音視頻解碼器是較好的選擇。

【發(fā)明內(nèi)容】

[0003]本實用新型要解決的技術問題是提供一種多通道多路音視頻解碼器,可實現(xiàn)多種模式通道輸入,包括ASI輸入、DTMB RF輸入、IP輸入,解碼后轉換成多路音視頻信號輸出,解碼視頻格式支持H.264/MPEG2/AVS+,輸出接口為復合視頻(CVBS),解碼音頻格式支持MPEG Aud1 Layer-2/DRA,輸出接口為模擬音頻(平衡輸出),可解碼輸出9路不同節(jié)目的音視頻信號,還可根據(jù)需要進行擴展,包含網(wǎng)絡通信接口,可實現(xiàn)數(shù)據(jù)的遠程傳輸。
[0004]本實用新型以如下技術方案解決上述技術問題。
[0005]本實用新型一種多通道多路音視頻解碼器,它主要由調(diào)諧模塊1、信道解調(diào)模塊2、以太網(wǎng)發(fā)送接收電路3、信道均衡器一 4、TS流串/并轉換電路一 5、信道均衡器二 6、TS流串/并轉換電路二 7、FPGA現(xiàn)場可編程門陣列8、SRAM存儲器9、Flash配置芯片10、STM32微控制器電路11、EEPROM存儲器12、RS232串行通信接口 13、RJ45以太網(wǎng)接口 14、九個音視頻解碼模塊構成,DTMB RF信號輸入到調(diào)諧模塊I,調(diào)諧模塊I的輸出端連接信道解調(diào)模塊2實現(xiàn)雙向雙向通訊,信道解調(diào)模塊2的輸出端連接FPGA現(xiàn)場可編程門陣列8 ;IP信號輸入到以太網(wǎng)發(fā)送接收電路3,以太網(wǎng)發(fā)送接收電路3的輸出端連接FPGA現(xiàn)場可編程門陣列8實現(xiàn)雙向通訊;ASI1信號輸入到信道均衡器一 4,信道均衡器一 4的輸出端連接TS流串/并轉換電路一 5,TS流串/并轉換電路一 5的輸出端連接FPGA現(xiàn)場可編程門陣列8 ;ASI2信號輸入到信道均衡器二 6,信道均衡器二 6的輸出端連接TS流串/并轉換電路二7,TS流串/并轉換電路二 7的輸出端連接FPGA現(xiàn)場可編程門陣列8 ;FPGA現(xiàn)場可編程門陣列8分別與SRAM存儲器9、Flash配置芯片10、STM32微控制器電路11連接并實現(xiàn)雙向通訊;FPGA現(xiàn)場可編程門陣列8的輸出端分九路分別連接九個音視頻解碼模塊;STM32微控制器電路11分別與調(diào)諧模塊1、信道解調(diào)模塊2、EEPROM存儲器12、RS232串行通信接口
13、RJ45以太網(wǎng)接口 14連接并實現(xiàn)雙向通訊。
[0006]本實用新型一種多通道多路音視頻解碼器,所述音視頻解碼模塊由音視頻解碼器24、視頻濾波電路25、音頻驅(qū)動器26、SDRAM存儲器27、FLASH配置芯片28構成,音視頻解碼器24的輸出端分兩路,一路連接視頻濾波電路25后輸出視頻信號,另一路連接音頻驅(qū)動器26后輸出音頻信號,音視頻解碼器24還分別與SDRAM存儲器27、FLASH配置芯片28連接并實現(xiàn)雙向通訊。
[0007]本實用新型具有RS232通訊接口和以太網(wǎng)接口,可實現(xiàn)數(shù)據(jù)的遠程傳輸。
[0008]本實用新型可將多種模式通道輸入的信號,包括ASI輸入、DTMB RF輸入、IP輸入,解碼后轉換成多路音視頻信號輸出,解碼視頻格式支持H.264/MPEG2/AVS+,輸出接口為復合視頻(CVBS),解碼音頻格式支持MPEG Aud1 Layer-2/DRA,輸出接口為模擬音頻(平衡輸出),可解碼輸出9路不同節(jié)目的音視頻信號,還可根據(jù)需要進行擴展。
【附圖說明】
[0009]圖1是本實用新型的電路結構圖。
[0010]圖2是本實用新型的音視頻解碼模塊的電路結構圖。
[0011]圖中。
[0012]1-調(diào)諧模塊。
[0013]2-信道解調(diào)模塊。
[0014]3-以太網(wǎng)發(fā)送接收電路。
[0015]4-信道均衡器一。
[0016]5-TS流串/并轉換電路一。
[0017]6-信道均衡器二。
[0018]7-TS流串/并轉換電路二。
[0019]8-FPGA現(xiàn)場可編程門陣列。
[0020]9-SRAM 存儲器。
[0021]1-Flash 配置芯片。
[0022]11-STM32微控制器電路。
[0023]12-EEPR0M 存儲器。
[0024]13-RS232 串行通信接口。
[0025]14-RJ45 以太網(wǎng)接口。
[0026]15-音視頻解碼模塊I。
[0027]16-音視頻解碼模塊2。
[0028]17-音視頻解碼模塊3。
[0029]18-音視頻解碼模塊4。
[0030]19-音視頻解碼模塊5。
[0031 ]20-音視頻解碼模塊6。
[0032]21-音視頻解碼模塊7。
[0033]22-音視頻解碼模塊8。
[0034]23-音視頻解碼模塊9。
[0035]24-首視頻解碼器。
[0036]25-視頻濾波電路。
[0037]26-音頻驅(qū)動器。
[0038]27-SDRAM 存儲器。
[0039]28-FLASH 配置芯片。
【具體實施方式】
[0040]本實用新型一種多通道多路音視頻解碼器,主要由信號接收與處理模塊、解復用模塊、控制模塊、音視頻解碼模塊構成。
[0041]下面結合附圖對本實用新型作進一步的描述。
[0042]如圖1所示,一種多通道多路音視頻解碼器的電路結構主要由調(diào)諧模塊1、信道解調(diào)模塊2、以太網(wǎng)發(fā)送接收電路3、信道均衡器一 4、TS流串/并轉換電路一 5、信道均衡器二 6、TS流串/并轉換電路二 7、FPGA現(xiàn)場可編程門陣列8、SRAM存儲器9、Flash配置芯片10、STM32微控制器電路11、EEPROM存儲器12、RS232串行通信接口 13、RJ45以太網(wǎng)接口
14、九個音視頻解碼模塊構成,DTMB RF信號輸入到調(diào)諧模塊I,調(diào)諧模塊I的輸出端連接信道解調(diào)模塊2實現(xiàn)雙向雙向通訊,信道解調(diào)模塊2的輸出端連接FPGA現(xiàn)場可編程門陣列8;IP信號輸入到以太網(wǎng)發(fā)送接收電路3,以太網(wǎng)發(fā)送接收電路3的輸出端連接FPGA現(xiàn)場可編程門陣列8實現(xiàn)雙向通訊;ASI1信號輸入到信道均衡器一 4,信道均衡
當前第1頁1 2 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1