專利名稱::數(shù)據(jù)處理裝置的制作方法
技術(shù)領(lǐng)域:
:本發(fā)明涉及數(shù)據(jù)處理裝置,該數(shù)據(jù)處理裝置用于恢復(fù)在模擬發(fā)送信號中接收的數(shù)字?jǐn)?shù)據(jù)。然而,利用閾值處理的傳統(tǒng)數(shù)據(jù)處理裝置不足以校正由傳輸信道導(dǎo)致的破壞,因此,下游解碼器中的編譯就存在錯誤或某些獨(dú)立的數(shù)據(jù)部分不能被解碼,這樣在屏幕上就會顯示可見錯誤。因此,數(shù)據(jù)的有效性依賴于傳輸信道。本發(fā)明的此目的可以通過權(quán)利要求1中所述的特征實(shí)現(xiàn)。在權(quán)利要求分項(xiàng)中說明了改進(jìn)情況。根據(jù)本發(fā)明,對接收信號進(jìn)行數(shù)字化處理并在閾值估計(jì)器中確定閾值。在下游自適應(yīng)均衡器中校正信道干擾。并且,對于傳輸線中的數(shù)據(jù),二進(jìn)制時鐘產(chǎn)生器產(chǎn)生校正采樣率和校正采樣相位。使用閾值估計(jì)器確定各傳輸線的輸入信號的平均值,然后,取此值為此采樣傳輸線數(shù)據(jù)位的最佳判定值。通過利用自適應(yīng)均衡器,可以校正由傳輸信道引起的各種失真,而無需訓(xùn)練信號。因此,一般地,根據(jù)本發(fā)明的數(shù)據(jù)處理裝置可以被用于如在電視信號中出現(xiàn)的所有數(shù)字附加信號。二進(jìn)制時鐘產(chǎn)生器產(chǎn)生用于恢復(fù)數(shù)據(jù)的校正采樣率并將其自身調(diào)節(jié)到最佳采樣相位。自適應(yīng)均衡器通過使其對信道干擾不靈敏來改善此數(shù)據(jù)處理裝置。此外,將數(shù)據(jù)傳輸率轉(zhuǎn)換器連接到下游的自適應(yīng)均衡器,該自適應(yīng)均衡器的輸出中具有用于對傳輸線上的數(shù)據(jù)進(jìn)行解碼的校正數(shù)據(jù)信號和校正時鐘信號。為了使閾值估計(jì)器提供的平均值對傳輸線保持恒定,還可以提供鉗位電路。為了使自適應(yīng)均衡器具有適當(dāng)動態(tài)范圍的信號振幅,該鉗位電路可以具有連接到下游的定標(biāo)裝置。可以優(yōu)先附加使用判定裝置,該判定裝置僅釋放可被自適應(yīng)均衡器處理的數(shù)據(jù)。此外,此判定裝置還為定標(biāo)裝置提供正確定標(biāo)因數(shù)并在其送到鉗位電路之前校驗(yàn)閾值估計(jì)器的平均值。在本發(fā)明的進(jìn)一步的實(shí)施例中使用了黑色電平估計(jì)器,該黑色電平估計(jì)器估計(jì)每一條傳輸線的黑色電平,然后,將此黑色電平用作閾值估計(jì)器和判定裝置的基準(zhǔn)值。為了減少信號干擾的影響,使用輸入低通濾波器。圖1示出數(shù)據(jù)處理裝置;圖2示出圖文電視傳輸線上的輸入信號形式;圖3示出輸入低通濾波器;圖4示出黑色電平估計(jì)器;圖5示出閾值估計(jì)器;圖6示出判定裝置;圖7示出鉗位電路;圖8示出定標(biāo)裝置;圖9示出自適應(yīng)均衡器;圖10示出用于系數(shù)適配的單元;圖11示出自適應(yīng)均衡器的詳圖;圖12示出二進(jìn)制時鐘產(chǎn)生器;圖13示出離散時間振蕩器;圖14示出對相位誤差的估計(jì);圖15示出數(shù)據(jù)傳輸率轉(zhuǎn)換器。典型實(shí)施例圖1示出數(shù)據(jù)處理裝置的示意圖,該數(shù)據(jù)處理裝置具有輸入IN以及數(shù)據(jù)輸出TTD和時鐘輸出TTC,將數(shù)字化接收數(shù)據(jù)送到IN。所提供的數(shù)字輸入數(shù)據(jù)具有8比特的分辨率以及對于PAL/SECAM制具有18MHz采樣率的數(shù)據(jù)傳輸率,對于NTSC制具有9MHz采樣率的數(shù)據(jù)傳輸率。未示出相應(yīng)的A/D轉(zhuǎn)換器。被標(biāo)為“★”的數(shù)據(jù)線為無符號的數(shù)據(jù)線。根據(jù)解碼結(jié)果,寄存器REG1可以存儲數(shù)值,該數(shù)值代表數(shù)據(jù)處理裝置的適當(dāng)模塊的旁路數(shù)值。因此,旁路數(shù)值1pdp可以被用于通過多路復(fù)用器M11旁路輸入低通濾波器INLP,旁路數(shù)值bebp可以被用于通過多路復(fù)用器M12旁路黑色電平估計(jì)器BLEST,數(shù)值1ebp可以被用于通過多路復(fù)用器M14旁路定標(biāo)裝置SCAL,以及數(shù)值eqbp可以被用于通過多路復(fù)用器M13旁路自適應(yīng)均衡器ADEQ。旁路數(shù)值adbp可以被用于以線到線的方式影響自適應(yīng)均衡器的作用,旁路數(shù)值pcbp可以被用于以線到線的方式影響二進(jìn)制時鐘產(chǎn)生器DPLL。根據(jù)當(dāng)前標(biāo)準(zhǔn),時鐘blk17被用于識別電視傳輸線17-18的非標(biāo)準(zhǔn)應(yīng)用,寄存器REG1的最后8個單元用于存儲漂移數(shù)值offset。第二寄存器REG2可以用于存儲數(shù)值adcns,數(shù)值adcns被用作自適應(yīng)均衡器ADEQ的自適應(yīng)常數(shù)。該數(shù)值越大,自適應(yīng)就越快。數(shù)值inimd用于定義啟動方式,數(shù)值eqmd用于定義自適應(yīng)均衡器ADEQ的操作方式。通過輸入低通濾波器INLP,將輸入數(shù)據(jù)送到閾值估計(jì)器LBEST的輸入端,還可以送到黑色電平估計(jì)器BLEST。計(jì)時器TIMING提供處理數(shù)字輸入數(shù)據(jù)所需的處理時鐘。為此,向計(jì)時器TIMING提供水平同步信號Hsync、行編號信號Lineno、信息信號116vps、時鐘信號sysm、數(shù)值blk17以及偏移數(shù)值offset,只要?dú)W洲電視制式中的第16條線為VPS線就置位信息信號116vps。在輸入端IN,8比特長的偏移數(shù)值offset被用于補(bǔ)償水平同步信號Hsync與視頻輸入信號之間的延遲。對于歐洲制式,根據(jù)Offset=100-Δ來計(jì)算偏移數(shù)值offset,對于美洲制式,根據(jù)Offset=50-Δ來計(jì)算偏移數(shù)值offset。在此,Δ為采樣水平同步信號Hsync引起的延遲的采樣數(shù)。這意謂著,對于歐洲制式,水平同步信號Hsync的允許延遲為(-155,100)/18(μs),對于美洲制式,水平同步信號的允許延遲為(-205,50)/9(μs)。計(jì)時器TIMING產(chǎn)生的輸出信號有時鐘信號ck、用于黑色電平估計(jì)器BLEST的復(fù)位信號becl和允許信號been、用于閾值估計(jì)器LVEST的窗信號lewn、用于自適應(yīng)均衡器ADEQ的允許信號aden、當(dāng)存在信號vps和信號wss之一時用于二進(jìn)制時鐘產(chǎn)生器DPLL的相位校正窗信號pcwn和信號vw、數(shù)據(jù)線信號dtl、當(dāng)存在視頻節(jié)目信號時的信號vps、當(dāng)存在寬屏幕信令時的信號wss以及用作關(guān)閉字幕信號的信號cc。計(jì)時器TIMING向閾值估計(jì)器LVEST提供時鐘信號ck、信號vps、信號cc以及信號lewn。向黑色電平估計(jì)器BLEST提供時鐘信號ck、復(fù)位相加bec1以及允許信號been。通過多路復(fù)用器M12將黑色電平估計(jì)器BLEST的8比特寬輸出端分別連接到閾值估計(jì)器LVEST的第二輸入端和判定裝置GATG的輸入端,計(jì)時器TIMING將時鐘信號ck、信號dt1以及外部復(fù)位信號rst送到閾值估計(jì)器LVEST和判定裝置GATG。將同樣為8比特寬的判定裝置GATG的第二輸入端連接到閾值估計(jì)器LVEST的輸出端。閾值估計(jì)器LVEST產(chǎn)生的允許信號val控制判定裝置GATG。判定裝置GATG的輸出連接到鉗位電路CLAMP。通過旁路判定裝置GATG,還可以將閾值估計(jì)器LVEST產(chǎn)生的8比特寬的輸出直接連接到鉗位電路CLAMP或定標(biāo)裝置SCAL。黑色電平估計(jì)器BLEST還對數(shù)據(jù)處理裝置的輸出有利,但實(shí)際上不完全是這樣。延遲電路V11對由輸入低通濾波器INLP、閾值估計(jì)器LVEST以及判定裝置GATA引起的信號延遲時間進(jìn)行補(bǔ)償。因此,在延遲電路V11延遲后,將數(shù)字輸入信號IN送到鉗位電路CLAMP的輸入端。將判定裝置GATG的第二輸出端dx連接到定標(biāo)裝置SCAL的第二輸入端。通過多路復(fù)用器M15,將7比特寬的定標(biāo)裝置SCAL的輸出連接到自適應(yīng)均衡器ADEQ的輸入端。多路復(fù)用器M15具有對旁路值scbp的控制輸入。只要設(shè)置旁路值scbp,就將定標(biāo)裝置SCAL的輸入直接連接到自適應(yīng)均衡器ADEQ。將判定裝置GATG的第三輸出端連接到寄存器REG3的第一輸入端,寄存器REG3的第二輸入端的信號been是由計(jì)時器TIMING提供的。如果傳輸線上傳輸有數(shù)據(jù),則產(chǎn)生信號neline。信號neline與信號aden和adbp一起作為“與”門U11的輸入信號,即用于轉(zhuǎn)換信號adbp的輸入?!芭c”門U11的輸出信號為自適應(yīng)均衡器ADEQ的允許信號。自適應(yīng)均衡器的其它控制輸入還有送到其的信號inmid、信號eqmd、信號adcns、信號rst以及信號ck。將自適應(yīng)均衡器ADEQ的輸出分別連接到數(shù)據(jù)傳輸率轉(zhuǎn)換器RSCL和二進(jìn)制時鐘產(chǎn)生器DPLL。將由信號norm625獲得的信號rst、ck、sysm,信號vw,以及利用“與”門U12由信號pcwn和信號pcbp(被轉(zhuǎn)換的)產(chǎn)生的信號win施加到二進(jìn)制時鐘產(chǎn)生器DPLL。將數(shù)據(jù)線ph和由二進(jìn)制時鐘產(chǎn)生器DPLL產(chǎn)生的信號ckrs從二進(jìn)制時鐘產(chǎn)生器DPLL連接到/送到數(shù)據(jù)傳輸率轉(zhuǎn)換器RSCL。此外,由二進(jìn)制時鐘產(chǎn)生器DPLL引出的數(shù)據(jù)線用于傳輸信號dph。此外,被施加到數(shù)據(jù)傳輸率轉(zhuǎn)換器RSCL的輸入信號還有ck、vw、sysm以及dt1。圖2示出圖文電視傳輸線上的輸入信號的形式。在這種情況下,在值16建立黑色電平BL,在值185建立白色電平WL。輸入信號RI定義文本值1,文本數(shù)值1代表連續(xù)數(shù)字?jǐn)?shù)據(jù)的電平為128的數(shù)值TXT“1”,文本數(shù)值0代表黑色電平BL為16。數(shù)值128與數(shù)值16之間的數(shù)值72產(chǎn)生判定閾值CL。圖3示出數(shù)字輸入低通濾波器INLP的典型實(shí)施例。將輸入數(shù)據(jù)x送到加法器A31的第一輸入端,將通過延遲級V31延遲一個時鐘周期的輸入數(shù)據(jù)x送到加法器A31的第二輸入端。將加法器A31產(chǎn)生的輸出信號通過除法器D31饋送到輸入低通濾波器INLP的輸出端y,除法器D31設(shè)計(jì)成移位寄存器。圖4示出黑色電平估計(jì)器BLEST的典型實(shí)施例。輸入數(shù)據(jù)從輸入端x傳輸?shù)組SB附加裝置MSB41。例如,數(shù)值為10000000的8比特輸入信號用于產(chǎn)生12位輸出數(shù)值111110000000。此輸出數(shù)值被饋送到加法器A41,將加法器A41的輸出饋送到積分器I41。在信號中出現(xiàn)圖2所示的黑色電平BL的期間內(nèi),將允許輸入ena轉(zhuǎn)換到積分器I41。完成積分計(jì)算并且在新的黑色電平估計(jì)開始之前,復(fù)位信號clr對積分器I41進(jìn)行復(fù)位。積分器I41的輸出分別被送到加法器A41和除法器D41的第二輸入端,除法器D41產(chǎn)生8比特?cái)?shù)值。因此,在黑色電平估計(jì)器BLEST的輸出端y就獲得此8比特?cái)?shù)值。圖5示出閾值估計(jì)器LVEST的典型實(shí)施例。閾值估計(jì)器LVEST具有3個輸入端。將輸入低通濾波器INLP產(chǎn)生的數(shù)據(jù)送到第一個輸入端x,將黑色電平BLEST產(chǎn)生的示出數(shù)值送到第二輸入端b1,將計(jì)時器TIMING產(chǎn)生的窗信號win送到第三輸入端。將輸入端x一方面連接到MSB擴(kuò)展器MSBX3,另一方面連接到MSB擴(kuò)展器MSBX2。輸入線為無符號的8比特傳輸線。MSB擴(kuò)展器MSBX3的輸出為無符號的9比特傳輸線,MSB擴(kuò)展器MSBX2的輸出為無符號的13比特傳輸線。將MSB擴(kuò)展器MSBX3的輸出一方面連接到比較器C51的A輸入端,另一方面通過延遲電路V51連接到比較器C52的A輸入端。通過加法器A51,輸入b1被分別連接到比較器C51、比較器C52的B輸入端,加法器A51的第二輸入端被施加了常數(shù)26。比較器C51、比較器C52的輸出端以及輸入win被分別連接到“與”門U51的輸入端?!芭c”門U51的輸出端被連接到觸發(fā)器F51的S輸入端,觸發(fā)器F51的反相R輸入端被連接到輸入win。觸發(fā)器F51的Q輸出為積分器I51和加法計(jì)數(shù)器UC51的復(fù)位信號。此外,觸發(fā)器F51的Q輸出端還被連接到“與”門U52的輸入端。包括比較器C51、比較器C52、延遲電路V51、“與”門U51以及觸發(fā)器F51的電路單元構(gòu)成了引入檢測器RI-DTCT。MSB擴(kuò)展器MSBX2的輸出端連接到加法器A52,加法器A52的輸出端連接到積分器I51的輸入端。積分器I51的輸出端一方面連接到加法器A52的第二輸入端,另一方面分別連接到除法器D51、除法器D52、除法器D53以及除法器D54的輸入端。除法器D51的除法比優(yōu)先為39/1024,除法器D52的除法比優(yōu)先為35/1024,除法器D53的除法比為47/1024,除法器D54的除法比為57/1024。除法器D51、D52、D53、D54的輸出均為無符號的8比特傳輸線。除法器D51的輸出被連接到多路復(fù)用器M51的0輸入端,多路復(fù)用器M51的1輸入端被連接到除法器D52的輸出端。除法器D53的輸出端被連接到多路復(fù)用器M52的1輸入端,多路復(fù)用器M52的0輸入端被連接到多路復(fù)用器M51的輸入端。除法器D54的輸出端被連接到多路復(fù)用器M53的1輸入端,多路復(fù)用器M53的0輸入端被連接到多路復(fù)用器M52的輸出端。多路復(fù)用器M53的輸出端被連接到閾值估計(jì)器LVEST的輸出端y。加法計(jì)數(shù)器UC51的計(jì)數(shù)輸入ena被連接到“與”門U52的輸出端。加法計(jì)數(shù)器UC51的輸出端一方面被連接到邏輯電路Lgc51,另一方面被連接到比較器C53,比較器C53的輸出端被連接到“與”門U52的第二輸入端。邏輯電路Lgc51連接有控制線,所述控制線上傳輸有VPS信號vps、WSS信號wss以及關(guān)閉字幕信號的信號cc。此外,控制線還以此順序分別連接到多路復(fù)用器M51、M52、M53的控制輸入。邏輯電路Lgc51在其輸出端提供信號1e,信號1e為積分器I51的允許信號并同時被反饋到延遲電路V51。延遲電路V51的輸出一方面被連接到延遲電路V52,另一方面被連接到轉(zhuǎn)換的“與”門U53的輸入端,“與”門的第二輸入端被連接到延遲電路V52的輸出端?!芭c”門U53的輸出即閾值估計(jì)器LVEST的輸出val。閾值估計(jì)器LVEST的主要部分為積分器I51,積分器I51被用作平均值濾波器。此外,所使用的引入檢測器RI-DTCT用于確保平均值濾波器處理校正信號值。引入檢測器RI-DTCT在計(jì)數(shù)器TIMING的控制下在搜索窗口搜索引入啟動信號。這是通過比較輸入數(shù)值與具有預(yù)定閾值的黑色電平之間的振幅差值實(shí)現(xiàn)的。可以認(rèn)為在搜索窗口中大于閾值的頭兩個相鄰的輸入數(shù)值與引入信號有關(guān)。當(dāng)發(fā)現(xiàn)引入信號時,閾值估計(jì)器LVEST在引入信號的中部對采樣計(jì)算平均值。圖6示出判定裝置GATG。第一輸入端1v將有關(guān)閾值的信息送到加法器A61以及多路復(fù)用器M61的0輸入端,多路復(fù)用器M61的第二輸入端具有適用于其的常數(shù)72。第二輸入端b1將有關(guān)黑色電平的信息送到加法器A61。加法器A61的輸出端被連接到比較器C61的A輸入端和限幅器L61。加法器A61的第二輸入端有適用于其的常數(shù)24。加法器A61的輸出端被連接到“與”門U61的一個輸入端,“與”門U61的第二輸入端被連接到輸入ena,該輸入ena提供允許信號。多路復(fù)用器M61的輸出端被連接到寄存器R61,寄存器R61的輸出端1o為電平數(shù)值,例如,對于通常的圖文電視傳輸線該數(shù)值為72。經(jīng)過除法器D61、多路復(fù)用器M62的0輸入端以及寄存器R62,將限幅器L61的輸出端連接到輸出端d,在輸出端d給出除法器輸出信號。多路復(fù)用器M62的1輸入端具有適用于其的常數(shù)14。多路復(fù)用器M61、M62的控制輸入、“或”門O61的一個輸入端以及“或”門O62的一個輸入端被連接到判定裝置GATG的輸入端rst,還將外部復(fù)位信號施加到判定裝置GATG?!芭c”門U61的輸出端被連接到“或”門O61的第二輸入端、“或”門O62的第二輸入端以及“與”門U62的一個輸入端,將計(jì)時器TIMING產(chǎn)生的信號dt1連接到“與”門U62的第二個輸入端?!芭c”門U62的輸出端ne1為寄存器REG3提供脈沖。如果信號ena指出為有效估計(jì),則判定裝置GATG校驗(yàn)閾值估計(jì)器LVEST提供的估計(jì)值1v。如果估計(jì)值1v大于預(yù)定閾值,即大于24,就可以假設(shè)數(shù)據(jù)線占線。然后,設(shè)置寄存器REG3,使自適應(yīng)均衡器ADEQ自適應(yīng),提供信號ne1。同時,對于后續(xù)的鉗位電路或定標(biāo)裝置,分別更新兩個寄存器R61、R62存儲的電平數(shù)值存儲內(nèi)容。圖7示出鉗位電路CLAMP的典型實(shí)施例。延遲電路V11產(chǎn)生的輸入信號x反饋到加法器A71,加法器A71的負(fù)輸入端為由多路復(fù)用器M14產(chǎn)生施加到其的信號1v。兩條輸入數(shù)據(jù)線均為無符號的8比特傳輸線。輸出數(shù)據(jù)線為有符號的9比特傳輸線并被連接到限幅器L71。輸出數(shù)據(jù)線為有符號的8比特傳輸線并被連接到鉗位電路CLAMP的輸出端y。圖8示出定標(biāo)裝置SCAL的典型實(shí)施例。鉗位電路CLAMP提供的輸入信號x被饋送到多路復(fù)用器M81,在除法器D81中,多路復(fù)用器M81的輸出信號除以輸入d提供的數(shù)值d。對于常規(guī)的圖文電視傳輸線,將振幅設(shè)置為14。除法器D81的輸出端被連接到限幅器L81的輸入端,限幅器L81的有符號的7比特傳輸線被連接到定標(biāo)裝置SCAL的輸出端y。圖9示出自適應(yīng)均衡器ADEQ的典型實(shí)施例,該自適應(yīng)均衡器ADEQ含有用于系數(shù)自適應(yīng)的15個AD-CFF單元(詳示于圖10)。用于系數(shù)自適應(yīng)的單元AD-CFF具有輸入端x和輸出端b、以及允許信號en、用作預(yù)定自適應(yīng)常數(shù)的輸入端k、輸入端e、用作復(fù)位信號的信號rst、用于指出操作方式的輸入端em以及用于外部裝置的輸入I2C端。輸入端x通過有符號的7比特傳輸線連接到多路復(fù)用器MX101的0輸入端,通過反相器INV101連接到多路復(fù)用器MX101的1輸入端。多路復(fù)用器MX101的輸出端被連接到多路復(fù)用器MX102的0輸入端。將多路復(fù)用器MX102的1輸入端接地。用于多路復(fù)用器MX101和多路復(fù)用器MX102的控制線被連接到輸入端e,數(shù)值0轉(zhuǎn)換多路復(fù)用器MX101,數(shù)值1轉(zhuǎn)換多路復(fù)用器MX102。多路復(fù)用器MX102的輸出端通過多路復(fù)用器MX104連接到加法器A101,多路復(fù)用器MX104的系數(shù)由輸入k通過信號附加裝置SGNX101設(shè)置。加法器A101的輸出通過多路復(fù)用器MX103的0輸入端和寄存器REG101一方面反饋到加法器A101的第二輸入端,另一方面再通過乘法器M103送到輸出端b。多路復(fù)用器MX104在其輸入端0、1、2施加有啟動方式系數(shù)i0、i1、i2用于內(nèi)部初始化,啟動方式系數(shù)im被施加到其控制輸入用于外部初始化。多路復(fù)用器MX104的輸出通過乘法器M101、MSB附加裝置MSBX101、多路復(fù)用器MX105的0輸入端以及乘法器M102連接到多路復(fù)用器MX103的1輸入端。如果假定系數(shù)im為數(shù)值“3”,則將“1”送到多路復(fù)用器MX105的控制輸入。I2C輸入通過判定器ENT101連接到多路復(fù)用器MX105的1輸入端。輸出b被連接到判定器ENT101的0輸入端。判定器ENT101和多路復(fù)用器MX103的控制輸入以及通過“或”門O101的用于寄存器REG101的允許信號en均被連接到輸入端rst。輸入em被連接到“或”門O101的第二輸入端。如下等式為計(jì)算自適應(yīng)系數(shù)的算法bi(n)=bi(n-1)+e(n-1)*x(n-i-1)*2-k-11,i=0,1,2,…,14其中e(n)={SIGN(-32-y(n)),y(n)<0SIGN(32-y(n)),y(n)≥0]]>其中并且k=0,1,2,3由用戶選擇,k可以被稱為自適應(yīng)常數(shù)。為了建立此算法,所以需要18比特寄存器REG101用于存儲各表格。這里將此寄存器稱為表格寄存器。8個MSB被稱為系數(shù)位并被用于存儲自適應(yīng)系數(shù)。通過外部處理器利用I2C總線,可以將各表格寄存器REG101的8個系數(shù)位寫入或讀取。如果信號rst被設(shè)置,就可以將系數(shù)復(fù)位到其初始值。有四種方式可以對濾波器系數(shù)進(jìn)行初始化。頭3種方式為內(nèi)部方式。這三種方式的預(yù)定初始化系數(shù)可以為所提供的第四種方式用于外部初始化系數(shù),利用I2C總線,將外部初始化系數(shù)載入各表格寄存器REG101的8系數(shù)位。通過示出系數(shù)自適應(yīng)器AD-CFF的各單元,圖11示出自適應(yīng)均衡器ADEQ的細(xì)節(jié)。輸入端x一方面通過延遲級連接到第一AD-CFF單元的x輸入端,然后,另一方面進(jìn)一步通過各自網(wǎng)路連接到下一個AD-CFF單元的x輸入端,該網(wǎng)路包括延遲級、多路復(fù)用器以及后續(xù)延遲級??傊?,在此典型實(shí)施例中共使用了15個AD-CFF單元。輸入x首先連接到乘法器M1101,然后,在各網(wǎng)路的多路復(fù)用器之后順序連接到后續(xù)乘法器M1102、M1103等。利用控制信號,將網(wǎng)路的各多路復(fù)用器共同連接到輸入端em。15個AD-CFF單元的各b輸出端均分別連接到各乘法器M1101、M1102、M1103等的第二輸入端。加法裝置A1101、A1102將乘法器M1101、M1102、M1103等的輸出端連接到一起。最后一個加法器A1001的輸出端被連接到限幅器L1001(參考圖9),限幅器L1001將信號限制在-64/63的范圍內(nèi)。限幅器L1001的輸出信號一方面通過加法器A1002送到自適應(yīng)均衡器ADEQ的y輸出端,加法器A1002的第二輸入端有適用于其的常數(shù)-32/32,該常數(shù)-32/32由限幅器L1001產(chǎn)生的輸出信號確定。限幅器L1001的輸出信號通過范圍確定器BE1001、0數(shù)值檢測器以及延遲單元連接到AD-CFF單元的e輸入端。圖12示出二進(jìn)制時鐘產(chǎn)生器DPLL。實(shí)際上,二進(jìn)制時鐘產(chǎn)生器DPLL包括邊緣檢測器E-DTCT、引入檢測器RI-DTCT、邊緣積分器EP-INTG、邊緣內(nèi)插器EP-INTP、離散時間振蕩器DTO以及邊緣計(jì)數(shù)器EC1101。其它單元有用于移動符號位的電路SB、MSB附加電路MX、乘法器M、MSB截?cái)嚯娐稵M以及除法器D,除法器D根據(jù)所示的比特長度減少數(shù)據(jù)。二進(jìn)制時鐘產(chǎn)生器DPLL用于產(chǎn)生時鐘信號cko,為了再一次采樣輸入信號,該時鐘信號cko不僅要與輸入信號的頻率相同,而且具有精確的相角。再采樣的最佳相角為時鐘信號cko的上升邊或作為輸入信號平均值的離散時間振蕩器DTO輸出信號ph的下降邊。對于輸入信號,離散時間振蕩器DTO產(chǎn)生精確到6位的相位信號ph,所以認(rèn)為離散時間振蕩器DTO是二進(jìn)制時鐘產(chǎn)生器DPLL中的重要組成部分。如下表所示,根據(jù)不同的數(shù)據(jù)類型和制式,利用控制信號vw和sysm對頻率進(jìn)行轉(zhuǎn)換。<tablesid="table1"num="001"><table>sysmvwDTO的頻率說明006.9375MHz圖文電視的位速率015.0MHzVPS/WSS的位速率101.007MHz關(guān)閉字幕/Gemstar的位速率11-不容許</table></tables>圖13所示的離散時間振蕩器DTO具有輸入dph、輸出ph、以及控制輸入sys、vw和rst??刂戚斎雜ys、vw被連接到各多路復(fù)用器,該多路復(fù)用器根據(jù)上表中的適當(dāng)運(yùn)算系數(shù)所提供的數(shù)值作為優(yōu)先數(shù)值被標(biāo)注在圖中。在信號部分,在累加電路S1301中,輸入信號dph與多路復(fù)用器提供的數(shù)值相加并送到第二累加電路S1302,累加電路S1302的輸出信號通過延遲單元一方面反饋到累加電路S1302,另一方面被數(shù)值32減后作為離散時間振蕩器的輸出信號。圖13的下半部分示出多路復(fù)用器,根據(jù)上表所示的適當(dāng)?shù)倪\(yùn)算系數(shù),選擇這些多路復(fù)用器的常數(shù)輸入數(shù)值并將常數(shù)輸入數(shù)值送到累加電路S1303。除了累加電路S1303具有第二輸出端之外,累加電路S1303的連接方式與累加電路S1302連接方式相同,累加電路S1303的第二輸出端通過延遲單元連接到累加電路S1302的第三輸入端。可以利用數(shù)值范圍在0到63之間的相位校正脈沖設(shè)置離散時間振蕩器DTO。因此,當(dāng)dph<32時,可以利用dph*π/32改變輸出相位,否則利用(dph-64)*7π/32來改變輸出相位。為了將時間振蕩器DTO的相位鎖定到輸入信號相位,必需校驗(yàn)相位誤差,即如圖14所示,輸入數(shù)值x過零時的相位值phe。利用如下等式計(jì)算數(shù)值phephe=phn-ΘI·xnxn-xn-1]]>其中xn和xn-1為邊的兩側(cè)的采樣,phn為離散時間振蕩器DTO在xn處的相位值。ΘT為給定頻率的常數(shù),即一個采樣間隔的相位差。完成利用(-64∶-33,-32∶31,32∶63)(0∶31,-32∶31,-32∶-1)的求模運(yùn)算、由(-32∶-1,0∶31)(32∶63,0∶31)產(chǎn)生的數(shù)值轉(zhuǎn)換以及積分運(yùn)算之后,取相位誤差的倒數(shù)為相位校正值并被反饋到離散時間振蕩器DTO。在此典型實(shí)施例中,在所有情況下,完成對兩個連續(xù)輸入值的內(nèi)插。僅優(yōu)先對一條數(shù)據(jù)線的引入信號進(jìn)行相位校正。將4個脈沖反饋到離散時間振蕩器DTO之后,去激勵校正電路;例如,這發(fā)生在檢測到12個邊緣之后。邊緣計(jì)數(shù)器EC1101被引入檢測器RI-DTCT啟動并用于監(jiān)視積分區(qū)間、相位校正電路的鍵控以及校正次數(shù)。圖15示出數(shù)據(jù)傳輸率轉(zhuǎn)換器RSCL的典型實(shí)施例。有關(guān)符號sgnbt從輸入端x直接或間接地通過延遲單元和加法器饋送到多路復(fù)用器網(wǎng)路MX1、MX2,然后,饋送到寄存器REG1501,寄存器REG1501的輸出信號通過反相器I1501和多路復(fù)用器MX5在輸出端TTD產(chǎn)生輸出。有關(guān)比較器C1501、C1502的電路被配置為用于對離散時間振蕩器DTO產(chǎn)生的信號ph與多路復(fù)用器MX3、MX4產(chǎn)生的輸出值進(jìn)行比較,這樣提供的數(shù)值是由其輸入數(shù)值獲得的。信號vw對多路復(fù)用器MX3、MX4進(jìn)行控制。根據(jù)比較器C1501、C1502產(chǎn)生的輸出值和控制信號sysm轉(zhuǎn)換多路復(fù)用器MX1、MX2。在信號sysm的控制下,利用信號ckrs,包括延遲單元D1、延遲單元D2、反相器I1502以及多路復(fù)用器MX6的網(wǎng)路用于產(chǎn)生輸出信號TTC。多路復(fù)用器MX5受控于信號dt1。權(quán)利要求1.用于恢復(fù)優(yōu)先在電視信號中發(fā)送的數(shù)字信號的電路布置,其特征在于,該電路布置含有閾值判定器(LVEST)、鉗位電路(CLAMP)、自適應(yīng)均衡器(ADEQ)、數(shù)據(jù)傳輸率轉(zhuǎn)換器(RSCL)以及用于控制數(shù)據(jù)傳輸率轉(zhuǎn)換器(RSCL)的二進(jìn)制產(chǎn)生器(DPPL)。2.根據(jù)權(quán)利要求1所述的電路布置,其特征在于,鉗位電路(CLAMP)具有連接到上游的延遲電路(V11)。3.根據(jù)權(quán)利要求1或權(quán)利要求2所述的電路布置,其特征在于,閾值判定器(LVEST)被連接到判定裝置(GATG)用于檢測含有數(shù)據(jù)的傳輸線。4.根據(jù)權(quán)利要求3所述的電路布置,其特征在于,黑色電平估計(jì)器(BLEST)被同時連接到閾值判定器(LVEST)和判定裝置(GATG)。5.根據(jù)權(quán)利要求3所述的電路布置,其特征在于,閾值判定器(LVEST)的輸出優(yōu)先通過判定裝置(GATG)連接到定標(biāo)裝置(SCAL),并且,根據(jù)由判定裝置(GATG)和定標(biāo)裝置(SCAL)提供的黑色電平與基準(zhǔn)數(shù)值之間的差值結(jié)果,此定標(biāo)裝置進(jìn)行振幅歸一化處理。全文摘要本發(fā)明涉及用于恢復(fù)在模擬發(fā)送信號中接收的數(shù)字?jǐn)?shù)據(jù)的數(shù)據(jù)處理裝置。根據(jù)本發(fā)明,對接收信號進(jìn)行數(shù)字化,并在閾值估計(jì)器(LVEST)中確定閾值。在下游自適應(yīng)均衡器(ADEQ)中對信道中的干擾進(jìn)行校正,二進(jìn)制時鐘產(chǎn)生器(DPLL)產(chǎn)生用于數(shù)據(jù)線的校正采樣率和校正相位。閾值估計(jì)器被用于確定各傳輸線的輸入信號的平均值,然后,取該數(shù)值為采樣此傳輸線的數(shù)據(jù)位的最佳判定數(shù)值。通過利用自適應(yīng)均衡器,可以校正由傳輸信道引起的各種失真,而無需訓(xùn)練信號。因此,根據(jù)本發(fā)明的數(shù)據(jù)處理裝置通??梢员挥糜谌缭陔娨曅盘栔谐霈F(xiàn)的所有數(shù)字附加信號。文檔編號H04N7/035GK1299557SQ99805919公開日2001年6月13日申請日期1999年4月28日優(yōu)先權(quán)日1998年5月9日發(fā)明者馬克西米利安·埃爾巴爾,林紀(jì)南申請人:德國湯姆森-布蘭特有限公司