專(zhuān)利名稱(chēng):母線連接多個(gè)低速接口電路的多路裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是關(guān)于數(shù)字通訊網(wǎng)絡(luò)中執(zhí)行多個(gè)低速傳輸通路與高速傳輸通路之間數(shù)字信號(hào)的多路化及分配的多路復(fù)用裝置。
在數(shù)字通訊網(wǎng)絡(luò)中,為執(zhí)行多個(gè)低速傳輸通路與高速傳輸通路之間數(shù)字信號(hào)的多路化及分配的現(xiàn)有多路復(fù)用裝置的有關(guān)技術(shù),例如在寺西、北村的“數(shù)字網(wǎng)絡(luò)傳輸設(shè)置的設(shè)計(jì)”(電氣通信協(xié)會(huì))等著作中均有描述。
圖15中就表明這種現(xiàn)有技術(shù)的多路化裝置的組成。
如圖中所示、多路化裝置40由接受低速傳輸通路,對(duì)適應(yīng)多重化的信號(hào)進(jìn)行轉(zhuǎn)換及逆轉(zhuǎn)換的低速接口單元43,收集低速接口單元43送出的信號(hào)、執(zhí)行多路分配轉(zhuǎn)換的多路分配單元44,和承擔(dān)與高速傳輸通路接口的高速接口單元45所組成。
而且圖示的多路分配單元44依靠個(gè)別的信號(hào)線來(lái)執(zhí)行由各個(gè)低速接口43接收信號(hào)。
這樣,如圖16中所示,被輸入到多重化裝置的低速數(shù)字信號(hào)(輸入信號(hào)A、B、C)是由各自對(duì)應(yīng)的低速接口單元43作過(guò)與裝置內(nèi)所持有的基準(zhǔn)相位同步處理之后,被送至多路分配單元44的。在多路分配單元44中,借助使高速傳輸電路42同步的時(shí)鐘,逐次地讀出低速接口單元發(fā)送的信號(hào),由對(duì)多個(gè)低速數(shù)字信號(hào)進(jìn)行多路化處理來(lái)使其變換成為多路信號(hào),輸出到高速傳輸電路42。
而由高速傳輸電路42輸入的高速數(shù)字信號(hào)則與上述相反地由多路分配單元進(jìn)行分配處理。由低速接口單元43分別輸出到對(duì)應(yīng)的低速傳輸電路。
由此可見(jiàn),在現(xiàn)有的多路化裝置中,多路分配單元44要每次接受低速接口單元43各個(gè)信號(hào)。
可是,在這樣的結(jié)構(gòu)中,必須在各低速接口單元43的多路化裝置內(nèi)各個(gè)地設(shè)置與多路分配單元44的連接點(diǎn)。
因此,多路化裝置就越來(lái)越大。而且由單個(gè)的設(shè)置的連接點(diǎn)所構(gòu)成的多重化單元44與各個(gè)低速接口單元43的關(guān)系,在具有一定的程度的規(guī)定時(shí),就難以靈活地進(jìn)行多路化和分配處理。
所以本發(fā)明的目的就是提供具有較大靈活性地執(zhí)行多路化信號(hào)分配任務(wù)的,適宜于較小型結(jié)構(gòu)的多路化裝置。
為實(shí)現(xiàn)上述目的,本發(fā)明所提供的多路裝置連通傳輸數(shù)字信號(hào)的多個(gè)低速傳輸通道與傳輸n級(jí)電平組的數(shù)字信號(hào)幀的高速傳輸通道,在通過(guò)所連接的多個(gè)低速傳輸通道傳送的多個(gè)數(shù)字信號(hào)與由高速傳輸通道傳送的n級(jí)電平組的數(shù)字信號(hào)幀之間作多路化及分配處理,其特點(diǎn)在于它具有分別連接所述低速傳輸電路的多個(gè)低速接口電路、分別與所述多個(gè)低速接口電路中一個(gè)以上的所述低速接口電路作母線連接并傳送K(k<n)級(jí)電平組的數(shù)字信號(hào)幀的多個(gè)多路化母線、連接所述多個(gè)多路化母線與傳送n級(jí)電平組的數(shù)字信號(hào)幀的高速信號(hào)線并在由所連接的所述多個(gè)多路化母線所傳送的多個(gè)k級(jí)電平組的數(shù)字信號(hào)幀與由高速信號(hào)線傳送的n級(jí)電平組的數(shù)字信號(hào)幀間作多路化及分配處理的多路分配單元、為將所述n級(jí)電平組的數(shù)字信號(hào)幀連通到所述高速傳輸通道的高速接口電路、以級(jí)針對(duì)各低速接口電路為連接對(duì)應(yīng)接口電路的多路化母線上所述K級(jí)電平組的數(shù)字信號(hào)幀分派時(shí)隙的分派單元;
所述多個(gè)低連接口電路,將存有由所連接的低速傳輸通道所傳送的數(shù)字信號(hào)的m(m≤k)級(jí)電平組的數(shù)字信號(hào)幀,在相應(yīng)的低速接口電路所連接的多路化母線上的所述k級(jí)電平組的數(shù)字信號(hào)幀的分配給該相應(yīng)低連接口電路的時(shí)隙加以輸出;并由相應(yīng)的低速接口電路連接的多路化母線上的所述k級(jí)電路平組的數(shù)字信號(hào)幀的分配給該相應(yīng)低速接口電路的時(shí)隙,分解出m級(jí)電平組的數(shù)字信號(hào)幀,輸出到接納m級(jí)電平組的數(shù)字信號(hào)幀中的數(shù)字信號(hào)的所述低速傳輸通道。
根據(jù)本發(fā)明的多路化裝置,由多路化母線作母線連接多個(gè)低連接口電路,就可采用能分配給多路化母線上的任一低速接口電路的時(shí)隙來(lái)將各個(gè)低速接口電路與多路分配單元連接。
因此,能使裝置小型化,而且關(guān)于低速接口電路的安裝,除了能減少限制外,還能實(shí)現(xiàn)具有更大靈活性的多路化和分配操作。
圖1為說(shuō)明本發(fā)明第一實(shí)施例相關(guān)的多路化裝置的組成的方框圖;
圖2為說(shuō)明本發(fā)明第一實(shí)施例多路化裝置的操作示例的時(shí)序圖;
圖3為本發(fā)明第一實(shí)施例多路化裝置中采用的信號(hào)幀的格式說(shuō)明圖;
圖4為說(shuō)明本發(fā)明第一實(shí)施例多路化裝置的另一操作示例時(shí)序圖;
圖5為說(shuō)明本發(fā)明第二實(shí)施例有關(guān)的多路化裝置的組成的方框圖;
圖6為說(shuō)明本發(fā)明第二實(shí)施例的多路化裝置的操作示例的時(shí)序圖;
圖7為說(shuō)明本發(fā)明第三實(shí)施例有關(guān)的多路化裝置的組成的方框圖;
圖8為說(shuō)明本發(fā)明第三實(shí)施例多路化裝置發(fā)送信號(hào)側(cè)操作示例的時(shí)序圖;
圖9為說(shuō)明本發(fā)明第三實(shí)施例多路化裝置接收信號(hào)側(cè)操作示例的時(shí)序圖;
圖10為本發(fā)明第三實(shí)施例多路化裝置中的信號(hào)流通方式的說(shuō)明圖;
圖11為說(shuō)明本發(fā)明第四實(shí)施例有關(guān)的多路化裝置的組成的方框圖;
圖12為本發(fā)明第四實(shí)施例多路化裝置中的信號(hào)流通方式的說(shuō)明圖;
圖13為表示采用本發(fā)明實(shí)施例有關(guān)的多路化裝置組成的網(wǎng)絡(luò)結(jié)構(gòu)的方框圖;
圖14為說(shuō)明本發(fā)明實(shí)施例的多路化裝置并行通訊操作的時(shí)序圖;
圖15為表示現(xiàn)有的多路化裝置的組成的方框圖;和圖16為該發(fā)明現(xiàn)有多路化裝置的操作的時(shí)序圖。
下面以一適用于SONET(SynchrousOpticalNETwork同步光網(wǎng)絡(luò))的舉例來(lái)說(shuō)明有關(guān)本發(fā)明的多路化裝置的實(shí)施例。
這里SONET是美國(guó)Bell公司提出的寬頻帶ISDN(B-ISDN)的具體實(shí)例。
首先對(duì)有關(guān)本發(fā)明的多路化裝置的第一實(shí)施例進(jìn)行說(shuō)明。
圖1表示此第一實(shí)施例多路化裝置的結(jié)構(gòu)。
圖1中,8為低速傳輸通道,1、2為傳送低速傳輸通道8的信號(hào)被多路化后的一次多路信號(hào)的多路化母線,12為傳送將一次多路化信號(hào)再次多路化的二次多路化信號(hào)的高速信號(hào)線,11為高速傳輸通道。
而3為連接各種低速數(shù)字傳輸通道的低速接口電路基板,4為對(duì)多路化母線1、2上的一次多路化信號(hào)及高速信號(hào)線12上的二次多路化信號(hào)之間進(jìn)行多路化及分配處理的高速多路分配單元,10為承擔(dān)在高速傳輸通道11與高速信號(hào)之間作接口變換的高速接口單元。
在低速接口電路基板3中,5為承擔(dān)與低速側(cè)傳輸通道相接口的低速接口電路,6為對(duì)在上行方向多路化母線1上的一次多路化信號(hào)中被分配的時(shí)隙輸出由低速側(cè)傳輸通道8所接收的低速數(shù)字信號(hào),和在下行方向多路化母線2上的一次多路化信號(hào)中被分配的時(shí)隙接收所存在送往低速側(cè)傳輸通道8的數(shù)字信號(hào)進(jìn)行控制的控制電路,7為承擔(dān)數(shù)字信號(hào)多重化母線1、2上的接口任務(wù)的緩沖電路。低速接口電路5進(jìn)行在低速側(cè)傳輸通道8上的信號(hào)與多路化母線1、2上的信號(hào)之間的速度轉(zhuǎn)換和形式變換。在多重化母線1、2上,以規(guī)定形式的幀為單元對(duì)數(shù)字信號(hào)作多路化處理。關(guān)于這一點(diǎn)下面再述。
在圖1中,由低速側(cè)傳輸通道8輸入的低速數(shù)字信號(hào)為低速側(cè)接口電路5改變信號(hào)形式,在母線控制電路6的控制下,在上行方向多路化母1線上的一次多路化信號(hào)中所指定的時(shí)隙作多路化運(yùn)行。高速多路單元4接受多個(gè)上行方向多路化母線1上的一次多路化信號(hào),并將其各路化至所規(guī)定的信號(hào)電平,作為二次多路化信號(hào)輸出給帶有高速傳輸通道接口的高速接口電路單元10。高速接口單元10由高速多路單元4傳來(lái)的二次多路化信號(hào),作與高速傳輸通道11的接口相匹配的變換,并將此信號(hào)輸出到高速傳輸通道11。
相反,多路化裝置所接收的該高速傳輸通道的信號(hào)則由高速接口單元10接受,在輸出時(shí)作過(guò)逆變換后,被作為二次多路化信號(hào)送至高速多路分配單元4。高速多路分配單元4將二次多路化信號(hào)分解為多個(gè)一次多路化信號(hào),分別輸送到規(guī)定的下行方向的多路化母線2上。低速接口電路基板3將下行方向多路化母線2上,被指定的時(shí)隙信號(hào)輸入,由低連接口電路5將其變換成與低速側(cè)傳輸通道相適配的數(shù)字信號(hào),被作為低速數(shù)字信號(hào)送到的低速側(cè)傳輸通道8。
為此,采用圖2來(lái)對(duì)各低速接口電路基板3上的母線控制電路6所執(zhí)行的,對(duì)數(shù)字化信號(hào)向多路化母線1上的一次多路化信號(hào)作系統(tǒng)化處理、由多路化母線1上的一次多路化信號(hào)分離數(shù)字信號(hào)的控制加以說(shuō)明。
在圖2中分別指定的各控制信號(hào)是CLK是與多路化母線1、2同步的時(shí)鐘;FP是表示多路化母線上幀的起始位置的幀脈沖;BUS.DAT是多路化母線1或多路化母線2上的一次多路化信號(hào);BUSCNT1-7是分別指定各自不同的7個(gè)低速接口基板3上被分別分配的7個(gè)時(shí)隙的定時(shí)信號(hào)。BUSCNT1-7的分配相應(yīng)時(shí)隙的7個(gè)低速接口基板3的母線控制電路6。是分別相應(yīng)設(shè)定各自生成的。而且這種設(shè)定很容易更改。
被分配給對(duì)應(yīng)于BUSCNT1的時(shí)隙的低速接口電路基板3以BUSCNT1所指明的定時(shí)信號(hào)控制母線緩存器7,將低速接口電路5來(lái)的信號(hào)輸出到多路化母線1。
而被分配以與BUSCNT1的對(duì)應(yīng)時(shí)隙的低速接口電路基板3的低速接口電路5,在BUSCNT1的批定的定時(shí)信號(hào)期間由多重化母線2上輸入信號(hào)。而且各低速接口基板3,也可以各不相同的定時(shí)信號(hào)來(lái)對(duì)多路化母線1和多路化母線2,亦即輸出和輸入,進(jìn)行工作。這種情況下,生成二個(gè)不同的定時(shí)控制信號(hào)BUSCNT,輸出和輸入時(shí)各采用一個(gè)。
這是,在本實(shí)施例1中,各低速接口電路基板3均有四條連線來(lái)接受作為一級(jí)群傳送線路的1.54Mb/s(DSL)。
各低速接口電路基板3的低速接口電路,將各連線的信號(hào)存入圖3(a)所示的VT1.5/TU-11信號(hào)幀中,對(duì)四條連線作圖示那樣的多路化,構(gòu)成圖3(b)所示的VTGroup/TUG2信號(hào)幀。圖3(a)VT1.5/TU-11信號(hào)幀的一個(gè)分區(qū)表示一個(gè)八進(jìn)數(shù)。
而且由多路化母線1、2對(duì)7個(gè)低連接口電路基板輸出的7個(gè)VTGroup/TUG2信號(hào)幀作圖示那樣的多路化,將構(gòu)成51.84Mb/s的STS-1/STM-0信號(hào)幀。
多路化分配單元4,以在所連接的多個(gè)多路化母線1、2上的STS-1/STM-0信號(hào)幀與將N個(gè)STS-1/STM-0信號(hào)幀多路化的N×51.84Mb/s的STS-N信號(hào)幀之間相同步的八進(jìn)制多路方式進(jìn)行多路分解。
然后前述7個(gè)低速接口電路基板3與分配給它們的多路化母線1、2上的時(shí)隙之間的關(guān)系是可以如圖4所示那樣隨以改變?cè)O(shè)定的。
并且也可以給同一低速接口電路基板3分配以多個(gè)時(shí)隙,亦即多個(gè)VTGroup/TUG2信號(hào)幀。
從而,可將連接DSI(1.544Mb/S)、DS2(6.312Mb/s)DS3(44.736Mb/s)、OC1(51.84Mb/s)等的各種低速接口電路3,在不超過(guò)采用一個(gè)多路化母線1、2的整個(gè)低速接口電路基板3的低速傳輸通道8側(cè)的總線路的容量范圍內(nèi),連接到相同系統(tǒng)的多路化母線1、2上可隨意利用。而且先前圖3中所示的對(duì)多路化母線1的多路化方式,亦符合對(duì)采用SONET中的DS1(1.54Mb/s)、DS2(6.312Mb/s),DS3(44.736Mb/s)光導(dǎo)的OC1(51.84Mb/s)的STS-1/STM-0信號(hào)幀作多路化的規(guī)定。
下面對(duì)有關(guān)本發(fā)明的多路化裝置的第二實(shí)施例加以說(shuō)明。
圖5中表示本發(fā)明第二實(shí)施例的多路化裝置的構(gòu)成。
如圖示、本第二實(shí)施例是采用前述STS-1電平的多路化母線1、2連接分別有OC-1(51.84Mb/s)一系統(tǒng)的多個(gè)低速接口電路基板3R。
雖然通常以O(shè)C-1作為一個(gè)系統(tǒng)的多路化母線1、2總是滿載的,但在本實(shí)施例中將組成STS-1信號(hào)幀的28個(gè)VT1.5/TU-11信號(hào)幀分割后分配給各OC-1,而僅只傳送分配給相當(dāng)于各OC-1的VT1.5/TU-11信號(hào)幀量。由此而可能以光導(dǎo)來(lái)延長(zhǎng)連線,以實(shí)現(xiàn)光纖擴(kuò)展(FiberEx tension)功能。
圖5中OC-1(51.84Mb/S)-系統(tǒng),采用各自連接2個(gè)低速接口電路基板3a、將VT1.5(DS-1)具有28連線的STS-1電平信號(hào)一方面分配給a連線、另一方面分配給b連線(但a+b≤28)。
這一分配數(shù)和分配的VT1.5(DS-1)信號(hào)幀,如圖6所示,僅僅由改變各母線控制電路6所發(fā)出的控制信號(hào)BVSCNT的定時(shí)信號(hào),就可能自由地設(shè)定。
連接一個(gè)系統(tǒng)OC-1的接口電路基板3a也可作為二路化結(jié)構(gòu)。
因此,如采用本第二實(shí)施例STS-1信號(hào)帖,每當(dāng)任意個(gè)VT1.5(DS-1)信號(hào)幀搖擺空隙在采用光導(dǎo)的不同地點(diǎn),均可按原樣進(jìn)行中繼傳送。
下面對(duì)有關(guān)本發(fā)明的第三實(shí)施例如此說(shuō)明。
圖7表示本第三實(shí)施例多路化裝置的結(jié)構(gòu)。
如圖所示,此第三實(shí)施例多路化裝置是在前述第一實(shí)施例的多路化裝置中增加一進(jìn)行時(shí)隙更換的時(shí)隙變換單元9。
這樣,在只采用在高速傳輸通道上,所分配的時(shí)隙的多路插入式的多路化裝置中,就不必采用通常的分路插入整個(gè)線路。從而要生成未經(jīng)使用的時(shí)隙。
由此在本實(shí)施例中,利用這種未使用的時(shí)隙,在低速接口電路基板3之間進(jìn)行連接,來(lái)實(shí)現(xiàn)在連接到多路化裝置的低速傳輸通道8之間設(shè)置連接線的功能(U形連接功能)。
亦就是說(shuō),設(shè)置連線的低速數(shù)字信號(hào)輸入的一方的低速接口電路零板3,將其如前述那樣多路化處理成為多路化母線1上的一次多路化信號(hào)。此一次多路化信號(hào),在高速多路分配單元4被多路化成為二次多路化信號(hào),輸入到時(shí)隙變換單元9。時(shí)隙變換單元9,將輸入的二次多路化信號(hào)電的設(shè)定連線的低速數(shù)字信號(hào),替換為下行方向一次多路化信號(hào)設(shè)定連線前未使用的時(shí)隙,再返回到高速多路分配單元4。
這一信號(hào)由高速多路分配單元4分解成為一次多路化信號(hào),分別輸出到多個(gè)多路化母線1-3。
而輸入此設(shè)定連線的低速數(shù)字信號(hào)的另一方的低速接口電路基板3,如前述那樣,輸入多路化母線上的任一時(shí)隙,將之輸入到所連接的低速傳輸通道8。
圖8、9中表示第三實(shí)施例中的多路化母線1、2上的情況。
在圖8、9中,為說(shuō)明清楚起見(jiàn),分別作出了各多路化母線1、2(各多路化母線#)在分別連接其低速接口電路基板#1、#2時(shí)的情況。
如圖8所示,依靠連接到多路化母線#2(1)的第二低速接口電路基板3,多路化母線#2(1)上經(jīng)多路化的DATA2-2由高速多路分配單元4多路化處理成為二次多路化信號(hào),輸入到時(shí)隙變換單元9,時(shí)隙變換單元9,如圖9所示那樣,將輸入的二次多路化信號(hào)中的DATA2-2替換到與下列方向一次多路化的號(hào)的連接到多路化母線#3(2)的第一低速接口電路基板3相對(duì)應(yīng)的時(shí)隙,返回到高速多路分配單元4。
這一信號(hào)在高速多路分配單元4中被分解為多個(gè)一次多路化信號(hào),分別被輸出到多個(gè)多路化母線#線1、#2和#3。DATA2-2,由于是在與連接到多路化母線#2(2)的第一低速接口電路基板3相對(duì)應(yīng)的時(shí)隙被輸入的,所以含有DATA2-2的一次多路化信號(hào)即被輸出到多路化母線#3(2)。同樣,DATA2-2亦在與連接到多路化母線#3(2)的第一低速接口電路基板3相對(duì)應(yīng)的時(shí)隙被輸出。從而,DATA2-2即由連接多路化母線#3(2)的第一低速接口電路基板3取得。
同時(shí),連接多路化母線#3(2)的第一低速接口電路基板3輸出的DATA3-1也同樣地由連接多路化母線#2(1)的第二低速接口電路基板3取得。
降DATA2-2,DATA3-1外,均與前述第一實(shí)施例相同,被輸出至高速傳輸通道11。
這樣,借助U形連接,就可能作成圖10中所示的連線連接狀態(tài)。
亦即,現(xiàn)在在輸出和輸入至多路化裝置的低速數(shù)字信號(hào)輸出入口1-7中,如果輸出入口2-7成為對(duì)應(yīng)于高速傳輸通道上未在使用的時(shí)隙的空閃端口,就利用此如圖那樣,成為能夠分別將輸出入口2返回到輸出入口6、輸出入口3返回到輸出入口7,輸出入口4返回到輸出入口5進(jìn)行輸出入操作。而輸出入口則實(shí)際上經(jīng)多路分配與高速數(shù)字傳輸通道相連接。
按此應(yīng)用本第三實(shí)施例,就可實(shí)現(xiàn)低速數(shù)字信號(hào)間相互連接的U形連接功能。而在終端型的多路化裝置中、也可以恰當(dāng)?shù)乩每諘r(shí)隙同樣地實(shí)現(xiàn)U形連接功能。
而且如前面圖4中所示,向各低速接口電路基板分配多路化母線1、2的時(shí)隙,也可以任意地設(shè)定。
下面說(shuō)明本發(fā)明的第四實(shí)施例。
圖11所示為第四實(shí)施例系統(tǒng)化裝置的結(jié)構(gòu)。
如圖所示,此第四實(shí)施例是在前述第二實(shí)施例中的多路化裝置中增加以前述第三實(shí)施例中所描述的時(shí)隙變換單元9。
如前面說(shuō)過(guò)的那樣,下面這樣來(lái)實(shí)現(xiàn)U形連接功能。亦即,輸入到低速接口電路基板3的信號(hào)被進(jìn)行對(duì)多路化母線1上的多路化處理,在經(jīng)高速多路分配單元4多路處理后,由時(shí)隙變換單元9變換、再返回到指定的多路化母線2。而后,低速接口電路基板3由多路化母線2僅取必要的時(shí)隙信號(hào),通過(guò)傳輸通道8輸出。
而在多路化裝置中,直接的不經(jīng)連線連接的信號(hào)則被連接到高速接口單元10。輸出至高速傳輸通道。
在此,這樣的信號(hào)流即如圖12中所示的形式。
在圖12中,26為多路化裝置,27為其他站的多路化裝置,30為低速數(shù)字信號(hào)。這種反向的信號(hào)流在原理上完全一樣。按此如采用本第四實(shí)施例,就可能在任何不同的低速接口間作信號(hào)變換或速度變更。
然而,采用本第一至第四實(shí)施例有關(guān)的多路化裝置,就能組成圖13中所示的網(wǎng)絡(luò)。
在圖13中,31為多路化裝置1,32為多路化裝置2,33為高速傳輸通道信號(hào),34為33下面的高速傳輸通道信號(hào),35為低速數(shù)字信號(hào)。在這樣的組成中,依靠第一~第四實(shí)施例的多路化裝置,就可能由一網(wǎng)絡(luò)進(jìn)行信號(hào)分流,或者信號(hào)插入,或者網(wǎng)絡(luò)間的信號(hào)相互接受。
但是,在前述第一~第四實(shí)施例中,如圖14中所示,如果將針對(duì)多個(gè)低速接口電路基板3的接收側(cè)的控制信號(hào)BUSCNT,設(shè)定為多路化母線上同一時(shí)隙的定時(shí)信號(hào),則就有可能實(shí)現(xiàn)接受該多個(gè)低速接口電路3中同一信號(hào)的1∶N的并行通訊。
這里,N可以設(shè)定為低于連接到一多路化母線2的低速接口電路基板3的最大數(shù)量的任一值。
而且可能實(shí)現(xiàn)多個(gè)并行通訊,例如1∶N′和1∶N″。N′和N″可以設(shè)定為N′+N″低于連接到一個(gè)多路化母線2上的低速接口電路基板3的最大數(shù)量條件下的任何值。
在圖14中,與BUSCNT2、3、4相對(duì)應(yīng)的三個(gè)低速接口電路基板3的組和與BUSCNT5、6相對(duì)應(yīng)的二個(gè)低速接口電路基板3各自接收相同的信號(hào)。
上面已說(shuō)明了,采用本實(shí)施例,在對(duì)多個(gè)低速數(shù)字信號(hào)作多路化處理時(shí),利用具有多路化信號(hào)幀格式的多路化母線,以低速接口電路在多路化母線上的任意時(shí)隙進(jìn)行存取來(lái)實(shí)現(xiàn)信號(hào)多路化處理。而在信號(hào)分解時(shí),則僅僅對(duì)多路化母線上指定的信號(hào)進(jìn)行分解控制。從而,在對(duì)多種數(shù)字信號(hào)進(jìn)行多路分配時(shí),就有可能在裝置的同樣的安裝位置上能容易地進(jìn)行不同的低連接的電路基板的互換,由此而能實(shí)現(xiàn)靈活的安裝方式。
另外,采用多路化母線以及時(shí)隙變換單元。依靠在作多路化電平的時(shí)隙替換后向分解方向返回信號(hào)來(lái)實(shí)現(xiàn)低速數(shù)字信號(hào)間的相互連接,亦即U形連接功能,或者進(jìn)行不同的低速數(shù)字接口間的相互連接,從而可能實(shí)現(xiàn)改變接口類(lèi)別的功能。
在多路化母線所容許的連接容量方面,對(duì)具有與此連線容量相等或此容量以下的低速數(shù)字信號(hào),可以實(shí)現(xiàn)分配任一母線上的連線的程序功能、1∶N同時(shí)接收信號(hào)的功能。
由上述可見(jiàn),采用本發(fā)明能進(jìn)行具有更大靈活性的多路化、分配處理,提供更適于小型化結(jié)構(gòu)的多路化裝置。
權(quán)利要求
1.一種多路化裝置,連接傳送數(shù)字信號(hào)的多個(gè)低速傳輸通道和傳送n級(jí)電平組的數(shù)字信號(hào)幀的高速傳輸通道、在所連接的多個(gè)低速傳輸通道上傳送的多個(gè)數(shù)字信號(hào)與高速傳輸通道所傳送的n級(jí)電平組的數(shù)字信號(hào)幀之間進(jìn)行多路化和分配,其特征在于所述多路化裝置設(shè)有分別連接所述低速傳輸通道的多個(gè)低連速口電路,分別與所述多個(gè)低速接口電路中一個(gè)以上的所述低連速口電路作母線連接以傳送k(k<n)級(jí)電平組的數(shù)字信號(hào)幀的多個(gè)多路化母線,連接所述多個(gè)多路化母線與傳送n級(jí)電平組的數(shù)字信號(hào)幀的高速信號(hào)線并在由所連接的所述多個(gè)多路化母線上所傳送的k級(jí)電平組的數(shù)字信號(hào)幀與由高速信號(hào)線傳送的n級(jí)電平組的數(shù)字信號(hào)幀之間作多路化和分解處理的多路分配單元;為將所述n級(jí)電平組的數(shù)字信號(hào)幀連接到所述高速傳輸通道的高速接口電路,以及為各低連接口電路分配以相應(yīng)低速接口電路所連接的多路化母線上所述k級(jí)電平組數(shù)字信號(hào)幀的時(shí)隙的分配單元;所述多個(gè)低速接口電路將存有由所連接的低速傳輸通道所傳送的數(shù)字信號(hào)的m(m≤k)級(jí)電平組的數(shù)字信號(hào)幀,在對(duì)應(yīng)低速接口電路所連接的多路化母線上的所述k的電平組的數(shù)字信號(hào)幀的分配給該對(duì)應(yīng)低速接口電路的時(shí)隙輸出;并由相應(yīng)低速接口電路所連接的多路化母線上的所述k級(jí)電平組的數(shù)字信號(hào)幀的被分配給該對(duì)應(yīng)低速接口電路的時(shí)隙,分解m級(jí)電平組的數(shù)字信號(hào)幀,將其輸出給接收所述m級(jí)電平組的數(shù)字信號(hào)幀中的數(shù)字信號(hào)的所述低速傳輸通道。
2.權(quán)利要求1所述多路化裝置,其特征是所述多個(gè)低速接口電路中,至少有一個(gè)低速接口電路連接有傳送作為所述數(shù)字信號(hào)的j個(gè)i(j×i≤m)級(jí)電平組的數(shù)字信號(hào)幀的一個(gè)以上低速傳輸通道;將由所連接的低速傳輸通道所傳送的i級(jí)電平組數(shù)字信號(hào)幀經(jīng)多路化處理所形成的m級(jí)電平組數(shù)字信號(hào)幀,在該對(duì)應(yīng)低速接口電路所連接的多路化母線上的所述K級(jí)電平組的數(shù)字信號(hào)幀的被分配給該對(duì)應(yīng)低速接口電路的時(shí)隙輸出;由該對(duì)應(yīng)低速接口電路所連接的多路化母線上的所述k級(jí)電平組數(shù)字信號(hào)幀的被分配給該對(duì)應(yīng)接口電路的時(shí)隙,將m級(jí)電平組數(shù)字信號(hào)幀分解;由所分解得的m級(jí)電平組數(shù)字信號(hào)幀分解出j個(gè)i級(jí)電平組數(shù)字信號(hào)幀,輸出到所述一個(gè)以上的低速傳輸通道。
3.權(quán)利要求1所述的多路化裝置,其特征是所述分配單元,將對(duì)應(yīng)的低速接口電路所連接的多路化母上的所述k級(jí)電平組數(shù)字信號(hào)幀的時(shí)隙,按相應(yīng)于該對(duì)應(yīng)低速接口電路所連接的低速傳輸通道所傳送的數(shù)字信號(hào)的傳輸容量的數(shù)量分配給各低速接口電路;所述各個(gè)低連接口電路,存貯由所連接低速傳輸通道所傳送的數(shù)字信號(hào),將被分配給的時(shí)隙上的m(m≤k)級(jí)電平組數(shù)字信號(hào)幀在該對(duì)應(yīng)低速度口電路所連接的多路化母線上的所述k級(jí)電平組數(shù)字信號(hào)幀的被分配給該對(duì)應(yīng)低速接口電路的輸出,由該對(duì)應(yīng)低速接口電路所連接的多路化母線上的所述k級(jí)電平組數(shù)字信號(hào)幀的被分配給該對(duì)應(yīng)低速接口電路的時(shí)隙,將所分配的時(shí)隙上的m級(jí)電平組數(shù)字信號(hào)幀分解,將此m級(jí)電平數(shù)字信號(hào)輸出到所連接的所述低速傳輸通道。
4.權(quán)利要求1所述多路化裝置,其特征是所述分配單元,在給連接到同一多路化母線的多個(gè)低速接口電路輸出以同一數(shù)字信號(hào)的情況下,將該對(duì)應(yīng)多路化母線的k級(jí)電平組數(shù)字信號(hào)幀的同一時(shí)隙分配給輸出同一數(shù)字信號(hào)的多個(gè)低速接口電路。
5.權(quán)利要求2所述多路化裝置,其特征是所述分配單元,在給連接到同一多路化母線的多個(gè)低速接口電路輸出同一數(shù)字信號(hào)的情況下,將該對(duì)應(yīng)多路化母線的k級(jí)電平組數(shù)字信號(hào)幀的同一時(shí)隙,分配給輸出同一數(shù)字信號(hào)的多個(gè)低速接口電路。
6.權(quán)利要求3所述多路化裝置,其特征是所述分配單元,在給連接到同一多路化母線的多個(gè)低速接口電路輸出同一數(shù)字信號(hào)的情況下,將該對(duì)應(yīng)多路化母線的k級(jí)電平組數(shù)字信號(hào)幀的同一時(shí)隙分配給輸出同一數(shù)字信號(hào)的多個(gè)低速接口電路。
7.權(quán)利要求1所述多路化裝置、其特征是設(shè)置有將在所述多路分配單元輸出至高速接口電路的n級(jí)電平組數(shù)字信號(hào)幀中任意時(shí)隙存貯的m級(jí)電平組數(shù)字信號(hào)幀,替換到所述高速接口電路輸出至多路分配單元的n級(jí)電平組數(shù)字信號(hào)幀中任意未使用的時(shí)隙的時(shí)隙變換單元。
8.權(quán)利要求2所述多路化裝置,其特征是設(shè)置有將在所述多路分配單元輸出至高速接口電路的n級(jí)電平組數(shù)字信號(hào)幀中任意時(shí)隙存貯的m級(jí)電平組數(shù)字信號(hào)幀,替換到所述高速接口電路輸出至多路分配單元的n級(jí)電平組數(shù)字信號(hào)幀中任意未使用的時(shí)隙的時(shí)隙變換單元。
9.權(quán)利要求3所述多路線裝置,其特征是設(shè)置有將在所述多路分配單元輸出至高速接口電路的n級(jí)電平組數(shù)字信號(hào)幀中任意時(shí)隙存貯的m級(jí)電平組數(shù)字信號(hào)幀,替換到所述高速接口電路輸出至多路分配單元的n級(jí)電平組數(shù)字信號(hào)幀中任意未使用的時(shí)隙的時(shí)隙變換單元。
10.權(quán)利要求1所述多路化裝置,其特征是所述多個(gè)低速接口電路至少包含由相互不同種類(lèi)接口組成的接收所述數(shù)字信號(hào)的二個(gè)低速接口電路。
11.權(quán)利要求2所述多路化裝置,其特征是所述多個(gè)低速接口電路至少包含由相互不同種類(lèi)接口組成的接收所述數(shù)字信號(hào)的二個(gè)低速接口電路。
12.權(quán)利要求3所述多路化裝置,其特征是所述多個(gè)低速接口電路至少包含由互不相同種類(lèi)接口組成的接收所述數(shù)字信號(hào)的二個(gè)低速接口電路。
全文摘要
通過(guò)多個(gè)多路化母線將多個(gè)低速數(shù)字信號(hào)連接到多路化/分配單元。由多個(gè)低速傳輸通道所輸入的多個(gè)低速數(shù)字信號(hào),分別由低速接口電路5變換信號(hào)形式,在母線控制電路6的控制下,被多路化到上行方向多路化母線1上的一次多路化信號(hào)中被指定的時(shí)隙。高速多路單元4,收集多個(gè)上行方向多路化母線1上的一次多路化信號(hào),再多路化至規(guī)定的信號(hào)電平,作為二次多路化信號(hào)輸出到具有高速傳輸通道接口的高速接口單元10。
文檔編號(hào)H04J3/04GK1112756SQ9411281
公開(kāi)日1995年11月29日 申請(qǐng)日期1994年10月20日 優(yōu)先權(quán)日1993年10月20日
發(fā)明者小山弘記, 蘆賢浩, 藤田浩之, M·A·賴(lài)特 申請(qǐng)人:株式會(huì)社日立制作所