本申請(qǐng)的實(shí)施例一般涉及電信領(lǐng)域,并且具體地,涉及用于通信的設(shè)備、方法、裝置和計(jì)算機(jī)可讀存儲(chǔ)介質(zhì)。
背景技術(shù):
1、隨著通信技術(shù)的發(fā)展,引入了終端設(shè)備可以直接進(jìn)行通信的側(cè)鏈路通信技術(shù)。在側(cè)鏈路通信中,發(fā)射設(shè)備在物理側(cè)鏈路共享信道(pssch)中將數(shù)據(jù)信息發(fā)射到接收設(shè)備,在物理側(cè)鏈路控制信道(pscch)中將控制信息發(fā)射道接收設(shè)備。相應(yīng)地,接收設(shè)備可以在物理側(cè)鏈路反饋信道(psfch)資源中向發(fā)射設(shè)備發(fā)射針對(duì)pssch中發(fā)射的數(shù)據(jù)的否定確認(rèn)(nack)或肯定確認(rèn)(ack),以通知發(fā)射設(shè)備是否成功接收數(shù)據(jù)。在一些情況下,發(fā)射設(shè)備和接收設(shè)備在非授權(quán)的側(cè)鏈路信道上進(jìn)行側(cè)鏈路數(shù)據(jù)傳輸,這可能會(huì)導(dǎo)致nack或ack反饋的發(fā)射失敗。在這種情況下,應(yīng)該進(jìn)一步優(yōu)化反饋發(fā)射的冗余度。此外,冗余度和不同通信要求之間的權(quán)衡也是一個(gè)關(guān)鍵方面。
技術(shù)實(shí)現(xiàn)思路
1、總體上,本申請(qǐng)的示例實(shí)施例提供了用于通信的設(shè)備、方法、裝置和計(jì)算機(jī)可讀存儲(chǔ)介質(zhì)。
2、在第一方面中,提供了第一設(shè)備。所述終端設(shè)備包括至少一個(gè)處理器和包括計(jì)算機(jī)程序代碼的至少一個(gè)存儲(chǔ)器。所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,使所述第一設(shè)備在第一時(shí)間段期間檢測(cè)是否在與時(shí)間單元相關(guān)聯(lián)的至少一個(gè)側(cè)鏈路反饋信道上從第二設(shè)備接收到針對(duì)所述時(shí)間單元的否定確認(rèn)(nack)。所述時(shí)間單元用于從所述第一設(shè)備到所述第二設(shè)備的側(cè)鏈路數(shù)據(jù)傳輸,所述至少一個(gè)側(cè)鏈路反饋信道在所述側(cè)鏈路反饋信道配置中被指示。響應(yīng)于檢測(cè)到在所述第一時(shí)間段期間未接收到nack,進(jìn)一步使所述第一設(shè)備從第一協(xié)議層向第二協(xié)議層發(fā)射第一指示,其指示在所述時(shí)間單元中的所述側(cè)鏈路數(shù)據(jù)傳輸是成功的,所述第二協(xié)議層是比所述第一協(xié)議層更高的協(xié)議層。
3、在第二方面,提供了第二設(shè)備。所述第二設(shè)備包括至少一個(gè)處理器和包括計(jì)算機(jī)程序代碼的至少一個(gè)存儲(chǔ)器。所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,使所述第二設(shè)備在第一時(shí)間段期間在至少一個(gè)側(cè)鏈路反饋信道上執(zhí)行信道占用過程,所述至少一個(gè)側(cè)鏈路反饋信道用于發(fā)射針對(duì)時(shí)間單元的否定確認(rèn)(nack)和針對(duì)所述時(shí)間單元的肯定確認(rèn)中的至少一個(gè)。所述時(shí)間單元用于從所述第一設(shè)備到所述第二設(shè)備的側(cè)鏈路數(shù)據(jù)傳輸,所述至少一個(gè)側(cè)鏈路反饋信道在所述側(cè)鏈路反饋信道配置中被指示。響應(yīng)于所述信道占用過程成功,進(jìn)一步使得所述第二設(shè)備在所述至少一個(gè)側(cè)鏈路反饋信道上向所述第一設(shè)備發(fā)射nack和ack中的至少一個(gè)。替代地,響應(yīng)于在所述第一時(shí)間段期間所述信道占用過程失敗,還使所述第二設(shè)備釋放所述至少一個(gè)側(cè)鏈路反饋信道中的剩余側(cè)鏈路反饋信道。所述剩余側(cè)鏈路反饋信道是不同于在其上執(zhí)行所述信道占用過程的側(cè)鏈路反饋信道的所述至少一個(gè)側(cè)鏈路反饋信道中的側(cè)鏈路反饋信道。
4、在第三方面,提供了一種在第一設(shè)備中實(shí)現(xiàn)的方法。在所述方法中,所述第一設(shè)備在第一時(shí)間段期間檢測(cè)是否在與時(shí)間單元相關(guān)聯(lián)的至少一個(gè)側(cè)鏈路反饋信道上從第二設(shè)備接收到針對(duì)所述時(shí)間單元的否定確認(rèn)(nack)。所述時(shí)間單元用于從所述第一設(shè)備到所述第二設(shè)備的側(cè)鏈路數(shù)據(jù)傳輸,所述至少一個(gè)側(cè)鏈路反饋信道在所述側(cè)鏈路反饋信道配置中被指示。響應(yīng)于檢測(cè)到在所述第一時(shí)間段期間未接收到nack,所述第一設(shè)備從第一協(xié)議層向第二協(xié)議層發(fā)射第一指示,其指示在所述時(shí)間單元中的所述側(cè)鏈路數(shù)據(jù)傳輸是成功的,所述第二協(xié)議層是比所述第一協(xié)議層更高的協(xié)議層。
5、在第四方面,提供了一種在第二設(shè)備中實(shí)現(xiàn)的方法。在所述方法中,第二設(shè)備在第一時(shí)間段期間,在至少一個(gè)側(cè)鏈路反饋信道上執(zhí)行信道占用過程,所述至少一個(gè)側(cè)鏈路反饋信道用于發(fā)射針對(duì)時(shí)間單元的否定確認(rèn)(nack)和針對(duì)所述時(shí)間單元的肯定確認(rèn)中的至少一個(gè)。所述時(shí)間單元用于從所述第一設(shè)備到所述第二設(shè)備的側(cè)鏈路數(shù)據(jù)傳輸,所述至少一個(gè)側(cè)鏈路反饋信道在所述側(cè)鏈路反饋信道配置中被指示。響應(yīng)于所述信道占用過程成功,所述第二設(shè)備在所述至少一個(gè)側(cè)鏈路反饋信道上向第一設(shè)備發(fā)射nack和ack中的至少一個(gè)。替代地,響應(yīng)于在所述第一時(shí)間段期間所述信道占用過程失敗,所述第二設(shè)備釋放所述至少一個(gè)側(cè)鏈路反饋信道中的剩余側(cè)鏈路反饋信道。所述剩余側(cè)鏈路反饋信道是不同于在其上執(zhí)行所述信道占用過程的側(cè)鏈路反饋信道的所述至少一個(gè)側(cè)鏈路反饋信道中的側(cè)鏈路反饋信道。
6、在第五方面中,提供了一種在第一設(shè)備中實(shí)現(xiàn)的設(shè)備,包括用于執(zhí)行根據(jù)第三方面的方法的裝置。
7、在第六方面中,提供了一種在第二設(shè)備中實(shí)現(xiàn)的設(shè)備,包括用于執(zhí)行根據(jù)第四方面的方法的裝置。
8、在第七方面,提供了一種其上存儲(chǔ)有指令的計(jì)算機(jī)可讀存儲(chǔ)介質(zhì)。當(dāng)所述指令在至少一個(gè)處理器上執(zhí)行時(shí),使所述至少一個(gè)處理器執(zhí)行第三至第四方面中任一項(xiàng)的方法。
9、通過下面的描述,本申請(qǐng)的其它特征將變得容易理解。
1.第一設(shè)備,包括:
2.如權(quán)利要求1所述的第一設(shè)備,其中,所述至少一個(gè)側(cè)鏈路反饋信道包括:
3.如權(quán)利要求2所述的第一設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼被配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第一設(shè)備通過以下來檢測(cè)是否接收到針對(duì)所述時(shí)間單元的nack:
4.如權(quán)利要求2所述的第一設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第一設(shè)備:
5.如權(quán)利要求2所述的第一設(shè)備,其中,所述側(cè)鏈路反饋信道配置指示以下中的至少一個(gè):
6.如權(quán)利要求2所述的第一設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第一設(shè)備基于以下中的至少一個(gè)來調(diào)整所述第一時(shí)間段:
7.如權(quán)利要求6所述的第一設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第一設(shè)備通過以下來調(diào)整所述第一時(shí)間段:
8.如權(quán)利要求6所述的第一設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第一設(shè)備通過以下來調(diào)整所述第一時(shí)間段:
9.如權(quán)利要求6所述的第一設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第一設(shè)備通過以下來調(diào)整所述第一時(shí)間段:
10.如權(quán)利要求6所述的第一設(shè)備,其中,將所述經(jīng)調(diào)整的第一時(shí)間段發(fā)射到所述第二終端設(shè)備。
11.如權(quán)利要求6所述的第一設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第一設(shè)備:
12.如權(quán)利要求1所述的第一設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第一設(shè)備:
13.如權(quán)利要求1所述的第一設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第一設(shè)備:
14.如權(quán)利要求12或13所述的第一設(shè)備,其中,所述第一設(shè)備包括終端設(shè)備,其中,所述第二設(shè)備包括終端設(shè)備,并且其中,所述第三設(shè)備包括網(wǎng)絡(luò)設(shè)備。
15.如權(quán)利要求1所述的第一設(shè)備,其中,所述第一時(shí)間段是預(yù)先配置的。
16.如權(quán)利要求1所述的第一設(shè)備,其中,所述時(shí)間單元包括時(shí)隙、碼元、子幀和幀中的至少一個(gè)。
17.如權(quán)利要求1所述的第一設(shè)備,其中,所述第一協(xié)議層包括物理層,并且其中,所述第二協(xié)議層包括媒體訪問控制(mac)層。
18.如權(quán)利要求1所述的第一設(shè)備,其中,所述側(cè)鏈路反饋信道配置被配置用于非授權(quán)的側(cè)鏈路數(shù)據(jù)傳輸。
19.第二設(shè)備,包括:
20.如權(quán)利要求19所述的第二設(shè)備,其中,所述至少一個(gè)側(cè)鏈路反饋信道包括:
21.如權(quán)利要求20所述的第二設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第二設(shè)備通過以下來執(zhí)行所述信道占用過程:
22.如權(quán)利要求20所述的第二設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第二設(shè)備:
23.如權(quán)利要求20所述的第二設(shè)備,其中,所述側(cè)鏈路反饋信道配置指示以下中的至少一個(gè):
24.如權(quán)利要求20所述的第二設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第二設(shè)備:
25.如權(quán)利要求24所述的第二設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第二設(shè)備基于以下中的至少一個(gè)來調(diào)整所述第一時(shí)間段:
26.如權(quán)利要求24所述的第二設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第二設(shè)備:
27.如權(quán)利要求24所述的第二設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第二設(shè)備:
28.如權(quán)利要求24所述的第二設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第二設(shè)備:
29.如權(quán)利要求19所述的第二設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第二設(shè)備:
30.如權(quán)利要求19所述的第二設(shè)備,其中,所述至少一個(gè)存儲(chǔ)器和所述計(jì)算機(jī)程序代碼配置為,與所述至少一個(gè)處理器一起,進(jìn)一步使所述第二設(shè)備:
31.如權(quán)利要求29或30所述的第二設(shè)備,其中,所述第一設(shè)備包括終端設(shè)備,其中,所述第二設(shè)備包括終端設(shè)備,并且其中,所述第三設(shè)備包括網(wǎng)絡(luò)設(shè)備。
32.如權(quán)利要求19所述的第二設(shè)備,其中,所述第一時(shí)間段是從所述第一終端設(shè)備接收的。
33.如權(quán)利要求19所述的第二設(shè)備,其中,所述第一時(shí)間段是預(yù)配置的。
34.如權(quán)利要求19所述的第二設(shè)備,其中,所述時(shí)間單元包括時(shí)隙、碼元、子幀和幀中的至少一個(gè)。
35.如權(quán)利要求19所述的第一設(shè)備,其中,所述側(cè)鏈路反饋信道配置被配置用于非授權(quán)的側(cè)鏈路數(shù)據(jù)傳輸。
36.一種方法,包括:
37.一種方法,包括:
38.第一設(shè)備,包括:
39.第二設(shè)備,包括:
40.一種非暫時(shí)性計(jì)算機(jī)可讀介質(zhì),包括用于使裝置至少執(zhí)行權(quán)利要求36或37所述的方法的程序指令。