本實用新型屬于拼接器技術(shù)領(lǐng)域,具體涉及一種多視頻源接入拼接器。
背景技術(shù):
隨著科學(xué)技術(shù)的發(fā)展,小點間距LED和大尺寸LCD拼接顯示系統(tǒng)被越來越多地運用在很多行業(yè),如戶外廣告、展會展臺、交通調(diào)度、公安消防等。這幾年來,隨著顯示終端制造成本的下降,價格也越來越便宜,使得越來越多的用戶能夠使用更大面積的顯示終端,這對顯示系統(tǒng)的功能提出了更高的要求:接入端口的多樣性,跨屏顯示的同步性,高分辨率畫質(zhì)視頻數(shù)據(jù)的接入,網(wǎng)絡(luò)視頻信號的接入。為了能夠滿足越來越復(fù)雜應(yīng)用環(huán)境下日益增加的功能需求,在多屏顯示系統(tǒng)中,需要多屏拼接器來滿足這些功能需求,并且為以后系統(tǒng)的擴展留下空間。
現(xiàn)有的視頻拼接器多數(shù)接入的視頻源都是單一的,無法滿足多種視頻源接入拼接處理的要求,專利一種液晶拼接器和液晶屏的分體結(jié)構(gòu)(公開號:CN203930266U)公開了一種包括拼接器箱體、拼接器固定板和輸出端口,拼接器箱體的兩端分別固定有一個拼接器固定板,拼接器箱體的一側(cè)設(shè)置有輸出端口;所述液晶屏包括屏體、屏體后蓋和輸入端口,屏體后蓋固定在屏體上,屏體后蓋上設(shè)置有輸入端口,所述液晶拼接器上的輸出端口與液晶屏上的輸入端口之間由信號連接線電連接,此專利使液晶顯示單元與液晶拼接器分離設(shè)置,擴大了拼接墻的應(yīng)用范圍,但沒有從接入源上根本改變應(yīng)用范圍,無法實現(xiàn)多視頻接入的拼接處理。
技術(shù)實現(xiàn)要素:
本實用新型的目的是提供一種多視頻源接入拼接器,實現(xiàn)多視頻源靈活接入處理,能在大尺寸LED/LCD拼接顯示系統(tǒng)中得到廣泛應(yīng)用。
本實用新型提供了如下的技術(shù)方案:
一種多視頻源接入拼接器,包括主控單元和依次連接的視頻交換單元、視頻輸入單元和視頻輸出單元,所述主控單元包括相互連接的CPU和控制面板,所述視頻交換單元包括依次連接的視頻輸入設(shè)備、輸入接口和交換芯片,所述視頻輸入單元包括依次連接的接口轉(zhuǎn)換電路、第一FPGA和MCU,所述交換芯片連接所述接口轉(zhuǎn)換電路,所述視頻輸出單元包括依次連接的輸出接口和顯示端,所述MCU連接所述輸出接口,所述CPU分別連接所述接口轉(zhuǎn)換電路、所述第一FPGA、所述MCU和所述輸出接口。
優(yōu)選的,所述主控單元還包括分別與所述CPU連接的電源和時鐘裝置,所述電源通過所述CPU為整個拼接器系統(tǒng)提供電源,所述時鐘裝置通過所述CPU為整個拼接器提供時鐘信號,使視頻輸出保持同步。
優(yōu)選的,所述輸入接口包括分別與所述視頻輸入設(shè)備對應(yīng)連接的DVI輸入接口和網(wǎng)絡(luò)輸入接口,實現(xiàn)多種視頻源接入拼接器。
優(yōu)選的,所述交換芯片包括視頻交換芯片和以太網(wǎng)交換芯片,所述視頻交換芯片的輸入端連接所述DVI輸入接口,所述視頻交換芯片的輸出端連接所述接口轉(zhuǎn)換電路,所述以太網(wǎng)交換芯片的輸入端連接所述網(wǎng)絡(luò)輸入接口,所述以太網(wǎng)交換芯片的輸出端連接所述接口轉(zhuǎn)換電路,完成各種視頻數(shù)據(jù)的交換。
優(yōu)選的,所述輸出接口包括分別與所述MCU連接的網(wǎng)絡(luò)輸出接口和DVI輸出接口,所述網(wǎng)絡(luò)輸出接口和所述DVI輸出接口的輸出端分別連接對應(yīng)的所述顯示端,完成視頻拼接處理。
優(yōu)選的,所述網(wǎng)絡(luò)輸出接口包括依次連接的第二FPGA和視頻壓縮芯片,所述第二FPGA的輸入端連接所述MCU,所述視頻壓縮芯片的輸出端連接所述顯示端,進行網(wǎng)絡(luò)視頻拼接壓縮處理顯示。
本實用新型的有益效果是:采用交換單元設(shè)置,實現(xiàn)多視頻源接入視頻數(shù)據(jù)交換;輸入單元采用FPGA和MCU交互設(shè)置,實現(xiàn)輸入視頻交換拼接處理,運算速度快;輸出單元采用FPGA和一般格式雙重處理,實現(xiàn)快速視頻顯示功能,并且通過視頻壓縮芯片,實現(xiàn)網(wǎng)絡(luò)視頻回縣功能;主控單元全面控制,操作簡單易于推廣。
附圖說明
附圖用來提供對本實用新型的進一步理解,并且構(gòu)成說明書的一部分,與本實用新型的實施例一起用于解釋本實用新型,并不構(gòu)成對本實用新型的限制。在附圖中:
圖1是本實用新型結(jié)構(gòu)示意圖;
圖中標(biāo)記為:1.視頻交換單元;2.視頻輸入單元;3.視頻輸出單元;4.主控單元。
具體實施方式
如圖1所示,一種多視頻源接入拼接器,包括主控單元4和依次連接的視頻交換單元1、視頻輸入單元2和視頻輸出單元3,主控單元4包括相互連接的CPU和控制面板,CPU分別連接視頻輸入單元2和視頻輸出單元4。視頻輸入單元2,負(fù)責(zé)視頻信號的接入和效果處理;視頻輸出單元3,主要負(fù)責(zé)視頻信號輸出到對應(yīng)的顯示單元和輸出視頻信號的效果處理;視頻交換單元1,主要負(fù)責(zé)視頻信號按要求進行從輸入端口到輸出端口的交換,指令數(shù)據(jù)在各個板間的互相交換;主控單元4,負(fù)責(zé)和上位機的通信,并將上位機的指令下發(fā)給相應(yīng)的功能單元進行具體的操作,同時監(jiān)控系統(tǒng)的工作狀態(tài),發(fā)現(xiàn)異常時向客戶發(fā)出提示。
如圖1所示,視頻交換單元1包括依次連接的視頻輸入設(shè)備、輸入接口和交換芯片,輸入接口包括分別與視頻輸入設(shè)備對應(yīng)連接的DVI輸入接口和網(wǎng)絡(luò)輸入接口,實現(xiàn)多種視頻源接入拼接器;交換芯片包括視頻交換芯片和以太網(wǎng)交換芯片,視頻交換芯片的輸入端連接DVI輸入接口,視頻交換芯片的輸出端連接接口轉(zhuǎn)換電路,以太網(wǎng)交換芯片的輸入端連接網(wǎng)絡(luò)輸入接口,以太網(wǎng)交換芯片的輸出端連接接口轉(zhuǎn)換電路,完成各種視頻數(shù)據(jù)的交換。
如圖1所示,視頻輸入單元2包括依次連接的接口轉(zhuǎn)換電路、第一FPGA和MCU,交換芯片連接接口轉(zhuǎn)換電路,視頻輸入單元2需要適配多種不同的視頻接口,如 DVI/HDMI/VGA/SDI/IP等,所以對每一種不同的接口,都需要不同的接口轉(zhuǎn)換電路,把輸入的視頻信號轉(zhuǎn)換為RGB信號或者YCbCr信號,輸入到 FPGA中進行處理,其中,IP輸入板比較特殊,它接入的是壓縮后的網(wǎng)絡(luò)視頻信號,需要解壓縮為原始的視頻信號 后,再轉(zhuǎn)換為FPGA可以接收的視頻格式;FPGA 在輸入單元中起GPU的作用,完全用來 做視頻信號的存儲、處理、格式轉(zhuǎn)換和轉(zhuǎn)發(fā),在FPGA 內(nèi)部定義一組控制寄存器,用來和板載單片機進行通信,接收并完成主控單元4下發(fā)的指令。在視頻輸入單元2中,F(xiàn)PGA需要進行輸入視頻信號的放大、裁減、亮度、對比度和色飽和度的調(diào)節(jié)等處理;視頻輸入單元2對板載單片機的要求不高,主要是實現(xiàn)指令的交互。
如圖1所示,視頻輸出單元3包括依次連接的輸出接口和顯示端,MCU連接輸出接口,輸出接口包括分別與MCU連接的網(wǎng)絡(luò)輸出接口和DVI輸出接口,網(wǎng)絡(luò)輸出接口和DVI輸出接口的輸出端分別連接對應(yīng)的顯示端,完成視頻拼接處理;網(wǎng)絡(luò)輸出接口包括依次連接的第二FPGA和視頻壓縮芯片,第二FPGA的輸入端連接MCU,視頻壓縮芯片的輸出端連接顯示端,進行網(wǎng)絡(luò)視頻拼接壓縮處理顯示。
如圖1所示,主控單元4還包括分別與CPU連接的電源和時鐘裝置,電源通過CPU為整個拼接器系統(tǒng)提供電源,時鐘裝置通過CPU為整個拼接器提供時鐘信號,使視頻輸出保持同步。主控單元4是整個拼接設(shè)備的大腦,通過控制面板通信,實現(xiàn)指令下發(fā)功能,同時實現(xiàn)對整個拼接器的監(jiān)控。
以上所述僅為本實用新型的優(yōu)選實施例而已,并不用于限制本實用新型,盡管參照前述實施例對本實用新型進行了詳細(xì)的說明,對于本領(lǐng)域的技術(shù)人員來說,其依然可以對前述各實施例所記載的技術(shù)方案進行修改,或者對其中部分技術(shù)特征進行等同替換。凡在本實用新型的精神和原則之內(nèi),所作的任何修改、等同替換、改進等,均應(yīng)包含在本實用新型的保護范圍之內(nèi)。