本實用新型涉及一種DALI總線中繼電路。
背景技術(shù):
隨著DALI控制系統(tǒng)的廣泛應用,“單一DALI系統(tǒng)在大空間應用”與“多個DALI系統(tǒng)間的級聯(lián)”對DALI總線的布線提出了越來越高的要求。由于用于傳輸DALI信號的導線并非理想導體,故導線的內(nèi)阻導致了DALI信號在長距離傳輸?shù)倪^程中發(fā)生變形(主要表現(xiàn)為高電平產(chǎn)生壓降)。而且,隨著DALI受控設備與DALI PS的距離越來越遠,這種壓降就表現(xiàn)得越來越嚴重。目前市場流通的DALI系統(tǒng)一般標稱傳輸距離為200至300m,而這種距離對于大型工程是無法滿足的。
技術(shù)實現(xiàn)要素:
為克服現(xiàn)有技術(shù)的不足,本實用新型提供一種DALI總線中繼電路。
本實用新型提供的技術(shù)方案為:
一種DALI總線中繼電路,包括總線取電電路、非隔離DALI總線接口電路、邏輯處理電路和光電隔離DALI總線接口電路;DALI總線位于所述非隔離DALI總線接口電路和光電隔離DALI總線接口電路的兩側(cè);所述總線取電電路、非隔離DALI總線接口電路、邏輯處理電路和光電隔離DALI總線接口電路均為邏輯電路;
所述總線取電電路從所述DALI總線上取電,并為所述邏輯處理電路供電;
所述非隔離DALI總線接口電路和光電隔離DALI總線接口電路分別用于檢測和控制相應側(cè)的DALI總線的輸入和輸出的電平信號,將相應側(cè)的輸入電平信號發(fā)送給所述邏輯處理電路,同時根據(jù)所述邏輯處理電路的信號控制輸出電平信號;
所述邏輯處理電路配置于所述非隔離DALI總線接口電路和光電隔離DALI總線接口電路之間,將一側(cè)發(fā)送的輸入電平信號作為控制信號并控制另一側(cè)相應的所述非隔離DALI總線接口電路或光電隔離DALI總線接口電路的輸出電平信號。
優(yōu)選的是,所述總線取電電路為線性穩(wěn)壓電源,輸入電壓為0至+26vDC,輸出電壓為+5vDC。
優(yōu)選的是,非隔離DALI總線接口電路一側(cè)的總線信號經(jīng)過橋堆電路產(chǎn)生相應側(cè)的總線電平信號,所述總線電平信號被發(fā)送給所述邏輯處理電路;
所述邏輯處理電路發(fā)送的另一側(cè)的DALI總線電平信號通過非隔離DALI總線接口電路的三極管控制非隔離DALI總線接口電路的輸出電平信號。
優(yōu)選的是,非隔離DALI總線接口電路一側(cè)的總線信號經(jīng)過橋堆電路產(chǎn)生相應側(cè)的總線電平信號,所述總線電平信號經(jīng)過與基準電壓閾值的比較后再發(fā)送給所述邏輯處理電路。
優(yōu)選的是,所述光電隔離DALI總線接口電路一側(cè)的總線信號經(jīng)過橋堆電路產(chǎn)生相應側(cè)的總線電平信號,所述總線電平信號被發(fā)送給所述邏輯處理電路;
所述邏輯處理電路發(fā)送的另一側(cè)的DALI總線電平信號通過光電隔離DALI總線接口電路的三極管控制光電隔離DALI總線接口電路的輸出電平信號。
優(yōu)選的是,所述光電隔離DALI總線接口電路的一側(cè)的DALI總線的輸入信號和輸出信號通過光電隔離電路隔離。
優(yōu)選的是,所述邏輯處理電路將一側(cè)的電平信號通過比較門比較后,講信號發(fā)送給另一側(cè)的所述非隔離DALI總線接口電路或光電隔離DALI總線接口電路。
本實用新型的有益效果:
本實用新型的DALI總線中繼電路,均使用純電阻加邏輯電路的方式,拓展DALI總線的通訊距離,改善DALI信號的傳輸質(zhì)量,實現(xiàn)DALI信號的雙向無延時傳輸,電路的電源供應取自DALI總線,無需單獨供電,工程布線更加靈活。
附圖說明
圖1為本實用新型的整體結(jié)構(gòu)示意圖;
圖2為本實用新型的總線取電電路的電路圖;
圖3為本實用新型的非隔離DALI總線接口電路的橋堆電路圖;
圖4為本實用新型的非隔離DALI總線接口電路的閾值比較部分的電路圖;
圖5為本實用新型的非隔離DALI總線接口電路的三極管部分的電路圖;
圖6為本實用新型的光電隔離DALI總線接口電路的橋堆電路圖;
圖7為本實用新型的光電隔離DALI總線接口電路的光電隔離部分的電路圖;
圖8為本實用新型的光電隔離DALI總線接口電路的三極管部分的電路圖;
圖9為本實用新型的邏輯處理電路的電路示意圖;
圖10為本實用新型的邏輯處理電路的電路圖。
具體實施方式
下面結(jié)合附圖對本實用新型作進一步說明:
一種DALI總線中繼電路,如圖1所示,包括總線取電電路1、非隔離DALI總線接口電路2、邏輯處理電路4和光電隔離DALI總線接口電路3;DALI總線位于所述非隔離DALI總線接口電路2和光電隔離DALI總線接口電路3的兩側(cè);所述總線取電電路1、非隔離DALI總線接口電路2、邏輯處理電路4和光電隔離DALI總線接口電路3均為純邏輯電路。
如圖2所示,所述總線取電電路從所述DALI總線上取電,并為所述邏輯處理電路4供電;DALI總線中(非隔離DALI總線接口電路2一側(cè))取低壓直流Vm供電,采用線性穩(wěn)壓方式,輸入電壓為0至+26vDC,給后續(xù)電路提供穩(wěn)定的+5vDC(即圖2中VCC)。
如圖3、圖4和圖5所示,所述非隔離DALI總線接口電路2用于檢測和控制相應側(cè)的DALI總線的輸入和輸出的電平信號,將相應側(cè)的DALI總線輸入電平信號發(fā)送給所述邏輯處理電路4,同時根據(jù)所述邏輯處理電路4的信號控制DALI總線輸出電平信號。
如圖3所示,非隔離DALI總線接口電路2一側(cè)的總線信號經(jīng)過橋堆電路整流產(chǎn)生相應側(cè)的DALI總線電平信號Vm(高電平)和GND1的電平信號。如圖4所示,所述總線電平信號Vm通過電壓比較器與基準電壓閾值進行比較后,得到電平信號信息的電壓SinL,之后電壓SinL信號被發(fā)送給所述邏輯處理電路4,此部分為非隔離DALI總線接口電路2的DALI總線信號信息輸入。載有電平信號信息的電壓SinL經(jīng)過所述邏輯處理電路4中繼后輸出SoutR,輸出SoutR通過控制光電隔離DALI總線接口電路3的三級管Q6控制光電隔離DALI總線接口電路3的輸出。
如圖5所示,所述邏輯處理電路4發(fā)送的另一側(cè)的(光電隔離DALI總線接口電路3)DALI總線電平信號SoutL通過非隔離DALI總線接口電路的三極管Q1控制非隔離DALI總線接口電路2的輸出電平信號(DALI總線輸出信號)。
如圖6、圖7和圖8所示,所述光電隔離DALI總線接口電路3用于檢測和控制相應側(cè)的DALI總線的輸入和輸出的電平信號,將相應側(cè)的輸入電平信號發(fā)送給所述邏輯處理電路4,同時根據(jù)所述邏輯處理電路4的信號控制輸出電平信號。所述光電隔離DALI總線接口電路3的輸入信號和輸出信號通過光電隔離電路隔離。
如圖6所示,所述光電隔離DALI總線接口電路3一側(cè)的總線信號經(jīng)過橋堆電路整流產(chǎn)生相應側(cè)的總線電平信號Vs(高電平)和GND2的電平信號,所述總線電平信號Vs被發(fā)送給所述邏輯處理電路4;如圖7所示,所述總線電平信號Vs光電隔離后得到載有電平信號信息的電壓SinR,之后SinR信號被發(fā)送給所述邏輯處理電路4,此部分為光電隔離DALI總線接口電路3側(cè)的DALI總線信號輸入。載有電平信號信息的電壓SinR經(jīng)過所述邏輯處理電路4中繼后輸出SoutL,輸出SoutL通過控制非隔離DALI總線接口電路2的三級管Q1控制非隔離DALI總線接口電路2的輸出。
如圖8所示,所述邏輯處理電路4發(fā)送的另一側(cè)的(非隔離DALI總線接口電路2)DALI總線電平信號SoutR通過光電隔離DALI總線接口電路3的三極管Q6控制光電隔離DALI總線接口電路3的輸出電平信號(DALI總線輸出信號)。
如圖9和圖10所示,所述邏輯處理電路4配置于所述非隔離DALI總線接口電路2和光電隔離DALI總線接口電路3之間,將一側(cè)發(fā)送的輸入電平信號作為控制信號并控制另一側(cè)的輸出電平信號。邏輯處理電路4連接著兩個DALI總線線路,兩個總線各產(chǎn)生一對比較信號,這兩對信號將會作為邏輯處理電路中的判斷信號。兩個回路正??臻e狀態(tài)下處于高電平狀態(tài)。當其中一個回路忽然發(fā)生電平變換時,觸發(fā)了邏輯處理電路4中的比較門電路,然后通過“與非門電路”,把信號傳遞給另外一個回路。該部分未采用單片機處理電路,既可以簡化電路,節(jié)約成本,也可以避免兩個回路中的信號間的延時。