本實用新型屬于光通信技術領域,具體是光接入網中所使用的一種基于GTX的OCDMA局端光收發(fā)裝置。
背景技術:
近年來,隨著經濟的快速發(fā)展,互聯(lián)網各項增值業(yè)務的開發(fā),各種新型多媒體應用加載到通信網絡中,使得人們對于接入網寬帶需求急速增長,因此推動了中國光纖通信的飛速發(fā)展,在巨大的市場需求驅動下,基于各種復用技術的局端收發(fā)設備也隨之產生。
OCDMA技術具有允許多用戶共享信道,隨機異步接入,物理層安全可靠,系統(tǒng)軟容量等諸多的優(yōu)點,迅速成為下一代接入網的研究熱點。目前,全光編解碼的OCDMA系統(tǒng)需要使用大量的昂貴光器件,系統(tǒng)成本高,并且存在較強的差拍噪聲以及多址干擾的問題。而電域編解碼的OCDMA系統(tǒng)處理技術較為成熟,可消除差拍噪聲,特別是隨著以XILINX FPGA為代表的可編程器件推出了GTX高速串行I/O技術,使得電子處理速率得到飛躍提升,進一步的突破了電子瓶頸,電域編解碼的OCDMA局端光收發(fā)設備也具有極大的市場潛力。
技術實現(xiàn)要素:
本發(fā)明的目的在于解決現(xiàn)有技術的不足,而提供一種基于GTX的OCDMA局端光收發(fā)裝置,該裝置具有設計靈活,通用性強,成本低的特點,可提高系統(tǒng)傳輸速率和傳輸數(shù)據的安全性,有效抑制多址干擾。
實現(xiàn)本實用新型目的的技術方案是:
一種基于GTX的OCDMA局端光收發(fā)裝置,包括順序連接的發(fā)送部分、光纖鏈路和接收部分;
所述的發(fā)送部分,包括依次串聯(lián)的二維OCDMA電域編碼器、GTX高速串行發(fā)送器、10G光模塊和光波分復用器;
所述的接收部分,包括依次串聯(lián)的光波分解復用器、10G光模塊、GTX高速串行接收器、輔助通道綁定器和二維OCDMA電域解碼器;
所述的發(fā)送部分的二維OCDMA電域編碼器和接收部分的二維OCDMA電域解碼器還通過OCDMA地址碼網絡管理器連接。
所述的GTX高速串行發(fā)送器,包括發(fā)送時鐘管理器、K碼標記、8B/10B編碼器、發(fā)送FIFO緩存器、串行器和TX驅動器;K碼標記、8B/10B編碼器、發(fā)送FIFO緩存器、串行器和TX驅動器依次串聯(lián);發(fā)送時鐘管理器與發(fā)送部分的二維OCDMA電域編碼器相連,為二維OCDMA電域編碼器提供312.5MHZ的時鐘信號。
所述的GTX高速串行接收器,包括接收時鐘管理器、RX接口、K碼檢測器、解串器、8B/10B解碼器、接收FIFO緩存器和通道綁定器;RX接口、K碼檢測器、解串器、8B/10B解碼器、接收FIFO緩存器依次串聯(lián);通道綁定器的信號輸入端與8B/10B解碼器相連,信號輸出端與接收FIFO緩存器相連;接收時鐘管理器分別與接收部分的二維OCDMA電域解碼器和輔助通道綁定器相連,提供312.5MHZ的時鐘信號。
所述的發(fā)送部分的二維OCDMA電域編碼器,由可編程邏輯器件FPGA的邏輯電路構成,包括256個輸入端,4個編碼信號輸出端口,輸入端各接一路用戶信號,輸出端各接一個GTX高速串行發(fā)送器,每個GTX高速串行發(fā)送器分別接不同波長的10G光模塊,所有光模塊的輸出端共同連接到光波分復用器的輸入端。
所述的接收部分的二維OCDMA電域解碼器,由可編程邏輯器件FPGA的邏輯電路構成,包括4個輸入端,256個輸出端口,輸入端各接一個GTX高速串行接收器,輸出端各接一路解碼目標用戶。
有益效果:本實用新型公開了一種基于GTX的OCDMA局端光收發(fā)裝置,采用XILINX FPGA中的GTX高速串行收發(fā)器,極大的提高了系統(tǒng)的傳輸速率,進一步的突破了傳統(tǒng)OCDMA電域處理中電子瓶頸的問題,并且采用的二維OCDMA電域解碼器由FPGA可重構的邏輯電路構成,不僅提高了系統(tǒng)的靈活性,增加了用戶容量,更減少了大量昂貴光器件的使用,進一步的節(jié)約了系統(tǒng)成本。
附圖說明
圖1為一種基于GTX的OCDMA局端光收發(fā)裝置結構示意圖;
圖2為發(fā)送部分結構示意圖;
圖3為接收部分結構示意圖;
圖中,1.發(fā)送部分 2.接收部分 3.光纖鏈路 4.二維OCDMA電域編碼器 5.GTX高速串行發(fā)送器 6.10G光模塊 7.光波分復用器 8.OCDMA地址碼網絡管理器 9.二維OCDMA電域解碼器 10.GTX高速串行接收器 11.輔助通道綁定器 12.光波分解復用器 5-1.K碼標記 5-2.8B/10B編碼器 5-3.發(fā)送FIFO緩存器 5-4.串行器 5-5.TX驅動器 5-6.發(fā)送時鐘管理器 10-1.RX接口 10-2.K碼檢測器 10-3.解串器 10-4.8B/10B解碼器 10-5.接收FIFO緩存器 10-6.通道綁定器 10-7.接收時鐘管理器。
具體實施方式
下面結合附圖和實施例對本實用新型做進一步闡述,但不是對本實用新型的限定。
實施例:
如圖1所示,一種基于GTX的OCDMA局端光收發(fā)裝置,包括順序連接的發(fā)送部分1、光纖鏈路3和接收部分2;
所述的發(fā)送部分1,包括依次串聯(lián)的二維OCDMA電域編碼器4、GTX高速串行發(fā)送器5、10G光模塊6和光波分復用器7;
所述的接收部分,包括依次串聯(lián)的光波分解復用器12、10G光模塊6、GTX高速串行接收器10、輔助通道綁定器11和二維OCDMA電域解碼器9;
所述的發(fā)送部分1的二維OCDMA電域編碼器4和接收部分2的二維OCDMA電域編碼器4還通過OCDMA地址碼網絡管理器8連接。
所述的GTX高速串行發(fā)送器5,包括發(fā)送時鐘管理器5-6、K碼標記5-1、8B/10B編碼器5-2、發(fā)送FIFO緩存器5-3、串行器5-4和TX驅動器5-5;K碼標記5-1、8B/10B編碼器5-2、發(fā)送FIFO緩存器5-3、串行器5-4和TX驅動器5-5依次串聯(lián);發(fā)送時鐘管理器5-6與發(fā)送部分1的二維OCDMA電域編碼器4相連,為二維OCDMA電域編碼器4提供312.5MHZ的時鐘信號。
所述的GTX高速串行接收器10,包括接收時鐘管理器10-7、RX接口10-1、K碼檢測器10-2、解串器10-3、8B/10B解碼器10-4、接收FIFO緩存器10-5和通道綁定器10-6;RX接口10-1、K碼檢測器10-2、解串器10-3、8B/10B解碼器10-4、接收FIFO緩存器10-5依次串聯(lián);通道綁定器10-6的信號輸入端與8B/10B解碼器10-4相連,信號輸出端與接收FIFO緩存器10-5相連;接收時鐘管理器10-7分別與接收部分2的二維OCDMA電域解碼器9和輔助通道綁定器11相連,提供312.5MHZ的時鐘信號。
所述的發(fā)送部分1的二維OCDMA電域編碼器4,由可編程邏輯器件FPGA的邏輯電路構成,包括256個輸入端,4個編碼信號輸出端口,輸入端各接一路用戶信號,輸出端各接一個GTX高速串行發(fā)送器5,每個GTX高速串行發(fā)送器5分別接不同波長的10G光模塊6,所有光模塊的輸出端共同連接到光波分復用器7的輸入端。
所述的接收部分2的二維OCDMA電域編碼器9,由可編程邏輯器件FPGA的邏輯電路構成,包括4個輸入端,256個輸出端口,輸入端各接一個GTX高速串行接收器10,輸出端各接一路解碼目標用戶。