本發(fā)明具體涉及一種防塵路由器。
背景技術(shù):
電力線載波通信是以電力線來(lái)作為通信介質(zhì)的,現(xiàn)有電力線載波通訊技術(shù)的不足之處在于:由于電網(wǎng)上并接了很多不同類型的用電設(shè)備,電網(wǎng)對(duì)載波通信信號(hào)存在衰減、噪聲和干擾,使得電力線載波通信的點(diǎn)對(duì)點(diǎn)通信距離得到了很大的限制,因此,未來(lái)拓展載波通信的通信辦法,主要是在電力線通信上引入中繼路由的思想,目前國(guó)內(nèi)主流的載波廠家都提出了多種路由算法和模塊,但是很多大部分都是和載波芯片放置在一起,并只針對(duì)某一種載波芯片,具有很大的局限性,且現(xiàn)有的路由器并不具有防塵功能,所以急需一種防塵路由器以解決上述問(wèn)題。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明的目的在于針對(duì)現(xiàn)有技術(shù)的不足,提供一種防塵路由器,該防塵路由器可以很好地解決上述問(wèn)題。
為達(dá)到上述要求,本發(fā)明采取的技術(shù)方案是:提供一種防塵路由器,該防塵路由器包括主控芯片、復(fù)位電路、JTAG電路、非頻繁存取數(shù)據(jù)存儲(chǔ)器、頻繁存取數(shù)據(jù)存儲(chǔ)器、對(duì)外接口電路及電源電路;復(fù)位電路連接主控芯片的復(fù)位端口,JTAG電路連接主控芯片的程序測(cè)試端口,非頻繁存取數(shù)據(jù)存儲(chǔ)器和頻繁存取數(shù)據(jù)存儲(chǔ)器連接主控芯片的相應(yīng)串行外設(shè)接口,電源電路為整個(gè)模塊提供工作電源;對(duì)外接口電路包括第一UART電路和第二UART電路,第一UART電路連接主控芯片的通訊端口和集中器MCU,第二UART電路連接主控芯片的通訊端口和載波芯片;所述主控芯片采用ARM Cortex-m3芯片,所述非頻繁存取數(shù)據(jù)存儲(chǔ)器為帶SPI接口的FLASH芯片,所述頻繁存取數(shù)據(jù)存儲(chǔ)器為帶SPI接口的鐵電存儲(chǔ)器,ARM Cortex-m3芯片提供兩個(gè)SPI接口,一個(gè)接FLASH芯片,另一個(gè)接鐵電存儲(chǔ)器;上述鐵電存儲(chǔ)器與除塵單元電連接,上述除塵單元內(nèi)部設(shè)置有定時(shí)除塵控制器、灰塵監(jiān)測(cè)控制器及電機(jī)控制器,所述定時(shí)除塵控制器、灰塵監(jiān)測(cè)控制器及電機(jī)控制器內(nèi)部均設(shè)置有微處理器和無(wú)線信號(hào)收發(fā)裝置。
該防塵路由器具有的優(yōu)點(diǎn)如下:并采用插針和通道板進(jìn)行連接,通用性好,能廣泛用于電力線載波抄表、智能樓宇、智能家居、安防等領(lǐng)域。本發(fā)明提供的路由模塊下行能兼容多種載波芯片,具有良好的通用性,且可以實(shí)現(xiàn)防塵的功能。
附圖說(shuō)明
此處所說(shuō)明的附圖用來(lái)提供對(duì)本申請(qǐng)的進(jìn)一步理解,構(gòu)成本申請(qǐng)的一部分,在這些附圖中使用相同的參考標(biāo)號(hào)來(lái)表示相同或相似的部分,本申請(qǐng)的示意性實(shí)施例及其說(shuō)明用于解釋本申請(qǐng),并不構(gòu)成對(duì)本申請(qǐng)的不當(dāng)限定。在附圖中:
圖1示意性地示出了根據(jù)本申請(qǐng)一個(gè)實(shí)施例的防塵路由器的結(jié)構(gòu)示意圖。
具體實(shí)施方式
為使本申請(qǐng)的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,以下結(jié)合附圖及具體實(shí)施例,對(duì)本申請(qǐng)作進(jìn)一步地詳細(xì)說(shuō)明。
在以下描述中,對(duì)“一個(gè)實(shí)施例”、“實(shí)施例”、“一個(gè)示例”、“示例”等等的引用表明如此描述的實(shí)施例或示例可以包括特定特征、結(jié)構(gòu)、特性、性質(zhì)、元素或限度,但并非每個(gè)實(shí)施例或示例都必然包括特定特征、結(jié)構(gòu)、特性、性質(zhì)、元素或限度。另外,重復(fù)使用短語(yǔ)“根據(jù)本申請(qǐng)的一個(gè)實(shí)施例”雖然有可能是指代相同實(shí)施例,但并非必然指代相同的實(shí)施例。
為簡(jiǎn)單起見(jiàn),以下描述中省略了本領(lǐng)域技術(shù)人員公知的某些技術(shù)特征。
根據(jù)本申請(qǐng)的一個(gè)實(shí)施例,提供一種防塵路由器,如圖1所示,包括主控芯片、復(fù)位電路、JTAG電路、非頻繁存取數(shù)據(jù)存儲(chǔ)器、頻繁存取數(shù)據(jù)存儲(chǔ)器、對(duì)外接口電路及電源電路;復(fù)位電路連接主控芯片的復(fù)位端口,JTAG電路連接主控芯片的程序測(cè)試端口,非頻繁存取數(shù)據(jù)存儲(chǔ)器和頻繁存取數(shù)據(jù)存儲(chǔ)器連接主控芯片的相應(yīng)串行外設(shè)接口,電源電路為整個(gè)模塊提供工作電源;對(duì)外接口電路包括第一UART電路和第二UART電路,第一UART電路連接主控芯片的通訊端口和集中器MCU,第二UART電路連接主控芯片的通訊端口和載波芯片;所述主控芯片采用ARM Cortex-m3芯片,所述非頻繁存取數(shù)據(jù)存儲(chǔ)器為帶SPI接口的FLASH芯片,所述頻繁存取數(shù)據(jù)存儲(chǔ)器為帶SPI接口的鐵電存儲(chǔ)器,ARM Cortex-m3芯片提供兩個(gè)SPI接口,一個(gè)接FLASH芯片,另一個(gè)接鐵電存儲(chǔ)器;上述鐵電存儲(chǔ)器與除塵單元電連接,上述除塵單元內(nèi)部設(shè)置有定時(shí)除塵控制器、灰塵監(jiān)測(cè)控制器及電機(jī)控制器,所述定時(shí)除塵控制器、灰塵監(jiān)測(cè)控制器及電機(jī)控制器內(nèi)部均設(shè)置有微處理器和無(wú)線信號(hào)收發(fā)裝置。
根據(jù)本申請(qǐng)的一個(gè)實(shí)施例,該防塵路由器的對(duì)外接口電路還包括第三UART電路,連接在主控芯片的程序升級(jí)端口。
根據(jù)本申請(qǐng)的一個(gè)實(shí)施例,該防塵路由器的第一UART電路與集中器MCU的連接端設(shè)置為單排插針結(jié)構(gòu),所述第二UART電路與載波芯片的連接端也設(shè)置為單排插針結(jié)構(gòu)。
以上所述實(shí)施例僅表示本發(fā)明的幾種實(shí)施方式,其描述較為具體和詳細(xì),但并不能理解為對(duì)本發(fā)明范圍的限制。應(yīng)當(dāng)指出的是,對(duì)于本領(lǐng)域的普通技術(shù)人員來(lái)說(shuō),在不脫離本發(fā)明構(gòu)思的前提下,還可以做出若干變形和改進(jìn),這些都屬于本發(fā)明保護(hù)范圍。因此本發(fā)明的保護(hù)范圍應(yīng)該以所述權(quán)利要求為準(zhǔn)。